0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅谈Latch-up(一)

冬至子 来源:番茄ESD小栈 作者:番茄ESD小栈 2023-06-12 16:25 次阅读

ESD,EOS,Latch-up都是芯片在制造,运输,使用过程中的风险源,他们会对芯片造成不同程度的物理损伤。所以芯片在设计过程中不得不考虑这些因素。前几篇文章都聚焦于ESD防护,这一期讨论芯片Latch-up防护。

一.Latch-up定义

闩锁效应是指体CMOS集成电路中所固有的寄生NPN和寄生PNP组成的电路在一定条件下被触发而形成低阻通路,从而产生大电流,并且由于正反馈电路的存在而形成闩锁,导致CMOS集成电路无法正常工作,甚至烧毁芯片。——《CMOS集成电路闩锁效应》。在日常工作中,作者对闩锁现象分为两种,一种是IO端口电路发生闩锁(尤其是输出buffer),一种就是ESD器件Design Window设计不当发生的闩锁。

而Latch-up与ESD最大的区别在于, 闩锁主要发生在芯片正常使用过程中。 Latch-up测试时,VDD上电,VSS接GND,非测试引脚按要求接高低电位,对VDD/输出输入接测试电流/电压。而ESD主要发生在制造、运输过程中,使用过程。ESD测试时一个引脚接电流源,一个引脚接地,芯片不上电。

1.1 CMOS电路闩锁

图片

图一.CMOS寄生SCR结构图。

如图所示,CMOS器件里存在多个寄生SCR器件。VDD与GND之间;VDD/输出端口与GND;VDD/输出端口与输出端口;VDD与GND/输出端口。前几期已经介绍过SCR的工作原理,这里不再赘述。

图片

图二.CMOS寄生SCR电路图。

  1. VDD出现浪涌,N-WeLL/P-WeLL发生雪崩击穿。 大量雪崩载流子经过阱电阻Rnw,Rpw产生压降,寄生SCR开启。寄生NPN与寄生PNP发生正反馈耦合,从而形成低阻通路,发生Latch-up。

2 .输出端电压过冲,寄生SCR中PNP三极管的射电极(输出端)电压高于VDD, 该PNP导通,Rpw产生压降,造成寄生NPN开启,NPN与PNP发生正反馈耦合,从而形成低阻通路,发生Latch-up。

  1. 输出端电流倒灌,大量电流由NMOS和PMOS的Drain端流入电路中。电流流经阱电阻Rnw和Rpw, 产生压降作用于寄生NPN和PNP的基级,造成寄生NPN和PNP的开启,NPN与PNP发生正反馈耦合,从而形成低阻通路,发生Latch-up。
  2. 输出端电压下冲,寄生SCR中NPN三极管的射电极(输出端)电压低于GND ,该NPN导通,Rnw产生压降,造成寄生PNP开启,NPN与PNP发生正反馈耦合,从而形成低阻通路,发生Latch-up。

1.2 ESD保护器件闩锁

ESD器件发生闩锁的情况有两种 一种是ESD器件内部寄生SCR的开启,还有一种是Design Window选取不合理。

图片

图三.二极管ESD防护示意图。

如图三所示,使用GCNMOS作为Power Clamp时,端口的ESD防护会使用二极管,P-diode连接端口与VDD,N-diode连接GND与端口。N-diode与P-diode之间会存在寄生SCR器件,如图四所示。(GCNMOS前几期已经讲过,二级管的ESD防护后期也会提及)

图片

图四.二极管寄生SCR示意图。(图源《CMOS集成电路闩锁效应》)

与上文中的CMOS中寄生SCR类似,P-diode与N-diode间也会存在寄生SCR器件且发生Latch-up的情况:

  1. VDD出现浪涌,N-WeLL/P-WeLL发生雪崩击穿。 寄生SCR开启,发生Latch-up。
  2. 端口电压过冲,寄生SCR中PNP三极管的射电极(P-diode阳极)电压高于VDD, 该PNP导通,Rpw产生压降,造成寄生NPN开启,发生Latch-up。
  3. 端口大电流,大量电流进入N-WeLL/P-WeLL, 经过阱电阻产生压降,发生Latch-up。
  4. 端口电压下冲,寄生SCR中NPN三极管的射电极(N-diode阴极)电压低于GND ,该NPN导通,Rnw产生压降,造成寄生PNP开启,发生Latch-up。

第二种情况就是ESD器件的Design Window设置不合理。 如果ESD器件的IV曲线进入电路的latch-up区,当ESD器件被误触发开启后,ESD器件会一直保持开启,直至损坏。

图片

图五.用于不同电路中的ESD器件以及设计窗口。a)电源钳位电路与设计窗口b)CMOS输出级与设计窗口。c)栅极输入与设计窗口。

如图五所示,不同的防护需求的ESD器件有对应的设计窗口要求。

a)作用于VDD与GND之间的Power Clamp,其Holding Voltage不能小于VDD。VDD的驱动能力近似是无穷大的,如果ESD器件的Holding Voltage进入latch up区,使用过程中一旦VDD的扰动开启ESD器件,ESD器件的低阻通路会一直开启,直到烧毁。

b)作用于输出级的ESD防护器件,其Design Window中的Latch-up区为由PMOS的负载曲线,因为PMOS进入饱和区后存在沟道夹断效应,其过电流能力有限,所以Latch-up区的电流上限有限。ESD器件的Holding Voltage和Holding Current一旦进入PMOS的Latch-up区,PMOS会形成对ESD器件的持续上拉,带来失效风险。

c)作用于输入级的ESD防护器件,其Design Window中的Latch-up区为栅级负载曲线,大部分ESD器件都能避免Latch-up风险。

如果是ESD器件是作用于端口与VDD之间,其栅极输入的Design Window与端口对地一致,而输出级的Design Window需要关注NMOS的负载曲线,避免进入NMOS的下拉负载区内,形成导电通路。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    5163

    浏览量

    233397
  • ESD
    ESD
    +关注

    关注

    46

    文章

    1820

    浏览量

    171182
  • SCR
    SCR
    +关注

    关注

    2

    文章

    131

    浏览量

    43687
  • GND
    GND
    +关注

    关注

    2

    文章

    512

    浏览量

    38078
  • PNP管
    +关注

    关注

    1

    文章

    27

    浏览量

    7328
收藏 人收藏

    评论

    相关推荐

    CMOS的闩锁效应:Latch up的原理分析

    本篇主要针对CMOS电平,详细介绍一下CMOS的闩锁效应。 1、Latch up 闩锁效应是指CMOS电路中固有的寄生可控硅结构(双极晶体管)被触发导通,在电源和地之间存在一个低阻抗大电流通路,导致
    的头像 发表于 12-23 16:06 4.8w次阅读
    CMOS的闩锁效应:<b class='flag-5'>Latch</b> <b class='flag-5'>up</b>的原理分析

    IGBT中的若干PN结—PNPN结构介绍

    在前文的PNP结构中,我们描述了一种现象,如果IGBT中的两个BJT都处于工作状态,那么就会发生失控,产生latch-up现象。
    的头像 发表于 11-29 12:43 739次阅读
    IGBT中的若干PN结—PNPN结构介绍

    芯片设计都不可避免的考虑要素—闩锁效应latch up

    闩锁效应,latch up,是个非常重要的问题。现在的芯片设计都不可避免的要考虑它。我今天就简单地梳理一下LUP的一些问题。
    的头像 发表于 12-01 17:11 873次阅读
    芯片设计都不可避免的考虑要素—闩锁效应<b class='flag-5'>latch</b> <b class='flag-5'>up</b>

    Latch UP

    的PNP和NPN双极性BJT相互影响而产生的低阻抗通路, 它的存在会使VDD和GND之间产生大电流随着IC制造工艺的发展, 封装密度和集成度越来越高,产生Latch up的可能性会越来越大L
    发表于 12-16 16:37

    寄生电路的效应:Latch-Up(锁定)

    Latch-Up(锁定)是CMOS存在种寄生电路的效应,它会导致VDD和VSS短路,使得晶片损毁,或者至少系统因电源关闭而停摆。这种效应是早期CMOS技术不能被接受的重要原因之。在制造更新和充分
    发表于 08-23 06:06

    静电放电/过度电性应力/闩锁试验 (ESD/EOS/Latch-up)

    静电放电/过度电性应力/闩锁试验 (ESD/EOS/Latch-up)EOS/ESD造成的客退情形不曾间断,IC过电压承受能力较低,产品就有损坏风险。 对成品厂商而言,除了要求IC供货商测试到所要
    发表于 09-18 09:09

    LIS3DH加速度计自我测试失败

    accelerometer that have ended up in a latch-up state. The output data is -205/-1149/-4759 (X/Y/Z in mg). When
    发表于 12-03 09:46

    ESD/Latch-Up Considerations wi

    ESD/Latch-Up Considerations with iCoupler Isolation Products Analog Devices iCoupler products
    发表于 06-21 10:22 16次下载

    Latch-Up White Paper

    This document describes and discusses the topic of CMOS Latch-Up ranging from theory to testing
    发表于 10-26 11:38 0次下载
    <b class='flag-5'>Latch-Up</b> White Paper

    Latch-Up白皮书

      Latch-Up today is still a potentially potent source of failure in the qualification flow
    发表于 09-14 08:54 10次下载
    <b class='flag-5'>Latch-Up</b>白皮书

    高压闭锁双SPST开关的adg5421/adg5423数据表

    ) analog switches containing two independent latch-up immune singlepole/single-throw (SPST) switches
    发表于 10-24 11:36 5次下载
    高压闭锁双SPST开关的adg5421/adg5423数据表

    ADG5401:高伏特式Latch up,单片机SPST交换机

    ADG5401:高伏特式Latch up,单片机SPST交换机
    发表于 05-10 13:58 2次下载
    ADG5401:高伏特式<b class='flag-5'>Latch</b> <b class='flag-5'>up</b>,单片机SPST交换机

    USB Type-C应用中选错TVS造成的高度Latch-up风险

    USB Type-C应用中选错TVS造成的高度Latch-up风险
    发表于 12-09 16:42 3次下载

    IC工艺和版图设计第八章Latch-up和GuardRing设计

    IC工艺和版图设计第八章Latch-up和GuardRing设计
    发表于 02-10 18:11 0次下载

    浅谈Latch-up(二)

    目前通用的Latch-up测试标准是JESD78E。该标准中将Latch-up测试分为两种:1.电流测试 I-test,用于测试非电源管脚;2.电压测试 V-test 用于测试电源管脚。
    的头像 发表于 06-12 16:27 3063次阅读
    <b class='flag-5'>浅谈</b><b class='flag-5'>Latch-up</b>(二)