0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

CML耦合方式介绍

CHANBAEK 来源:好奇拆解师 作者:好奇拆解师 2023-04-20 11:40 次阅读

CML(Current Mode Logic)电流模式逻辑电路主要靠电流驱动,它的输入与输出的匹配集成在芯片内部,基本不需要外部端接,从而使单板硬件设计更简单、更简洁。被广泛应用于网络物理层的传输和高速Serdes器件。

速度更高,CML理论极限速度可达10Gbit/s;

功率更低,

外围更简单,几乎不需要外围器件

pYYBAGRAtEGAFU3rAADI__ctAY0303.jpg

1、CML输入输出结构

CML 接口的输出电路形式是一个差分对,该差分对的集电极电阻为50Ω,恒流源典型值为16mA。

pYYBAGRAtEKATiJWAAGBXODdLOA402.jpg

CML输入与输出接口拓扑

2、CML输出波形

DC耦合时,CML 输出负载为一50Ω上拉电阻,单端CML 输出信号的摆幅为Vcc~Vcc-0.4V。

poYBAGRAtEOAVtUjAABleclReHA855.jpg

AC耦合时,CML 输出负载经过电容后经过50Ω上拉电阻,单端CML 输出信号的摆幅为Vcc-0.2~Vcc-0.6V。

pYYBAGRAtESAAyLdAAB-t7xlQ_0109.jpg

3、CML耦合方式

如果接收器有内置匹配(上拉50Ω电阻)与发送器采用不同的电源用交流耦合方式。

poYBAGRAtEaAUldaAAB0JKIsBhc246.jpg

如果接收器有内置匹配(上拉50Ω电阻)与发送器采用相同的电源用直流耦合方式。

poYBAGRA37uAFDJ0AAH6hIZUueY701.png

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 逻辑电路
    +关注

    关注

    13

    文章

    471

    浏览量

    42216
  • 接收器
    +关注

    关注

    14

    文章

    2215

    浏览量

    70672
  • 耦合
    +关注

    关注

    13

    文章

    558

    浏览量

    100329
  • 接口
    +关注

    关注

    33

    文章

    7648

    浏览量

    148521
  • CML
    CML
    +关注

    关注

    0

    文章

    26

    浏览量

    18959
收藏 人收藏

    评论

    相关推荐

    LVDS、CML、LVPECL不同逻辑电平之间的互连(二)

    ,两种不同直流电平的信号(即输出信号的直流电平与输入需求的直流电平相差比较大),比较提倡使用AC耦合,这样输出的直流电平与输入的直流电平独立。 1.1.1、直流匹配 在LVPECL到CML的直流耦合连接
    的头像 发表于 12-20 11:49 2.1w次阅读
    LVDS、<b class='flag-5'>CML</b>、LVPECL不同逻辑电平之间的互连(二)

    浅谈LVDS、CML、LVPECL三种差分逻辑电平之间的互连

    本篇主要介绍LVDS、CML、LVPECL三种最常用的差分逻辑电平之间的互连。由于篇幅比较长,分为两部分:第一部分是同种逻辑电平之间的互连,第二部分是不同种逻辑电平之间的互连。 下面详细介绍第一部
    的头像 发表于 12-20 11:39 3.6w次阅读
    浅谈LVDS、<b class='flag-5'>CML</b>、LVPECL三种差分逻辑电平之间的互连

    电路的耦合方式怎么判断

    电路的耦合方式可以通过分析电路中各元件之间的连接方式来判断。以下是三种常见的电路耦合方式及其特点
    的头像 发表于 02-18 14:23 579次阅读
    电路的<b class='flag-5'>耦合</b><b class='flag-5'>方式</b>怎么判断

    LVPECL、VML、CML、LVDS 与LVDS之间的接口连接转换

    过程中产生比特错误。在下图 3 中,我举了两个实例,用以说明如何在 CML 驱动器、LVPECL 驱动器和 LVDS 接收器之间实施 AC 耦合。图3:不同接口的互连连接任意两个不同接口时可使用这种相同
    发表于 09-13 14:28

    Vband的多孔耦合器设计思路介绍

    波导耦合器由于低插损,高功率,高定向性微波通信,测试测量等场合有大量的使用。同时波导耦合器由于是三维结构,耦合方式多种多样(宽边/窄边/多路/平行/交叉
    发表于 06-26 06:11

    波导短缝耦合器的实现方式

    波导耦合器属于分功率器件的一种,他可以实现信号的备份,回波测量,功率分配合成,信号正交等功能,属于微波应用的重要器件。在第5期《贝兹孔波导定向耦合器实现》中介绍了波导宽边定向耦合器的实
    发表于 07-05 07:19

    请问如何在Kintex-7 HP输入端终止交流耦合CML信号?

    你好,我有一个来自SY58040的差分CML时钟信号,我需要将它连接到Kintex-7 HP bank。由于HP银行已连接到DDR3内存,因此该银行的VCCO为1.5V。是否可以使用(外部)交流耦合
    发表于 07-21 15:40

    如何在LVPECL、VML、CML、LVDS和子LVDS接口之间转换

    本文我们将回过头来了解如何在 LVPECL、VML、CML、LVDS 和子 LVDS 接口之间转换。系统当前包含 CML 与 LVDS 等各种接口标准。理解如何正确耦合和端接串行数据通道或时钟通道
    发表于 11-21 07:59

    AD9680时钟为差分LVPECL的话,交流耦合如何接入呢?

    各位专家好:近期在用AD9680做设计,资料中有提及时钟输入两种耦合方式:差分CML或者差分LVDS,现请问如果时钟为差分LVPECL的话,交流耦合如何接入呢,外部器件参数如何选择,盼
    发表于 12-01 15:25

    如果ad9680的clk和sysref信号采用lvpecl格式输入,交流耦合的话前端网络如何设计?

    请问一下如果ad9680的clk和sysref信号采用lvpecl格式输入,交流耦合的话前端网络如何设计。查看官方文档发现只介绍cml和lvds的交流耦合模式,并没有提到lvpecl
    发表于 12-06 06:31

    示波器触发耦合方式的选择方法介绍

    耦合是指两个或两个以上的电路元件或电网络等的输入与输出之间存在紧密配合与相互影响,并通过相互作用从一侧向另一侧传输能量的现象;示波器的输入耦合属于信号直接耦合,一般有两种方式,分别是
    发表于 02-02 10:27 2.8w次阅读

    SN65CML100 1.5Gbps LVDS/LVPECL/CMLCML 转换器/中继器

    电子发烧友网为你提供TI(ti)SN65CML100相关产品参数、数据手册,更有SN65CML100的引脚图、接线图、封装手册、中文资料、英文资料,SN65CML100真值表,SN65CML
    发表于 10-16 10:08
    SN65<b class='flag-5'>CML</b>100 1.5Gbps LVDS/LVPECL/<b class='flag-5'>CML</b> 至 <b class='flag-5'>CML</b> 转换器/中继器

    定向耦合器的两种耦合方式和如何设计与制作双定向耦合

    本文在概述了课题背景之后介绍了定向耦合器两种耦合方式:串联耦合和并联耦合。这两种
    发表于 03-27 09:48 42次下载
    定向<b class='flag-5'>耦合</b>器的两种<b class='flag-5'>耦合</b><b class='flag-5'>方式</b>和如何设计与制作双定向<b class='flag-5'>耦合</b>器

    耦合电容的原理及耦合方式

    耦合方式耦合电容器是使得强电和弱电两个系统通过电容器耦合并隔离,提供高频信号通路,阻止低频电流进入弱电系统,保证人身安全。
    的头像 发表于 06-09 09:01 3364次阅读

    电子耦合是什么意思 四种常见的耦合方式

    电子耦合是在电子设备中,信号从一个电路传递到另一个电路的方式。在电子设备中,每个电路都需要与其他电路进行相互连接,以实现信号的传输和处理。这种相互连接的方式就是电子耦合。 四种常见的电
    的头像 发表于 01-25 13:49 1105次阅读