0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

超低抖动时钟发生器如何优化串行链路系统性能

星星科技指导员 来源:TI 作者:TI 2023-04-17 10:37 次阅读

25千兆以太网 (25GbE) 正在快速发展,并且很多分析人士预计它将在未来4年中呈现指数性的迅速增长。想象一下设计有线网络设备来支持过多标准,以及用最小数据包损失和延迟来快速提升数据速率时的复杂程度!

随着数据速率的增加,链路抖动允许量变得越来越严格。硬件工程师将主要精力放在如何使他们的整个线路卡能够支持最大吞吐量,而为基准时钟产生的随机抖动分配尽可能小的允许量。针对基准时钟,对于一条25GbE的链路(集成范围在12kHz至20MHz之间)来说,可以实现的最大可能均方根 (RMS) 抖动的范围在100fs至300fs之间。这个12kHz-20MHz的标准相位噪声集成范围包括锁相环 (PLL) 频带内和频带外 (VCO) 噪声的影响。基准时钟发生器的相位噪声性能需要在PLL环路带宽内和带宽外都表现得很出色,以符合更加严格的抖动技术规格要求。

例如,LMK03328在多个集成带宽内提供业内最低相位噪底,一致的RMS抖动。超低相位噪声和抖动转化为串行链路内更好地比特误差率 (BER)。考虑一下对传统高端基于表面声波的示波器的改进。图1显示的是,在一条具有156.25MHz基准时钟的10G链路上,相对于一个SAW示波器,在使用LMK03328时,BER性能提高了3倍。随着进一步的优化,你可以实现更高的性能—最多比传统SAW示波器高9倍。

poYBAGQ8sOmAB_i9AACUdXubj5c688.jpg

图1:SAW示波器和TI LMK03328的10G链路性能

一个低相位噪声基准时钟转化为串行链路中其它关键块的更高抖动允许量分配。随着数据速率快速爬升到25GbE,并且允许的BER在1e-18时变为标准值,高质量、低抖动基准时钟在保护信号完整性方面的重要性变得不可小觑。

在用一个眼图来解决链路无法正常运行的问题后,你现在需要确保你的设计是稳健耐用的,并且在应力下可以正常运行。使信号完整性变得更加糟糕的常见问题就是电源抖动。将低压降稳压器 (LDO) 集成在内可以极大地帮助克服对电源噪声的敏感度。具有内置LDO的时钟发生器通过提供稳健耐用的电源噪声抑制和出色的电源抑制比 (PSRR) 来帮助改进无错数据传输。图2显示的是使用LMK03328时对PSRR和TX眼图性能的改进,其原因就在于LMK03328集成了一个LDO。

pYYBAGQ8sOqAfVUSAAHvDJ-tCQw235.png

图2:SAW示波器和TI LMK03328时钟发生器的PSRR

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    182

    文章

    16553

    浏览量

    244701
  • 示波器
    +关注

    关注

    111

    文章

    5650

    浏览量

    181770
  • ldo
    ldo
    +关注

    关注

    34

    文章

    1761

    浏览量

    152012
收藏 人收藏

    评论

    相关推荐

    TI推出超低抖动时钟发生器,可提升电信基础设施设备的可靠性

    日前,德州仪器(TI)宣布推出全新系列的时钟发生器,此次推出的产品可提供100飞秒(fs)的超低抖动以及灵活独特的引脚控制选项。与传统的参考时钟解决方案相比,此次推出的新型
    发表于 10-12 13:54 1281次阅读

    超低抖动时钟发生器串行系统性能优化

    噪声抑制和出色的电源抑制比 (PSRR) 来帮助改进无错数据传输。图2显示的是使用LMK03328时对PSRR和TX眼图性能的改进,其原因就在于LMK03328集成了一个LDO。图2:SAW示波器和TI LMK03328时钟发生器的PSRR请在下方给我们留言,告诉我们你在
    发表于 09-05 16:07

    时钟发生器性能对数据转换的影响

    的SFDR(无杂散动态范围)。结果,低性能时钟源最终会降低系统容量和吞吐量。时钟发生器技术规格尽管关于时钟
    发表于 10-18 11:29

    时钟发生器的相位噪声和抖动性能为什么会影响到数据转换

    系统设计师通常侧重于为应用选择最合适的数据转换,在向数据转换提供输入的时钟发生器件的选择上往往少有考虑。然而,如果不慎重考虑时钟发生器
    发表于 07-30 07:57

    时钟发生器AD9577资料分享

    概述:AD9577是一款既提供一个多路输出时钟发生器功能,又带有两个片上锁相环内核PLL1和PLL2,专门针对网络时钟应用而优化。PLL设计基于ADI公司成熟的高性能、低
    发表于 04-06 06:49

    抖动高精度时钟发生器MAX3625B相关资料分享

    概述:MAX3625B是MAXIM公司生产的一款提供三输出的低抖动,高精度时钟发生器。该MAX3625B是为网络应用而优化的低抖动,高精度
    发表于 05-18 07:39

    超低抖动时钟发生器优化串行系统性能的过程

    程度!随着数据速率的增加,抖动允许量变得越来越严格。硬件工程师将主要精力放在如何使他们的整个线路卡能够支持最大吞吐量,而为基准时钟产生的随机抖动
    发表于 11-18 07:31

    评估低抖动PLL时钟发生器的电源噪声抑制性能

    评估低抖动PLL时钟发生器的电源噪声抑制性能 本文介绍了电源噪声对基于PLL的时钟发生器的干扰,并讨论了几种用于评估确定性抖动(DJ)的技
    发表于 09-18 08:46 1470次阅读
    评估低<b class='flag-5'>抖动</b>PLL<b class='flag-5'>时钟发生器</b>的电源噪声抑制<b class='flag-5'>性能</b>

    MAX3625B 抖动仅为0.36ps的PLL时钟发生器

    MAX3625B 抖动仅为0.36ps的PLL时钟发生器 概述 MAX3625B是一款低抖动、精密时钟发生器优化用于网络设备。器件内置
    发表于 03-01 08:56 1356次阅读
    MAX3625B <b class='flag-5'>抖动</b>仅为0.36ps的PLL<b class='flag-5'>时钟发生器</b>

    数据转换器中时钟发生器件对系统性能的影响

    系统设计师通常侧重于为应用选择最合适的数据转换器,在向数据转换器提供输入的时钟发生器件的选择上往往少有考虑。然而,如果不慎重考虑时钟发生器、相位噪声和抖动
    发表于 11-17 02:00 784次阅读
    数据转换器中<b class='flag-5'>时钟发生器</b>件对<b class='flag-5'>系统性能</b>的影响

    LMK033x8时钟发生器的主要特性和优势

    TI推出超低抖动时钟发生器,以实现更可靠的电信基础设施设备,设计人员可以优化系统性能,简化设备配置并减少设计周期时间。
    的头像 发表于 08-09 15:10 1676次阅读

    AD9525: 8路LVPECL输出低抖动时钟发生器

    AD9525: 8路LVPECL输出低抖动时钟发生器
    发表于 03-21 15:00 0次下载
    AD9525: 8路LVPECL输出低<b class='flag-5'>抖动</b><b class='flag-5'>时钟发生器</b>

    超低抖动时钟发生器和分配器最大限度地提高数据转换器的信噪比

    超低抖动时钟发生器和分配器最大限度地提高数据转换器的信噪比
    发表于 05-18 20:57 0次下载
    <b class='flag-5'>超低</b><b class='flag-5'>抖动</b><b class='flag-5'>时钟发生器</b>和分配器最大限度地提高数据转换器的信噪比

    超低抖动时钟发生器如何优化串行链路系统性能

    超低抖动时钟发生器如何优化串行链路系统性能
    发表于 11-04 09:50 0次下载
    <b class='flag-5'>超低</b><b class='flag-5'>抖动</b><b class='flag-5'>时钟发生器</b>如何<b class='flag-5'>优化</b><b class='flag-5'>串行</b>链路<b class='flag-5'>系统性能</b>

    评估低抖动PLL时钟发生器的电源噪声抑制

    本文讨论电源噪声干扰对基于PLL的时钟发生器的影响,并介绍几种用于评估由此产生的确定性抖动(DJ)的测量技术。派生关系显示了如何使用频域杂散测量来评估时序抖动行为。实验室台架测试结果用于比较测量技术,并演示如何可靠地评估参考
    的头像 发表于 04-11 11:06 877次阅读
    评估低<b class='flag-5'>抖动</b>PLL<b class='flag-5'>时钟发生器</b>的电源噪声抑制