0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

通过驱动器源极引脚改善开关损耗-电路板布线布局相关的注意事项

李麒铭 来源:testd27 作者:testd27 2023-02-09 10:19 次阅读

本文的关键要点

・由于具有驱动器源极引脚的TO-247-4L封装和不具有驱动器源极引脚的TO-247N封装的引脚分配不同,因此在图案布局时需要注意。

・TO-247-4L在与栅极驱动器连接时,由于引脚分配的原因,布线一定会交叉,无法将它们配置在同一个面上,因此OUT信号和GND2信号会形成2个环路,根据环路面积及其比例会产生浪涌。

・作为对策,需要尽可能地减小环路面积,并使环路(1)和环路(2)的面积相等。另外,还需要考虑增加一个基本的浪涌抑制电路乃至缓冲电路。

在本文中,我们将探讨具有驱动器源极引脚的TO-247-4L封装产品的电路板布局布线相关的注意事项。由于TO-247-4L的引脚分配与传统封装不同,因此需要注意布局布线。

具有驱动器源极引脚的TO-247-4L的电路板布局布线注意事项

如“有驱动器源极引脚的封装”一文中所述,具有驱动器源极引脚的TO-247-4L的引脚分配不同于传统的TO-247N。在这里再次给出传统TO-247N、有驱动器源极引脚的TO-247-4L以及TO-263-7L的引脚分配图。

poYBAGPbis-AcJ8KAAChY6A1rZA285.png

TO-247-4L的栅极引脚在面对印标面的最右侧,而传统的TO-247N封装的栅极引脚则位于最左侧。MOSFET通常由驱动器IC驱动,但大多数驱动器IC的引脚分配都是适合传统TO-247N封装的分配形式。下面是使用ROHM驱动器IC BM61S40RFV-C时的MOSFET接线图示例。

pYYBAGPbitCAYgX1AAFf1ZjkTps742.png

在TO-247N的情况下,MOSFET的驱动信号OUT和Return信号GND2与栅极引脚和源极引脚的排列顺序相同,因此可以在同一个面上并行走线。

而TO-247-4L封装则是栅极引脚和驱动器源极引脚的排列与驱动IC的引脚排列相反,如图所示,布线一定会交叉,无法配置在同一个面。因此,如图所示,OUT信号和GND2信号形成了两个环路,需要注意环路区域(1)和(2)的面积比。

通常,TO-247-4L封装的MOSFET被用于dID/dt值较大的环境。当其电流变化引起的磁通量变化(dΦ/dt)与该环路面积正交时,就会产生与驱动电路的环路面积成正比的电动势。并且,在MOSFET的栅极和源极之间的某些环路面积比例下,电压值有时会达到可能引发正浪涌和负浪涌等问题的程度。因此,需要使OUT信号和GND2信号形成的环路面积尽可能小,并要使环路(1)和环路(2)的面积相等。

TO-263-7L封装的引脚分配与TO-247N相同,因此不能形成TO-247-4L那样的两个环路,所以可以采用与传统相同的方法进行布线。不过,由于ROHM的驱动IC在驱动信号OUT引脚的两侧(引脚1 和引脚5)配有GND2引脚,因此即便是TO-247-4L封装,也可以使用与传统封装一样的方法进行布线。

另外,在之前的一些文章中曾经建议过增加VGS浪涌抑制电路,但是即便如此,受VDS关断时的振铃影响,VGS浪涌仍然可能超过VGS额定值。在这种情况下,可以通过降低来自HVdc的布线阻抗或对各MOSFET增加缓冲电路等抗浪涌对策,来将VGS浪涌抑制在额定范围内。关于如何设计缓冲电路,请参考应用指南“缓冲电路的设计方法”。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 驱动器
    +关注

    关注

    51

    文章

    7333

    浏览量

    143017
  • 电路板
    +关注

    关注

    140

    文章

    4626

    浏览量

    92571
  • 布线
    +关注

    关注

    9

    文章

    731

    浏览量

    84026
  • 开关损耗
    +关注

    关注

    1

    文章

    59

    浏览量

    13419
收藏 人收藏

    评论

    相关推荐

    一文了解PCB设计高频电路板布线注意事项

    本文首先对高频电路板做了简单介绍,其次阐述了PCB设计高频电路板布线技巧,最后介绍了PCB设计高频电路板布线
    的头像 发表于 05-21 09:06 2.3w次阅读

    电路板布局布线注意事项

    由于具有驱动器源极引脚的TO-247-4L封装和不具有驱动器源极引脚的TO-247N封装的引脚分配不同,因此在图案
    发表于 07-27 14:55 654次阅读

    电路板布线布局相关注意事项

    由于具有驱动器源极引脚的TO-247-4L封装和不具有驱动器源极引脚的TO-247N封装的引脚分配不同,因此在图案
    的头像 发表于 09-06 11:59 1663次阅读
    <b class='flag-5'>电路板</b><b class='flag-5'>布线</b><b class='flag-5'>布局</b><b class='flag-5'>相关</b>的<b class='flag-5'>注意事项</b>

    通过驱动器引脚开关损耗降低约35%

    )”一词所表达的,电路的优先事项一定需要用最大公约数来实现优化。对此,将在Tech Web的基础知识“SiC功率元器件”中进行解说。另外,您还可以通过ROHM官网下载并使用本次议题的基础,即Application Note“利用
    发表于 07-01 13:52

    PCB在手环布局布线注意事项

    、传感电路单元和主控MCU单元等组成,而电路PCB通常集中在较小的范围内,进行单面或者双面贴片,电路板为4层或者6层为主。既然那么多功能集中在一个较小的PCB
    发表于 10-29 06:57

    驱动器引脚的 MOSFET 的驱动电路开关耗损改善措施

    开关工作进行比较,而在 Figure 5 所示的电路条件下使 Low Side(LS)的 MOSFET 开关的双脉冲测试结果。High Side(HS)是将 RG_EXT 连接于
    发表于 11-10 06:00

    电路PCB布局注意事项

    电路PCB布局注意事项电路PCB布线注意事项
    发表于 03-01 08:22

    驱动器引脚的效果:双脉冲测试比较

    (浅蓝色虚线)相比,有驱动器引脚的TO-247-4L封装产品(红色虚线)和TO-263-7L封装产品(绿色虚线)导通时的ID上升速度更快。通过
    发表于 06-17 16:06

    移动电源布线注意事项

    移动电源布线注意事项: 1.在SW 和VIN 之间连接电感。在PCB 布线时尽可能短和粗,以减小EMI 和电路板上的功率损耗。 2.低ESR
    发表于 05-21 10:47 87次下载

    开关损耗测量中的注意事项及影响因素解析

    会随之失去意义。接下来普科科技PRBTEK分享在开关损耗测量中的注意事项及影响因素。 一、开关损耗测量中应考虑哪些问题? 在实际的测量评估中,我们用一个通道测量电压,另一个通道测量电流,然后软件
    发表于 12-15 15:22 450次阅读
    <b class='flag-5'>开关损耗</b>测量中的<b class='flag-5'>注意事项</b>及影响因素解析

    布局浪涌抑制电路板注意事项

    本文将介绍实际制作这种浪涌抑制电路电路板布局方面的注意事项
    的头像 发表于 03-29 17:42 3260次阅读
    <b class='flag-5'>布局</b>浪涌抑制<b class='flag-5'>电路板</b>的<b class='flag-5'>注意事项</b>

    通过驱动器源极引脚改善开关损耗-传统的MOSFET驱动方法

    MOSFET和IGBT等的开关损耗问题,那就是带有驱动器源极引脚(所谓的开尔文源极引脚)的新封装。在本文——“通过
    发表于 02-09 10:19 708次阅读
    <b class='flag-5'>通过</b><b class='flag-5'>驱动器</b>源极<b class='flag-5'>引脚</b><b class='flag-5'>改善</b><b class='flag-5'>开关损耗</b>-传统的MOSFET<b class='flag-5'>驱动</b>方法

    通过驱动器源极引脚改善开关损耗-有驱动器源极引脚的封装

    通过驱动器源极引脚改善开关损耗本文的关键要点・目前ROHM有驱动器源极
    的头像 发表于 02-09 10:19 600次阅读
    <b class='flag-5'>通过</b><b class='flag-5'>驱动器</b>源极<b class='flag-5'>引脚</b><b class='flag-5'>改善</b><b class='flag-5'>开关损耗</b>-有<b class='flag-5'>驱动器</b>源极<b class='flag-5'>引脚</b>的封装

    通过驱动器源极引脚开关损耗降低约35%

    -接下来,请您介绍一下驱动器源极引脚是如何降低开关损耗的。首先,能否请您对使用了驱动器源极引脚电路
    的头像 发表于 02-16 09:47 492次阅读
    <b class='flag-5'>通过</b><b class='flag-5'>驱动器</b>源极<b class='flag-5'>引脚</b>将<b class='flag-5'>开关损耗</b>降低约35%

    提高AC/DC转换器效率的二次侧同步整流电路设计-实装PCB板布局相关注意事项

    本文将介绍本设计中的安装电路板(PCB)版图与元器件布局相关注意事项。实装PCB板布局相关
    的头像 发表于 02-17 09:25 628次阅读
    提高AC/DC转换器效率的二次侧同步整流<b class='flag-5'>电路</b>设计-实装PCB板<b class='flag-5'>布局</b><b class='flag-5'>相关</b>的<b class='flag-5'>注意事项</b>