0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Chiplet时代芯启源的探索之路

ruikundianzi 来源:IP与SoC设计 2023-02-03 11:06 次阅读

1月24日,为期三天的全球首届Chiplet峰会(ChipletSummit)在美国硅谷召开。芯启源受邀参加此次峰会,进行了精彩的主旨演讲及专家研讨会,和与会专家共同展望Chiplet时代的半导体产业趋势及挑战。

英特尔代工服务事业部(Intel Foundry Services)、开放计算项目(Open Compute Project)、应用材料公司(Applied Materials)等国际知名企业、项目及联盟的创始人和工程师出席本次峰会。

Chiplet仿真面临的挑战

Chiplet使系统扩展超越了摩尔定律的限制。然而,进一步的缩放给硅前验证带来了巨大的挑战。24日,芯启源EDA研发副总裁Mike Shei,工程及新产品副总裁Mike Li作了主题为"Incubating Chiplet - Challenges and Solution of New Emulators"的主旨演讲,并将讨论主题带入次日的"Next Great Breakthrough in Chiplets"专家研讨会。

e9cde9ce-a357-11ed-bfe3-dac502259ad0.png

挑战 1 - 性能和功能

传统仿真器因集中式 routing and clocking,随着设计规模增加,性能呈指数级下降,Chiplet技术在增加系统复杂性的同时加剧了这一挑战;

客户实时操作系统、人工智能视频解码仿真中,为提高性能,不得不放弃仿真器提供的调试功能。

挑战 2 - 超大设计规模

小chiplet组成了大芯片系统,总设计规模高达500亿个晶体管,对仿真加速器的可扩展规模及FPGA 利用率提出了更高要求;

速度为10s, 100s of Tbps的多种chiplet 接口

挑战 3 -工程效率

合理的编译时间和运行时间,与软件IDE处于同一数量级;

全局可见性和可控性,内置专用逻辑分析仪,触发器,断言,以精确定位波形,用于跨团队调试;

挑战 4 -多个ChipletVendor的生态系统

虚拟集成来自多个供应商的异构chiplet设计,并在一个开放和安全的平台上验证它们。

每个chiplet设计都需要有便携性,且可定义需探测的信号

芯启源Chiplet集成平台-MimicPro系列解决方案01

应对 1 :

MimicPro分布式routing and clocking设计

MimicPro的分布式路由和多用户时钟在跨FPGA设计中可以保持较高运行频率;

Chiplet级别的预编译提高了编译效率及运行频率。

02

应对 2 :

MimicPro高度可扩展架构

分布式routing,无系统瓶颈,性能更高;

光纤端口可实现M32 系统之间的跨机柜高速互联;

控制逻辑不消耗FPGA 资源,大规模设计中实际FPGA利用率70%+。

03

应对 3 :

MimicPro丰富的调试功能

提供真正的HW Trigger-精确定位问题的数量级较小的波形,波形文件Size MB vs GB;每张Solo卡搭配16GB DDR,丰富的调试/探针功能带来高的工程效率;

多周期序列捕获-能够捕捉精确的快照,以评估事件的动态流;

从序列验证到断言加速-完全加速的DV环境。

ea03a64a-a357-11ed-bfe3-dac502259ad0.png

04

应对 4 :

MimicPro提供中立安全的验证平台

ea16912e-a357-11ed-bfe3-dac502259ad0.png

RTDB包括bit stream & signaling, 硬件配置, 探针等信息

RunTime信息可以修改,重新映射,删除/过滤,以确保定义的调试范围;

信号披露程度完全由chiplet供应商定义。

ea36e988-a357-11ed-bfe3-dac502259ad0.png

ea5e4eb0-a357-11ed-bfe3-dac502259ad0.png

芯启源新一代仿真加速器通过领先业内的性能、高度可扩展性来推动创新,以实现软件/硬件协同设计,并提高跨团队验证效率;在现场,芯启源展示了MimicPro作为便携式和安全的Chiplet集成平台如何促进Chiplet生态系统合作。

芯启源在Chiplet仿真方面的性能、可扩展性、工程效率、生态系统开放性和安全性方面的愿景在观众中引起了强烈的共鸣。

随后在演讲结束时,半导体研究公司Semiconductor Research Corporation(SRC)科学总监Marcus Pan将芯启源的信息带回了超级小组讨论。他提到,“我们很高兴今天来自中国的芯启源指出Chiplet生态系统的开放性和安全性之间的挑战。芯启源在他们的DPU Chiplet项目中应用了Mimicro系列解决方案。”

目前,芯启源MimicPro团队已申请过国内发明18件,授权13件;申请PCT发明5件;软件著作权6件。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1603

    文章

    21328

    浏览量

    593275
  • 仿真器
    +关注

    关注

    14

    文章

    988

    浏览量

    82998
  • 芯启源
    +关注

    关注

    1

    文章

    51

    浏览量

    6643

原文标题:Chiplet Summit|Chiplet时代芯启源的探索之路

文章出处:【微信号:IP与SoC设计,微信公众号:IP与SoC设计】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Chiplet是否也走上了集成竞赛的道路?

    Chiplet会将SoC分解成微小的芯片,各公司已开始产生新的想法、工具和“Chiplet平台”,旨在将这些Chiplet横向或纵向组装成先进的SiP(system-in- package)形式。
    的头像 发表于 02-23 10:35 247次阅读
    <b class='flag-5'>Chiplet</b>是否也走上了集成竞赛的道路?

    什么是Chiplet技术?

    什么是Chiplet技术?Chiplet技术是一种在半导体设计和制造中将大型芯片的不同功能分解并分散实现在多个较小和专用的芯片(Chiplets)上的方法。这些较小的芯片随后通过高速互连方式集成到一个封装中,共同实现全功能的芯片系统。
    的头像 发表于 01-25 10:43 553次阅读
    什么是<b class='flag-5'>Chiplet</b>技术?

    Chiplet技术对英特尔和台积电有哪些影响呢?

    Chiplet,又称芯片堆叠,是一种模块化的半导体设计和制造方法。由于集成电路(IC)设计的复杂性不断增加、摩尔定律的挑战以及多样化的应用需求,Chiplet技术应运而生。
    的头像 发表于 01-23 10:49 390次阅读
    <b class='flag-5'>Chiplet</b>技术对英特尔和台积电有哪些影响呢?

    什么是Chiplet技术?Chiplet技术有哪些优缺点?

    Chiplet技术是一种将集成电路设计和制造的方法,其中一个芯片被分割成多个较小的独立单元,这些单元通常被称为“chiplets”。每个chiplet可以包含特定的功能块、处理器核心、内存单元或其他
    的头像 发表于 01-08 09:22 1735次阅读

    奇异摩尔与润欣科技加深战略合作开创Chiplet及互联芯粒未来

    2023 年 11 月 23 日,上海润欣科技股份 (sz300493) 与奇异摩尔(上海)集成电路设计有限公司达成深度合作。润欣科技正式注资奇异摩尔,未来,双方将深化探索 Chiplet 产业发展
    的头像 发表于 11-30 11:06 1781次阅读

    Chiplet需求飙升 为何chiplet产能无法迅速提高?

    制造2D和2.5D multi-die的技术已存在了近十年。然而,在Generative AI时代来临之前,chiplet的需求一直萎靡不振
    的头像 发表于 10-23 15:11 552次阅读
    <b class='flag-5'>Chiplet</b>需求飙升 为何<b class='flag-5'>chiplet</b>产能无法迅速提高?

    弯道超车的Chiplet与先进封装有什么关联呢?

    Chiplet也称芯粒,通俗来说Chiplet模式是在摩尔定律趋缓下的半导体工艺发展方向之一,是将不同功能芯片裸片的拼搭
    发表于 09-28 11:43 708次阅读
    弯道超车的<b class='flag-5'>Chiplet</b>与先进封装有什么关联呢?

    Chiplet,怎么连?

    高昂的研发费用和生产成本,与芯片的性能提升无法持续等比例延续。为解决这一问题,“后摩尔时代”下的芯片异构集成技术——Chiplet应运而生,或将从另一个维度来延续摩尔定律的“经济效益”。
    的头像 发表于 09-20 15:39 417次阅读
    <b class='flag-5'>Chiplet</b>,怎么连?

    chiplet和cowos的关系

    chiplet和cowos的关系 Chiplet和CoWoS是现代半导体工业中的两种关键概念。两者都具有很高的技术含量和经济意义。本文将详细介绍Chiplet和CoWoS的概念、优点、应用以
    的头像 发表于 08-25 14:49 2316次阅读

    chiplet和cpo有什么区别?

    chiplet和cpo有什么区别? 在当今的半导体技术领域,尺寸越来越小,性能越来越高的芯片成为了主流。然而,随着芯片数量和面积的不断增加,传统的单一芯片设计面临了越来越多的挑战。为了应对这些挑战
    的头像 发表于 08-25 14:44 1634次阅读

    chiplet和sip的区别是什么?

    chiplet和sip的区别是什么? 芯片行业一直在积极探索高性能、高效率、低成本的制造技术,而目前引起人们关注的是chiplet和SIP(system-in-package)技术。这两种技术虽然有
    的头像 发表于 08-25 14:44 2630次阅读

    Chiplet的验证需求有哪些变化?

    Chiplet(芯粒)已经成为设计师的战略资产,他们将其应用于各种应用中。到目前为止,Chiplet的验证环节一直被忽视。
    的头像 发表于 07-26 17:06 601次阅读

    Chiplet关键技术与挑战

    半导体产业正在进入后摩尔时代Chiplet应运而生。介绍了Chiplet技术现状与接口标准,阐述了应用于Chiplet的先进封装种类:多芯片模块(MCM)封装、2.5D封装和3D封装
    的头像 发表于 07-17 16:36 852次阅读
    <b class='flag-5'>Chiplet</b>关键技术与挑战

    Chiplet和异构集成时代芯片测试的挑战与机遇

    虽然Chiplet近年来越来越流行,将推动晶体管规模和封装密度的持续增长,但从设计、制造、封装到测试,Chiplet和异构集成也面临着多重挑战。因此,进一步通过减少缺陷逃逸率,降低报废成本,优化测试成本通过设计-制造-测试闭环实现良率目标已成为当务之急。
    的头像 发表于 07-12 15:04 1254次阅读
    <b class='flag-5'>Chiplet</b>和异构集成<b class='flag-5'>时代</b>芯片测试的挑战与机遇

    全球首个符合ASIL-D的车规级Chiplet D2D互连IP流片

    随着摩尔定律放缓,Chiplet SoC近年来被视为后摩尔时代推动下一代芯片革新的关键技术。
    发表于 06-15 14:07 276次阅读
    全球首个符合ASIL-D的车规级<b class='flag-5'>Chiplet</b> D2D互连IP流片