0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

5分钟弄懂!MOS管及简单CMOS逻辑电平电路

Torex产品资讯 来源:Torex产品资讯 作者:Torex产品资讯 2022-11-03 17:01 次阅读

现代单片机主要是采用CMOS工艺制成的。

· 01、MOS管 ·

MOS管又分为两种类型:N型和P型。

如下图所示:

dc0572f8-5b54-11ed-a3b6-dac502259ad0.jpg

以N型管为例,2端为控制端,称为“栅极”;3端通常接地,称为“源极”;源极电压记作Vss,1端接正电压,称为“漏极”,漏极电压记作VDD。要使1端与3端导通,栅极2上要加高电平。

对P型管,栅极、源极、漏极分别为5端、4端、6端。要使4端与6端导通,栅极5要加低电平。

在CMOS工艺制成的逻辑器件或单片机中,N型管与P型管往往是成对出现的。同时出现的这两个CMOS管,任何时候,只要一只导通,另一只则不导通(即“截止”或“关断”),所以称为“互补型CMOS管”。

· 02、CMOS逻辑电平 ·

高速CMOS电路的电源电压VDD通常为+5V;Vss接地,是0V。

高电平视为逻辑“1”,电平值的范围为:VDD的65%~VDD(或者VDD-1.5V~VDD)

低电平视作逻辑“0”,要求不超过VDD的35%或0~1.5V。

+1.5V~+3.5V应看作不确定电平。在硬件设计中要避免出现不确定电平。

近年来,随着亚微米技术的发展,单片机的电源呈下降趋势。低电源电压有助于降低功耗。VDD为3.3V的CMOS器件已大量使用。在便携式应用中,VDD为2.7V,甚至1.8V的单片机也已经出现。将来电源电压还会继续下降,降到0.9V,但低于VDD的35%的电平视为逻辑“0”,高于VDD的65%的电平视为逻辑“1”的规律仍然是适用的。

· 03、非门 ·

dc14a070-5b54-11ed-a3b6-dac502259ad0.jpg

非门(反向器)是最简单的门电路,由一对CMOS管组成。其工作原理如下:

A端为高电平时,P型管截止,N型管导通,输出端C的电平与Vss保持一致,输出低电平;A端为低电平时,P型管导通,N型管截止,输出端C的电平与VDD一致,输出高电平。

· 04、与非门 ·

dc24b6f4-5b54-11ed-a3b6-dac502259ad0.jpg

与非门工作原理:

①、A、B输入均为低电平时,1、2管导通,3、4管截止,C端电压与VDD一致,输出高电平。

②、A输入高电平,B输入低电平时,1、3管导通,2、4管截止,C端电位与1管的漏极保持一致,输出高电平。

③、A输入低电平,B输入高电平时,情况与②类似,亦输出高电平。

④、A、B输入均为高电平时,1、2管截止,3、4管导通,C端电压与地一致,输出低电平。

· 05、或非门 ·

dc3eea10-5b54-11ed-a3b6-dac502259ad0.jpg

或非门工作原理:

①、A、B输入均为低电平时,1、2管导通,3、4管截止,C端电压与VDD一致,输出高电平。

②、A输入高电平,B输入低电平时,1、4管导通,2、3管截止,C端输出低电平。

③、A输入低电平,B输入高电平时,情况与②类似,亦输出低电平。

④、A、B输入均为高电平时,1、2管截止,3、4管导通,C端电压与地一致,输出低电平。

注:

将上述“与非”门、“或非”门逻辑符号的输出端的小圆圈去掉,就成了“与”门、“或”门的逻辑符号。而实现“与”、“或”功能的电路图则必须在输出端加上一个反向器,即加上一对CMOS管,因此,“与”门实际上比“与非”门复杂,延迟时间也长些,这一点在电路设计中要注意。

· 06、三态门 ·

dc57df52-5b54-11ed-a3b6-dac502259ad0.jpg

三态门的工作原理:

当控制端C为“1”时,N型管3导通,同时,C端电平通过反向器后成为低电平,使P型管4导通,输入端A的电平状况可以通过3、4管到达输出端B。

当控制端C为“0”时,3、4管都截止,输入端A的电平状况无法到达输出端B,输出端B呈现高电阻的状态,称为“高阻态”。

这个器件也称作“带控制端的传输门”。带有一定驱动能力的三态门也称作“缓冲器”,逻辑符号是一样的。

注:

从CMOS等效电路或者真值表、逻辑表达式上都可以看出,把“0”和“1”换个位置,“与非”门就变成了“或非”门。对于“1”有效的信号是“与非”关系,对于“0”有效的信号是“或非”关系。

上述图中画的逻辑器件符号均是正逻辑下的输入、输出关系,即对“1”(高电平)有效而言。而单片机中的多数控制信号是按照负有效(低电平有效)定义的。例如片选信号CS(Chip Select),指该信号为“0”时具有字符标明的意义,即该信号为“0”表示该芯片被选中。因此,“或非”门的逻辑符号也可以画成下图。

dc6c971c-5b54-11ed-a3b6-dac502259ad0.jpg

· 07、组合逻辑电路 ·

“与非”门、“或非”门等逻辑电路的不同组合可以得到各种组合逻辑电路,如译码器、解码器、多路开关等。

组合逻辑电路的实现可以使用现成的集成电路,也可以使用可编程逻辑器件,如PAL、GAL等实现。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    5154

    浏览量

    233348
  • 逻辑电路
    +关注

    关注

    13

    文章

    469

    浏览量

    42213
  • MOS管
    +关注

    关注

    107

    文章

    2215

    浏览量

    64381

原文标题:5分钟弄懂!MOS管及简单CMOS逻辑电平电路

文章出处:【微信号:gh_454737165c13,微信公众号:Torex产品资讯】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    逻辑电平TTL/CMOS电平的互连、OC/OD的互连规范

    本篇主要介绍TTL/CMOS电平的互连、OC/OD的互连,其余单端逻辑电平的互连可参考相关器件规范、电平规范。 1、TTL/
    的头像 发表于 12-23 14:15 5837次阅读
    <b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>TTL/<b class='flag-5'>CMOS</b><b class='flag-5'>电平</b>的互连、OC/OD的互连规范

    逻辑电平设计规范(一)

    ,RS-422/485是差输入输出,RS-232是单端输入输出。2.3:TTL和CMOS逻辑电平关系图2-1:TTL和CMOS
    发表于 06-24 09:38

    逻辑电平介绍

    ,下面以逻辑器件的功能、工艺特点和逻辑电平等方法来进行简单描述。 :TTL和CMOS器件的功能分类按功能进行划分,
    发表于 04-12 12:03

    MOS集成逻辑电路

    MOS集成逻辑电路CMOS非门CMOS传输门(模拟开关)CMOS
    发表于 09-24 10:55

    TTL电平CMOS电平的区别!

    “TTL电平”最常用于有关电专业,如:电路、数字电路、微机原理与接口技术、单片机等课程中都有所涉及。在数字电路中只有两种电平(高和低)高
    发表于 01-17 14:52

    详解几种CMOS电平转换电路方案

    ,输出电压低于VSS+0.5V(VSS为数字地)为逻辑 0。CMOS电路输出高电平约为 0.9Vcc,而输出低电平约为 0.1Vcc.当输入
    发表于 03-22 07:00

    常见的几种逻辑电平

    TTL和CMOS是数字电路中两种常见的逻辑电平,LVTTL和LVCMOS是两者低电平版本。TTL是流控器件,输入电阻小,TTL
    发表于 05-22 08:03

    简单CMOS逻辑电路原理图分析

    MOS管的类型CMOS逻辑电平介绍
    发表于 04-06 08:22

    简单逻辑电平变换电路

    简单逻辑电平变换电路
    发表于 04-10 10:08 603次阅读
    <b class='flag-5'>简单</b>的<b class='flag-5'>逻辑</b><b class='flag-5'>电平</b>变换<b class='flag-5'>电路</b>

    MOS管及简单CMOS逻辑电路

    电源电压还会继续下降,降到0.9V,但低于VDD的35%的电平视为逻辑“0”,高于VDD的65%的电平视为逻辑“1”的规律仍然是适用的。
    的头像 发表于 11-05 11:22 2.6w次阅读
    <b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>简单</b><b class='flag-5'>CMOS</b><b class='flag-5'>逻辑</b>门<b class='flag-5'>电路</b>

    详解MOS管及简单CMOS逻辑电平电路

    ,1端接正电压,称为“漏极”,漏极电压记作VDD。要使1端与3端导通,栅极2上要加高电平。 对P型管,栅极、源极、漏极分别为5端、4端、6端。要使4端与6端导通,栅极5要加低电平。 在CMOS工艺制成的
    的头像 发表于 01-02 15:17 3679次阅读
    详解<b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>简单</b><b class='flag-5'>CMOS</b><b class='flag-5'>逻辑</b><b class='flag-5'>电平</b><b class='flag-5'>电路</b>

    MOS管及简单CMOS逻辑电平电路

    CMOS工艺制成的逻辑器件或单片机中,N型管与P型管往往是成对出现的。同时出现的这两个CMOS管,任何时候,只要一只导通,另一只则不导通(即“截止”或“关断”),所以称为“互补型CMOS
    的头像 发表于 01-20 17:40 4097次阅读
    <b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>简单</b><b class='flag-5'>CMOS</b><b class='flag-5'>逻辑</b><b class='flag-5'>电平</b><b class='flag-5'>电路</b>

    【硬声推荐】逻辑电平视频合集

    为了精简电路 电器中会用到逻辑电平代替复杂的接线 他们都是如何设计的呢? CMOS器件与TTL器件    CMOS
    的头像 发表于 12-14 11:36 456次阅读

    MOS管及简单CMOS逻辑电平电路

    现代单片机主要是采用CMOS工艺制成的。
    的头像 发表于 05-05 09:13 812次阅读
    <b class='flag-5'>MOS</b><b class='flag-5'>管及</b><b class='flag-5'>简单</b><b class='flag-5'>CMOS</b><b class='flag-5'>逻辑</b><b class='flag-5'>电平</b><b class='flag-5'>电路</b>

    cmos电平与ttl电平如何转换 怎么判断ttl电路高低电平

    CMOS电平一般分为逻辑电平(High Level)和逻辑电平(Low Level)。
    的头像 发表于 02-22 11:10 790次阅读