0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

寻找电源轨噪声和抖动之间的关系

李红 来源:jhhfhgj 作者:jhhfhgj 2022-08-05 08:04 次阅读

要找出位错误的根本原因,抖动分析是最好的起点,但在某些情况下,电源轨分析可以帮助找到真正的根本原因。为了深入了解位错误,我们在时域和频域中查看抖动和电源轨噪声。将 TIE 频谱中的 PJ(周期性抖动)频率与功率纹波频谱中的杂散频率进行比较,是识别 PDN(配电网络)引起的信号完整性问题的一种快速而准确的方法。

SI 和 PI 导致错误

数字错误是由抖动和噪声引起的。噪声是信号幅度变化的广义术语。抖动是位转换时序相对于数据速率时钟的变化,即所谓的时间间隔误差。抖动是由相位噪声和幅度噪声-抖动转换引起的。噪声抖动引入了串扰、EMI(电磁干扰)和随机噪声等问题。

信号完整性分析侧重于发送器、参考时钟、信道和接收器在 BER(误码率)方面的性能。电源完整性侧重于 PDN 提供恒定电压电源轨和低阻抗返回路径的能力。SI 和 PI 具有广泛的相互依赖性。PDN 会导致噪声和抖动。电路设计和组件——芯片封装、引脚、走线、过孔、连接器——会影响 PDN 的阻抗,从而影响供电的质量。

调试 SI 问题从眼图开始

硬件调试可以从眼图分析开始。眼图由相对于时钟的重叠波形组成,图 1。

pYYBAGHFQ1uAOJVZAAF_CgpQ7Zs589.png

图 1:带有模板测试的眼图(顶部)和对应的波形(底部)。

交叉点的水平宽度表示抖动,眼图顶部和底部的垂直宽度表示噪声。睁大眼图应对应于低 BER。如果 BER 太高,下一步是执行抖动分析。图 2 将抖动分解为各个分量和子分量,图 3 显示了抖动汇总测量,包括浴盆图、眼图、TIE 频谱和直方图、抖动测量结果和波形。

pYYBAGHFQ2WAcAedAABx47HratY353.png

图 2:抖动分解为其组成部分。

pYYBAGHFQ3GAZwgrAAGIbeTBFws406.png

图 3:抖动摘要屏幕截图,从左上角顺时针方向:浴缸图、眼图、TIE 频谱、抖动分析结果、波形、TIE 直方图。

抖动的分解始于将 TIE 分布分离为其随机和确定性分量、RJ(随机抖动)和 DJ(确定性抖动)。DJ 进一步分为与数据中的比特序列相关的抖动——DDJ(数据相关抖动)——和不相关的抖动,例如 PJ(周期性抖动)。

眼图上的广泛交叉可以指示 RJ。看起来由许多几乎不同的线组成的眼睛表示 DDJ,这可能是由于信号路径中的阻抗不匹配造成的。需要更详细的测量来识别可以指示硬件错误的抖动类型:TIE、RJ、DJ、DDJ、PJ、TJ(总抖动)、EH(眼高)、EW(眼宽)、眼高和眼低的。表 1 列出了不同类型的抖动和一些原因。电源轨纹波是 PJ 的常见原因,有时也是 RJ。

poYBAGHFQ3yAVCcDAAAYzyzMYGE071.png

表 1:带有常见原因示例的抖动测量。

抖动和配电网络

PDN 的工作是维持恒定电压并为系统中的组件提供足够的电流。它会影响每个元素的性能,无论是主动还是被动。PDN 包括整个系统,不仅是 DC-DC 转换器和内部芯片电源分配,还包括每个互连、走线、过孔、连接器、电容器、封装、引脚和球栅。

纹波对随机和周期性抖动的影响

电源轨噪声,通常称为纹波,通常为几毫伏。在 GHz 频率下准确测量电源轨上的 mV 噪声需要具有高直流阻抗的高带宽探头,在高频下充当 50 Ω 传输线。电源轨探头专门为此目的而设计。

开关模式电源通过在低耗散开和关状态之间连续切换来调节电源轨和返回路径(也称为“接地”)之间的电压。不幸的是,驱动开关元件的脉冲会引起“开关噪声”并导致 PJ。

开关发生在固定频率,应记录在 DC-DC 转换器数据表中。如果纹波频谱(图 4 左上角)和 TIE 频谱(就在其下方)在开关频率或开关频率谐波处都有杂散,那么我们就知道来源并可以解决设计问题。请注意图 4 中红色标记处的大重合杂散。 TIE 频谱右侧的 TIE 直方图具有标志性的正弦抖动分布(马蹄形),PJ 在一个频率。

poYBAGHFQ4mAJ9V2AAKuv0w-n_M889.png

图 4:左上角频谱视图中的电源轨纹波,其下方的 TIE 频谱,以及信号和电源轨波形以及 TIE 直方图。

电源会引入有助于 RJ 的随机噪声。电源轨随机噪声显示为图 4 左上角频谱视图图的本底噪声。 RJ 是根据 TIE 频谱的本底噪声计算得出的。在本例中,电源纹波引起的随机噪声非常低,RJ 很小,约为 0.84 ps。

睡衣和地面弹跳

在逻辑转换期间,发送器和接收器从 PDN 提供或吸收电流。当多个信号同时在电平之间切换时,它们可以在电源轨和/或接地平面上沉积或移除大量电荷。电荷密度的短期引入改变了导体两端的公共接地电压。由此产生的电压变化称为接地反弹,或等效地称为同步开关噪声 (SSN)。

在继续之前,我们应该澄清一些事情。首先,“接地”指的是返回路径所需的公共参考电压,通常定义为 0 V。其次,“同时”意味着组件在其上升/下降时间重叠。

SSN 在时域中看起来是随机的,但在频域中却不是。数据信号由许多频率分量组成——基频或奈奎斯特频率,可能多达两个高次谐波,加上来自连续相同位的次谐波。可以在这些频率中的任何一个频率上同时进行切换。因此,SSN 是具有许多可导致 PJ 的低幅度杂散的周期性噪声。

要确认 PJ 是由 SSN 引起的,请将图 5 左上角的电源轨频谱与其正下方的 TIE 频谱进行比较。在两个频谱中出现在相同频率的高幅度杂散表明 SSN 有很大的 PJ 贡献。

pYYBAGHFQ5aAYfbmAALQgFv-1dA468.png

图 5:(a) 电源轨纹波频谱和 (b) TIE/抖动频谱。

概括

信号完整性和电源完整性是一个反馈回路。网络的每个元素、每个走线、过孔、连接器、引脚、封装等都会影响 PDN 阻抗和每个通道的阻抗,每个有源组件都可以改变电源轨和接地层的电压。

眼图可以告诉我们很多关于信号完整性的信息,但它很少帮助我们识别特定问题。对 TIE 分布的分析将抖动分解为提供问题所在线索的组件。高 RJ 通常意味着嘈杂的时钟,但它也可以表示来自电源的随机噪声。

PJ 可以指示有故障的时钟、电源开关噪声或地弹/SSN。将电源轨纹波频谱与 TIE 频谱进行比较可以通过两个步骤来隔离问题。TIE 频谱中的杂散在电源轨频谱中没有任何相应的杂散指示时钟;两个频谱中相同频率的一个或两个杂散表示电源开关噪声;并且两个频谱共有的大量杂散表明 SSN。在这些情况中的每一种情况下,结合抖动和功率分析可以隔离其他困难的问题。

信号完整性和电源完整性通常被视为独立的学科,但我们已经看到,发现与高抖动相关的问题需要同时了解两者。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    182

    文章

    16492

    浏览量

    244443
  • 接收器
    +关注

    关注

    14

    文章

    2212

    浏览量

    70602
  • emi
    emi
    +关注

    关注

    53

    文章

    3429

    浏览量

    125467
收藏 人收藏

    评论

    相关推荐

    怎样将相位噪声抖动降至最低及其估算方法

    用的电流与相位噪声之间有一个直接的关系。例如,增大一对差分对的尾电流必定导致抖动性能得到改善。于是我们就必须在降低抖动和缩减功耗
    发表于 10-13 17:23

    电源噪声和时钟抖动对高速DAC相位噪声的影响的分析及管理

    的供电。典型设置见图12。电源调制通过一个插在稳压器与负载之间的耦合电路获得,叠加上一个由信号发生器产生的正弦信号。耦合电路的输出通过一个示波器监控,以找出实际电源调制。最终得到的D
    发表于 05-10 14:39

    精确测量电源的四个技巧

    抖动的首要原因。为了提高测量的准确性,电源完整性测量(例如测量纹波和噪声,以及查找瞬态干扰和周期干扰的来源)的要求变得更加苛刻。原因何在?电源
    发表于 05-28 10:09

    电源噪声和时钟抖动对高速DAC相位噪声的影响分析及管理

    PSRR方法对基带应用中的DAC仍然有用,但与此处无关。下一步是获得具体数据。测量PSMR要求调制待研究的供电。典型设置见图12。电源调制通过一个插在稳压器与负载之间的耦合电路获得,叠加上一个由信号
    发表于 10-17 10:22

    低相位噪声&抖动

    Noise);从时域来看,对应的参数是抖动(Jitter)。时间和频域之间关系互为倒数Time=1/Frequency。抖动Jitter抖动
    发表于 06-10 17:38

    TIE抖动和相噪抖动之间关系是什么?

    什么是抖动?时钟抖动有哪几种测量方法?时域测量方法和频域测量方法的原理分别是什么?TIE抖动和相噪抖动之间
    发表于 05-08 06:32

    时钟抖动(CLK)和相位噪声之间的转换

    摘要:这是一篇关于时钟(CLK)信号质量的应用笔记,介绍如何测量抖动和相位噪声,包括周期抖动、逐周期抖动和累加抖动。本文还描述了周期
    发表于 04-22 10:16 3803次阅读
    时钟<b class='flag-5'>抖动</b>(CLK)和相位<b class='flag-5'>噪声</b><b class='flag-5'>之间</b>的转换

    评估低抖动PLL时钟发生器的电源噪声抑制性能

    评估低抖动PLL时钟发生器的电源噪声抑制性能 本文介绍了电源噪声对基于PLL的时钟发生器的干扰,并讨论了几种用于评估确定性
    发表于 09-18 08:46 1466次阅读
    评估低<b class='flag-5'>抖动</b>PLL时钟发生器的<b class='flag-5'>电源</b><b class='flag-5'>噪声</b>抑制性能

    振荡器相位噪声到时间抖动的转换

    采样时钟抖动可对高性能ADCs信噪比性能的灾难。虽然信噪比和抖动之间关系是众所周知的,但是大多数振荡器都是根据相位噪声来指定的。
    发表于 08-03 10:57 13次下载
    振荡器相位<b class='flag-5'>噪声</b>到时间<b class='flag-5'>抖动</b>的转换

    相位噪声是与哪种类型的抖动相对应,彼此之间又有着怎样的数学关系

    相对应,彼此之间又有着怎样的数学关系,这些疑问都将在文中找到答案。 1.相位噪声与时间抖动概述 相位噪声通常是针对CW信号而言的,是表征信号
    的头像 发表于 10-26 09:48 3215次阅读
    相位<b class='flag-5'>噪声</b>是与哪种类型的<b class='flag-5'>抖动</b>相对应,彼此<b class='flag-5'>之间</b>又有着怎样的数学<b class='flag-5'>关系</b>

    相位噪声与时间抖动概述及其关系

    每当介绍相位噪声测试方案时,都会提到时间抖动,经常提到二者都是表征信号短期频率稳定度的参数,而且是频域和时域相对应的参数。正如题目所示,相位噪声与时间抖动有着一定的
    的头像 发表于 04-19 15:27 2517次阅读

    评估低抖动PLL时钟发生器的电源噪声抑制

    本文讨论电源噪声干扰对基于PLL的时钟发生器的影响,并介绍几种用于评估由此产生的确定性抖动(DJ)的测量技术。派生关系显示了如何使用频域杂散测量来评估时序
    的头像 发表于 04-11 11:06 854次阅读
    评估低<b class='flag-5'>抖动</b>PLL时钟发生器的<b class='flag-5'>电源</b><b class='flag-5'>噪声</b>抑制

    相噪是与哪种类型的抖动相对应?如何理解相位噪声与时间抖动关系

    噪声和时间抖动的含义以及它们之间关系。 一、时间抖动 时间抖动是指信号的相位相对于一组参考信号
    的头像 发表于 10-20 15:08 677次阅读

    如何理解相位噪声与时间抖动关系

    CW信号可以理解为一种特殊的数字码流信号,理论上只有随机抖动和周期性抖动这两种分量。随机抖动是由宽带噪声引起的,周期性抖动是由串扰引起的,从
    的头像 发表于 10-29 10:53 372次阅读
    如何理解相位<b class='flag-5'>噪声</b>与时间<b class='flag-5'>抖动</b>的<b class='flag-5'>关系</b>?

    相位噪声与时间抖动有何关系?如何测试时间抖动

    相位噪声与时间抖动有何关系?如何测试时间抖动? 相位噪声和时间抖动在信号处理中是两个非常重要的概
    的头像 发表于 01-31 09:29 184次阅读