0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

EDA验证硬件上云存在哪些挑战

E4Life 来源:电子发烧友网 作者:周凯扬 2022-08-05 08:27 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

在各种开发设计活动中,云服务的切入已经稀松平常了,芯片设计也不例外。云端设计开发带来了成本、性能和安全上的三重优势,也让不少IC设计厂商、EDA厂商选择上云。此前我们已经介绍了许多EDA厂商上云后提供的优势,EDA云服务供应商,尤其是硬件供应商如何打造这样一个平台却少有人知道。近日,英诺达(成都)电子科技有限公司在线上发布了《云上结束——EDA仿真加速器云平台白皮书》,其中阐述了EDA硬件上云的挑战,我们就此为大家解读一下。

EDA硬件上云


与传统的云服务厂商不同,EDA仿真验证的云供应商不是简单地购置通用服务器后,在上面安装EDA软件即可,而是需要基于专用EDA硬件加速器构造数据中心,比如Cadence的Palladium、Mentor的Veloce或是新思的Zebu等等。

但对于IC设计公司来说,这些加速器的成本可不低,一台的价格可达上千万,云服务厂商就更不用说了,要想客户提供云服务也得准备10台以上的加速器。况且作为云服务厂商来说,也不是买到硬件后就能开展公共云服务的,不少市面上的EDA加速器都是只卖不租的,所以还得和EDA硬件厂商签署合作协议,才能开展此类业务。

Palladium Z1 / Cadence

就拿英诺达的云平台来说,英诺达与Cadence签署了Palladium硬件仿真加速器和Protium原型验证硬件的中国区云服务独家代理协议,才得以提供Cadence的Palladium Z1加速器。同时英诺达还与Cadence展开技术与人才培训合作,打造了一支高效的团队,从而保证给到从Cadence那直接购买硬件等同的技术支持服务,比如搭建验证环境、配置辅助设备等等。

逃不开的安全问题

接着就是IC设计公司频繁考虑的安全问题,在如今的网络架构下,网络安全其实倒不是他们最忧心的一环,毕竟市面上已经有了不少成熟的网络防火墙解决方案,反倒是通过物理访问引发的安全问题,让人产生了是否选择上云的疑虑。试想一下,如果你将自己的设计放在云端,而某人通过物理访问服务器获取了你的设计,那可就是严重的机密泄露了。所以,机房本身的安全也是要保证的。

就英诺达给出的安全方案中,用户可以自行选择数据在云平台上保存的时效,同时加入了7*24小时的专业动环+视频监控,监控视频可保留3个月,在访问上从园区、办公区、操作间和核心区乃至机柜和设备都设置了分级权限。即便是管理远程登录,也有严格的IP和验证限制。如此一来,充分杜绝了物理访问上的安全问题。

上云真的省钱吗?


对于任何云服务来说,合理的商业收费模式才是持续运营下去的根本,以英诺达为例,他们是通过等效逻辑门来分配硬件加速器资源的,客户可选的最小容量为3200万等效逻辑门,但本身资源利用和使用时间都给到了弹性选项,解决硬件资源闲置率高,或者项目过多峰值资源不够用的情况。这也就是为何云服务越来越流行的原因,一切以最大化资源利用率为目标,再加上疫情导致的居家办公,EDA硬件上云可以说是完成芯片仿真验证的最佳方式之一。

除此之外,国内不少城市都给出了EDA采购政府补贴政策,比如深圳、上海和成都等。以成都为例,成都高新区本身就对购买IP、EDA工具提供年度总额最高500万元的补贴,不仅如此,由于英诺达的硬件云平台已经被纳入成都市高新区公共技术平台中的集成电路领域公共技术平台,成都本地公司使用英诺达的硬件云服务还能获得额外的政府补助。

结语

当下的芯片设计流程中,还是有很大一部分设计周期和成本花在验证上,各家EDA厂商的硬件验证系统已经成了加速设计效率的最有效手段之一,云技术的应用或许是让这类专有硬件拥有更大客户群的机遇所在。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • eda
    eda
    +关注

    关注

    72

    文章

    3060

    浏览量

    181538
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AI+EDA如何重塑验证效率

    “AI+EDA”如何重塑验证效率以及客户应用成果。 验证自动化应该是每个验证工程师的终极梦想,这不仅意味着效率的提升,更代表着可以将工程师从重复繁重的手工任务中解放出来,将创造力聚焦于
    的头像 发表于 12-04 10:52 754次阅读
    AI+<b class='flag-5'>EDA</b>如何重塑<b class='flag-5'>验证</b>效率

    如何验证硬件冗余设计的有效性?

    硬件冗余设计的核心目标是应对单点故障、保障系统连续运行,其有效性验证需围绕 “故障发生时的切换能力、数据完整性、业务连续性” 三大核心指标展开,通过 “静态配置检查 + 动态故障模拟 + 长期稳定性
    的头像 发表于 09-18 16:36 776次阅读
    如何<b class='flag-5'>验证</b><b class='flag-5'>硬件</b>冗余设计的有效性?

    2025 EDA精英挑战赛华大九天赛题发布

    中国研究生创“ 芯 ” 大赛·EDA精英挑战赛(以下简称EDA精英挑战赛)是由教育部学位管理与研究生教育司指导,中国学位与研究生教育学会、中国科协青少年科技中心主办的“ 中国研究生创‘
    的头像 发表于 08-26 15:00 1314次阅读
    2025 <b class='flag-5'>EDA</b>精英<b class='flag-5'>挑战</b>赛华大九天赛题发布

    2025 EDA精英挑战赛紫光同创赛题发布

    中国研究生创“ 芯 ” 大赛·EDA精英挑战赛(以下简称EDA精英挑战赛)是由教育部学位管理与研究生教育司指导,中国学位与研究生教育学会、中国科协青少年科技中心主办的“ 中国研究生创‘
    的头像 发表于 08-25 09:40 1283次阅读
    2025 <b class='flag-5'>EDA</b>精英<b class='flag-5'>挑战</b>赛紫光同创赛题发布

    开芯院采用芯华章P2E硬件验证平台加速RISC-V验证

    近日,系统级验证 EDA 解决方案提供商芯华章科技与北京开源芯片研究院(以下简称 “开芯院”)宣布,双方基于芯华章的P2E 硬件验证系统双模验证
    的头像 发表于 07-18 10:08 2278次阅读
    开芯院采用芯华章P2E<b class='flag-5'>硬件</b><b class='flag-5'>验证</b>平台加速RISC-V<b class='flag-5'>验证</b>

    华大九天物理验证EDA工具Empyrean Argus助力芯片设计

    在芯片设计的流片之路充满挑战,物理验证EDA工具无疑是这“最后一公里”关键且不可或缺的利器。它通过设计规则检查、版图与原理图一致性验证等关键流程,为IC设计契合制造需求提供坚实保障。作
    的头像 发表于 07-03 11:30 2936次阅读
    华大九天物理<b class='flag-5'>验证</b><b class='flag-5'>EDA</b>工具Empyrean Argus助力芯片设计

    EDA是什么,有哪些方面

    规模扩大,EDA工具对算力和存储需求极高。 技术更新快:需紧跟半导体工艺进步(如深亚微米设计)和新兴需求(如AI芯片设计)。 趋势: AI赋能:AI算法用于自动优化设计参数和加速验证流程。 平台
    发表于 06-23 07:59

    芯华章携手EDA国创中心推出数字芯片验证大模型ChatDV

    面向国家在集成电路EDA领域的重大需求,芯华章携手全国首家集成电路设计领域国家级创新中心——EDA国创中心,针对日益突出的芯片设计验证痛点,强强联手,共同推出具有完全自主知识产权的基于LLM的数字芯片
    的头像 发表于 06-06 16:22 1424次阅读

    FPGA EDA软件的位流验证

    位流验证,对于芯片研发是一个非常重要的测试手段,对于纯软件开发人员,最难理解的就是位流验证。在FPGA芯片研发中,位流验证是在做什么,在哪些阶段需要做位流
    的头像 发表于 04-25 09:42 2068次阅读
    FPGA <b class='flag-5'>EDA</b>软件的位流<b class='flag-5'>验证</b>

    芯华章以AI+EDA重塑芯片验证效率

    近日,作为国内领先的系统级验证EDA解决方案提供商,芯华章分别携手飞腾信息技术、中兴微电子在IC设计验证领域最具影响力的会议DVCon China进行联合演讲,针对各个场景下验证中的“
    的头像 发表于 04-18 14:07 1361次阅读
    芯华章以AI+<b class='flag-5'>EDA</b>重塑芯片<b class='flag-5'>验证</b>效率

    西门子EDA工具如何助力行业克服技术挑战

    西门子EDA工具以其先进的技术和解决方案,在全球半导体设计领域扮演着举足轻重的角色。本文将从汽车IC、3D IC和EDA AI三个方向,深入探讨西门子EDA工具如何助力行业克服技术挑战
    的头像 发表于 03-20 11:36 1918次阅读

    西门子EDA亮相2025玄铁RISC-V生态大会

    日前,“开放·连接” 2025 玄铁 RISC-V 生态大会在北京举行。西门子 EDA 携 Veloce CS 系列硬件辅助验证系统精彩亮相,为芯片开发者带来了高效、智能的验证方案。
    的头像 发表于 03-19 17:35 1941次阅读

    IC验证平台优势明显,这家本土EDA公司如何御风先行?

      电子发烧友网报道(文 / 吴子鹏)近年来,EDA 发展迅猛,在技术、成本、协作等方面呈现出显著趋势。技术融合方面,AI 与 EDA 在云端深度结合,有力推动芯片设计创新;成本控
    的头像 发表于 03-10 08:44 2501次阅读
    IC<b class='flag-5'>验证</b><b class='flag-5'>云</b>平台优势明显,这家本土<b class='flag-5'>EDA</b>公司如何御风先行?

    EDA²侠客岛难题挑战·2025已正式开启

    EDA²侠客岛简介 EDA²侠客岛难题挑战·2025由EDA开放创新合作机制(EDA²)主办,由上海电子设计自动化发展促进会作为执行单位
    发表于 03-05 21:30

    芯华章持续助力EDA精英挑战

    日前,2024中国研究生创“芯”大赛·EDA精英挑战赛(以下简称EDA竞赛)决赛在南京江北新区举办。今年EDA竞赛首次升级为国赛,在全国超过500个参赛队伍中,来自华南理工大学的"
    的头像 发表于 12-17 15:47 1316次阅读