再过一周时间,NVIDIA将正式发布更主流的新一代安培显卡RTX 3060 Ti,各家非公版本也正在紧张筹备中。
今天我们见到了技嘉的RTX 3060 Ti AORUS MASTER,最特殊的地方是配备了六个输出接口,包括三个HDMI、三个DisplayPort,相比之下公版和几乎所有非公版都是一个HDMI、三个DisplayPort。
不过需要注意的是,三个HDMI中有两个是2.1版本,另一个是2.0b版本,原因可能和显示输出带宽有关。
另外,它还有8+6针辅助供电接口。
RTX 3060 Ti将采用GA104-200核心,4864个流处理器,核心频率1410/1665MHz,搭配256-bit 8GB GDDR6显存,等效频率14GHz,整卡功耗200W,预期性能可超越RTX 2080 Super。
责任编辑:PSY
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
接口
+关注
关注
33文章
7616浏览量
148376 -
显卡
+关注
关注
16文章
2352浏览量
65809 -
显存
+关注
关注
0文章
103浏览量
13550 -
技嘉
+关注
关注
2文章
286浏览量
26746
发布评论请先 登录
相关推荐
STM32F429IGT6直接驱动3.5\'\'LCD,用RGB565方式连接,遇到有三个接口不知接在单片机的哪个引脚?
现在用STM32F429IGT6直接驱动3.5\'\'LCD,用RGB565方式连接。但现在遇到有三个接口不知接在单片机的哪个引脚,请大师们指导一下;
1./CS: chip select pin
发表于 04-19 07:08
TIM_PWM+DMA输出三个不同占空比的单脉冲,为什么第三个数据总是第一个输出?
使用TIM_PWM + DMA,DMA传输长度为3,即顺序输出3个不同占空比的单脉冲(10%,20%,50%),三个脉冲输出完成后进入DMA传输完成中断,关闭定时器。通过抓图形发现,实际输出是50%,10%,20%,请问这是为什么?
发表于 04-03 07:23
STM32F407VET6串口5的三个引脚TX RX GND跟STM32F103VET6串口5的RX TX GND三个引脚相连后烧毁的原因?
我把STM32F407VET6芯片的串口5的三个引脚TX RX GND分别跟STM32F103VET6串口5的RX TX GND 三个引脚直接相连后!上电103芯片发烫,烧毁!不知道什
发表于 03-26 08:03
技嘉RTX 4070 Ti SUPER Eagle OC ICE冰猎鹰显卡评测
3月正是开学季,技嘉作为专注板卡大厂,在这个时候带来了4款基于GeForce RTX 40 系列的EAGLE OC ICE冰猎鹰显卡,分别对应RTX 4070 Ti SUPER、
三个TLE9877用ssc相连影响烧录怎么解决?
三个ssc相连的TLE9877板子相连的时候,其中一块板子烧录了程序,第二块刷新了程序,第三块烧录刷新都不行,重新烧录第一块板子也会报上述错误jlink无法识别芯片。
发表于 02-06 07:52
技嘉RTX 4070 Ti SUPER雪鹰评测分析
翻到显卡的背面,我们可以看到技嘉RTX 4070 Ti SUPER雪鹰采用了一块整体呈银色的磨砂金属背板——其表面设计简洁,仅有小部分Logo装饰,与正面保持了相同的简约风格。
KPA 6EDL_SPI_LINK三个GPIO引脚需要3个LUT吗?
请找到 KPA 6EDL_SPI_LINK ,我们对这个 KPA 有疑问。在 project perceptive 中,我们只能配置一个 LUT,以及一个配置了 TCPWM 外设的曲柄信号输入。
发表于 01-19 06:29
请问ADXL345三个轴采样频率最高能达到多少?
请问ADXL345三个轴采样频率最高能达到多少???说明书的数据输出速率是单个轴的输出速率还是三个轴总共的输出速率???谢谢
发表于 01-01 07:08
AD7799内部有三个模拟量采集通道,这三个通道在调节内部增益GAIN时应该同时调节还是说可以单独调节?
AD7799内部有三个模拟量采集通道,AIN1+/-,AIN2+/-,AIN3+/-;这三个通道在调节内部增益GAIN时,是三个通道同时调节的还是说可以单独调节??增益GAIN调节的是模拟量还是数字量?
发表于 11-30 06:44
76E003的仿真烧录需要占用三个IO,这三个IO除了仿真怎么设置成普通IO使用?
N76E003的仿真烧录需要占用三个IO,想问一下大家,这三个IO除了仿真,怎么设置成普通IO使用,看资料P20是只能设置成输入口,那么另外两个口怎么用起来呢?
发表于 06-25 08:36
如何在MPC5748G中同时开发三个内核?
我有一个大型项目,我想同时调用三个内核(Z4_0、Z4_1 和 Z2)在 MPC5748G 中进行计算。
如何同时开发三个核心,实现三个核心的并行计算?核心到核心的通信应该如何实施?
发表于 05-18 07:43
评论