0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片巨头们已开始研发小于3nm CPU技术,或采用升级CFET晶体管

如意 来源:半导体行业观察 作者:半导体行业观察 2020-09-17 09:21 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

VLSI 2020上,IMEC发表了有关单片CFET的有趣论文,我有机会采访了其中一位作者Airoura Hiroaki。在业界众所周知,FinFET(FF)即将达到其定标寿命。

三星已经宣布,他们将在3nm的时候转向水平纳米片(Horizontal Nanosheets :HNS)。台积电(TSMC)保持3nm的FF,但预计将转移到2nm的新架构。

假设英特尔当时仍在追求自己的技术,则预计英特尔将保留7nm的FF,然后再迁移至5nm的HNS。

该行业最可能的路线图是从FF到带有或不带有Forksheets的HNS,然后过渡到CFET(Complimentary FETs),请参见图1。

芯片巨头们已开始研发小于3nm CPU技术,或采用升级CFET晶体管

Imec CMOS路线图。

从以上技术蓝图来看,28纳米使用了High-K/Metal Gate,16纳米---14纳米导入了FinFET,7纳米---5纳米采用了EUV曝光设备,此外,还将Co应用于Middle of Line(MOL)上。

MOL是一种将晶体管(FOEL)与多层配线(BEOL)连接在一起的孔(Via),虽然imec使用了Co,还有其他选择项如Mo、Ru等。

此外,4纳米---3纳米中采用了具有Nanosheet结构的晶体管。

此次的VLSI座谈会上,有关7纳米、5纳米、3纳米的文章发布得比较多,然而,笔者却发现将Gate All Around(GAA)的Nanosheet结构应用在这些节点上的情况是全球共通的认知。

同时从技术蓝图看,在2纳米中,使用搭载了Buried Power Rail(BPR,在晶体管下埋入电源线的构造)的Forksheet晶体管;在1纳米中,将会使用采用了BPR的Complementary FET(CFET)。

imec在其内部达成了以下共识:3纳米之前采用Nanosheet、2纳米采用Forksheet、1纳米采用CFET。

也就是说,在此次VLSI座谈会上,imec也是基于以上技术蓝图而做的发表。从上图可以清晰地看出FinFET、Nanosheet、Forksheet、CFET的结构变化。

从FinFET到CFET,通过将Contact Poly Pitch(PP)做到最小、分离nMOS和pMOS,以达到缩小SRAM面积的效果。

Forksheet 和CFET通过堆叠nFET和pFET器件的CFET改善n到p的间距来缩小尺寸,见图2。

芯片巨头们已开始研发小于3nm CPU技术,或采用升级CFET晶体管

CFET结构在当前的工作中,已经开发了“单片”(monolithic) CFET,方法是将单独的硅片用于nFET和pFET,然后将它们粘合在一起,而按照顺序(sequential),CFET则会将两种类型的FET都制造在同一硅片上。

Imec声称单片技术比顺序技术便宜,而顺序技术要求SOI会增加衬底成本1%,见图3。

芯片巨头们已开始研发小于3nm CPU技术,或采用升级CFET晶体管

单片CFET的成本优势在1纳米中,IMEC采用了将nMOS和pMOS纵向排列的CFET(如下图8),虽然CFET的工艺流程非常复杂,但毫无疑问,极大地缩小了CMOS、SRAM的面积,达到了集成化。

问题是---是否做到了人们所期待的晶体管的特性,这是未来研发的关键。

我发现起始晶圆成本高出约1%,这有两个原因,一是,我不相信顺序CFET需要SOI,二是,SOI比标准晶圆贵了约1%。整体方法还将需要两个起始晶圆,而不仅仅是一个。

我认为这种成本分析需要更多的调查。在单片方法中,nFET和pFET在分离的晶圆上制造,从而可以针对该器件优化每个器件的制造流程。每个晶片的处理流程如图4所示。

芯片巨头们已开始研发小于3nm CPU技术,或采用升级CFET晶体管

图4.单片CFET的工艺流程。

随着我们朝N3方向发展,n到p的分离减少了寄生效应并提高了性能。同样,通过从FF移至GAA)可以在所有四个侧面而不是三个侧面上提供一个栅极,从而改善了静电控制。

这项工作中制造的单片CFET为下一代器件提供了顺序CFET的替代方案,需要进一步研究。
责编AJX

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53577

    浏览量

    459457
  • 半导体
    +关注

    关注

    336

    文章

    30027

    浏览量

    258645
  • 晶体管
    +关注

    关注

    78

    文章

    10277

    浏览量

    146360
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    小米自研3nm旗舰SoC、4G基带亮相!雷军回顾11年造芯路

    XRING O1旗舰芯片。除了大芯片之外,还有此前未有曝光的,搭载小米自研4G基带的玄戒T1手表芯片,以及小米首款豪华高性能SUV小米YU7。下面我们来回顾一下发布会上的亮点,以及小米自研芯片
    的头像 发表于 05-23 09:07 6609次阅读
    小米自研<b class='flag-5'>3nm</b>旗舰SoC、4G基带亮相!雷军回顾11年造芯路

    三星公布首批2纳米芯片性能数据

    三星公布了即将推出的首代2nm芯片性能数据;据悉,2nm工艺采用的是全栅极环绕(GAA)晶体管技术
    的头像 发表于 11-19 15:34 1043次阅读

    多值电场型电压选择晶体管结构

    ,有没有一种简单且有效的器件实现对电压的选择呢?本文将介绍一种电场型多值电压选择晶体管,之所以叫电压型,是因为通过调控晶体管内建电场大小来实现对电压的选择,原理是PN结有内建电场,通过外加电场来增大减小
    发表于 09-15 15:31

    【「AI芯片:科技探索与AGI愿景」阅读体验】+半导体芯片产业的前沿技术

    。 叉行片:连接并集成两个晶体管NFET和PFET,它们之间同时被放置一层不到10nm的绝缘膜,放置缺陷的发生。 CFET:属于下一代晶体管结构,
    发表于 09-15 14:50

    【「AI芯片:科技探索与AGI愿景」阅读体验】+工艺创新将继续维持着摩尔神话

    还放置一层不到10nm的绝缘膜,以防止缺陷的出现。比利时微电子研究中心曾预计叉形片将在2028年得到采用,当然也可能会直接跳跃到CFET技术CF
    发表于 09-06 10:37

    下一代高速芯片晶体管解制造问题解决了!

    ,10埃)开始一直使用到A7代。 从这些外壁叉片晶体管的量产中获得的知识可能有助于下一代互补场效应晶体管CFET)的生产。 目前,领先的芯片
    发表于 06-20 10:40

    无结场效应晶体管器件结构与工艺

    现有的晶体管都是基于 PN 结肖特基势垒结而构建的。在未来的几年里,随着CMOS制造技术的进步,器件的沟道长度将小于 10nm。在这么短的
    的头像 发表于 06-18 11:43 913次阅读
    无结场效应<b class='flag-5'>晶体管</b>器件结构与工艺

    苹果A20芯片的深度解读

    )工艺,相较iPhone 17 Pro搭载的A19 Pro(3nm N3P)实现代际跨越。 ​ 性能与能效 ​:晶体管密度提升15%,同等功耗下性能提升15%,同等性能下功耗降低24-35%,能效比
    的头像 发表于 06-06 09:32 2654次阅读

    无结场效应晶体管详解

    当代所有的集成电路芯片都是由PN结肖特基势垒结所构成:双极结型晶体管(BJT)包含两个背靠背的PN 结,MOSFET也是如此。结型场效应晶体管(JFET) 垂直于沟道方向有一个 PN
    的头像 发表于 05-16 17:32 1003次阅读
    无结场效应<b class='flag-5'>晶体管</b>详解

    什么是晶体管?你了解多少?知道怎样工作的吗?

    晶体管(Transistor)是一种‌半导体器件‌,用于‌放大电信号‌、‌控制电流‌作为‌电子开关‌。它是现代电子技术的核心元件,几乎所有电子设备(从手机到超级计算机)都依赖晶体管
    的头像 发表于 05-16 10:02 3522次阅读

    跨越摩尔定律,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    电子发烧友网报道(文/黄山明)在半导体行业迈向3nm及以下节点的今天,光刻工艺的精度与效率已成为决定芯片性能与成本的核心要素。光刻掩模作为光刻技术的“底片”,其设计质量直接决定了晶体管
    的头像 发表于 05-16 09:36 5464次阅读
    跨越摩尔定律,新思科技掩膜方案凭何改写<b class='flag-5'>3nm</b>以下<b class='flag-5'>芯片</b>游戏规则

    多值电场型电压选择晶体管结构

    ,有没有一种简单且有效的器件实现对电压的选择呢?本文将介绍一种电场型多值电压选择晶体管,之所以叫电压型,是因为通过调控晶体管内建电场大小来实现对电压的选择,原理是PN结有内建电场,通过外加电场来增大减小
    发表于 04-15 10:24

    晶体管电路设计(下)

    晶体管,FET和IC,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随器电路设计,FET低频功率放大器的设计与制作,栅极接地放大电路的设计,电流反馈型OP放大器的设计与制作,进晶体管
    发表于 04-14 17:24

    互补场效应晶体管的结构和作用

    随着半导体技术不断逼近物理极限,传统的平面晶体管(Planar FET)、鳍式场效应晶体管(FinFET)从平面晶体管到FinFET的演变,乃至全环绕栅
    的头像 发表于 01-24 10:03 4246次阅读
    互补场效应<b class='flag-5'>晶体管</b>的结构和作用

    IBM与Rapidus在多阈值电压GAA晶体管技术的新突破

    IBM 与日本芯片制造商 Rapidus 在 2024 IEEE IEDM 国际电子器件会议上,对外展示了双方携手合作所研发的多阈值电压 GAA 晶体管技术成果。该
    的头像 发表于 12-12 15:01 1003次阅读