Cadence设计系统公司发布了电子开发工具SPB 16.2版本,全力解决电流与新出现的芯片封装设计问题。最新版本提供了高级IC封装/系统级封装(SiP)小型化,设计周期缩减和DFM驱动设计.以及一个垒新的电源完整性建横解决方案。这些新功能可以提高从事单芯片和多芯片封装/SiP的数字、模拟、RF和混合信号IC封装设计师的效率。
新版本推出了新规则和约束导向型自动化能力,解决了高密度互连(HDI)衬底制造的设计方法学问题,而这对于提高小型化和功能密度来说是一个重要的促进因素,因而得以使总体的封装尺寸大大缩小。通过促成团队型设计,多个设计师可以同时进行同一个设计,有效缩短设计周期,实现快速上市。
在无线设备以及使用电池的设备巾,高效的供电阱络(PDN)对于低功耗设计和满足功耗管理目标至关重要。新的电源完整性技术让设计师能够高效率地解决供电设计问题,实现用电的充分性、高效性和稳定性。Bayside Design首席技术官Kevein Roselle说,尖端的复杂高速IC带来了非常有挑战性的IC封装设计,包括物理实现及信号和功率完整性等方面。随着现在对于产品小型化,提高设计师效率及实现高效PDN设计的美注.SPB16.2将会帮助设计师更好地解决设计挑战。Cadence产品营销部主管Steve Kamin表示.在新版本中.他们为IC封装与SiP技术提供了重要的改进,很高兴看到Bayside Design等设计公司从中实现了设计能力的提升。Ca-denee致力于与设计链上的主要厂商建立联系,从而改他们的技术,井保持Cadence在帮助设计师实现,甚至超越其设计目标方面的领先地位。
此外,通过与制造设备领先厂商Kulicke&Sofia达成协议,Cadence使用Kulicke&Sofia认证的键台线IP配置库.实现了DFM导向型键台线设计.提高了产出率井减少了制造延迟。Kulicke&Sofia产品营销经理PaulReid认为,随着键合线封装变得越来越复杂,为了避免制造问题,设计师正面临着设计内DFM匹配性的挑战,而该公司现在可以通过SPB平台向设计者提供面向DFM键合线配置库。
责任编辑:tzh
-
芯片
+关注
关注
462文章
53534浏览量
458953 -
IC
+关注
关注
36文章
6258浏览量
184185 -
无线
+关注
关注
31文章
5634浏览量
177950 -
PCB打样
+关注
关注
17文章
2977浏览量
23332 -
电池
+关注
关注
85文章
11356浏览量
141265 -
可制造性设计
+关注
关注
10文章
2065浏览量
16359 -
可制造性设计分析
+关注
关注
4文章
866浏览量
6184
发布评论请先 登录
嵌入式开发工具版本的选择策略
【直播预告】RT-Trace 全新版本发布|ITM输出 MemoryWatch 功能首发实测! | 问学直播
匠芯创发布新版GUI开发工具 新增多国语言设置等功能
Silicon Labs最新版本Simplicity Studio开发工具包SiSDK 2025.6.0增添多项无线技术协作
戴尔数据保护软件迎来全新版本
IAR发布RISC-V开发工具链v3.40.1版本
IAR发布Arm开发工具链v9.70.1版本
IAR开发平台升级Arm和RISC-V开发工具链,加速现代嵌入式系统开发
普华基础软件开源车用操作系统迎来全新版本
SOA架构开发小助手PAVELINK.SOA-Converter 2.1.2新版本发布

Cadence发布电子开发工具新版本,可解决新出现的芯片封装设计问题
评论