0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

三星宣布硅验证3D IC封装技术可投入使用

如意 来源:OFweek电子工程网 作者:OFweek电子工程网 2020-08-14 17:24 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

日前,三星电子宣布,由三星为业内最先进工艺节点专门研发的硅验证3D IC封装技术,eXtended-Cube,简称为X-cube,已经可以投入使用。

X-cube运用了三星的硅通孔技术(TSV),在速度和功率效率方面实现了重大飞跃,能够满足包括5GAI、高性能计算、移动和可穿戴设备在内的下一代应用对性能的严格要求。

“即使是在尖端EUV工艺节点中,三星新一代3D封装技术也能确保稳定的TSV互联。”三星电子Foundry市场战略部高级副总裁Moonsoo Kang说道,“未来,三星电子会实现更多3D IC技术创新,推动半导体产业发展。”

在三星X-Cube技术加持下,芯片设计者在构建定制方案时能以更高的灵活性去满足客户独特的需求。以7nm工艺生产的X-cube试验芯片利用TSV技术,将SRAM堆叠在单一的逻辑裸片(die)上,为在更小的面积内封装更多内存空出了空间。此外,运用3D集成技术,这种超薄的封装设计缩短了裸片间的信号路径,实现了数据传输速度以及能效的最大化。同时,客户也可以根据自己的需求对内存带宽和密度进行调节。

三星方面表示,目前,X-Cube封装方案已经可以投入实际使用,对7nm和5nm制程芯片都适用。在初始设计之上,三星还计划和全球范围内的Fabless客户继续合作,以推进3D IC方案在下一代高性能应用中的使用。

这项技术的更多细节将在一年一度的热门芯片大会(Hot Chips)上披露,今年大会的召开时间为8月16-18日。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    462

    文章

    53581

    浏览量

    459492
  • 三星电子
    +关注

    关注

    34

    文章

    15891

    浏览量

    182885
  • 封装
    +关注

    关注

    128

    文章

    9152

    浏览量

    147923
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    浅谈2D封装,2.5D封装3D封装各有什么区别?

    集成电路封装技术从2D3D的演进,是一场从平面铺开到垂直堆叠、从延迟到高效、从低密度到超高集成的革命。以下是这者的详细分析:
    的头像 发表于 12-03 09:13 190次阅读

    西门子EDA重塑3D IC设计:突破高效协同、可靠验证、散热及应力管理多重门

    随着摩尔定律逐渐接近物理极限,传统的二维集成电路技术在性能提升和芯片密度方面遇到了瓶颈。为了满足日益增长的高性能计算、人工智能等应用需求,3D IC技术应运而生,通过将多个芯片和器件在
    的头像 发表于 10-23 14:32 5770次阅读
    西门子EDA重塑<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>设计:突破高效协同、可靠<b class='flag-5'>验证</b>、散热及应力管理多重门

    3D封装架构的分类和定义

    3D封装架构主要分为芯片对芯片集成、封装封装集成和异构集成大类,分别采用TSV、TCB和混合键合等先进工艺实现高密度互连。
    的头像 发表于 10-16 16:23 1378次阅读
    <b class='flag-5'>3D</b><b class='flag-5'>封装</b>架构的分类和定义

    Socionext推出3D芯片堆叠与5.5D封装技术

    3D及5.5D的先进封装技术组合与强大的SoC设计能力,Socionext将提供高性能、高品质的解决方案,助力客户实现创新并推动其业务增长。
    的头像 发表于 09-24 11:09 2187次阅读
    Socionext推出<b class='flag-5'>3D</b>芯片堆叠与5.5<b class='flag-5'>D</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>

    iTOF技术,多样化的3D视觉应用

    视觉传感器对于机器信息获取至关重要,正在从二维(2D)发展到维(3D),在某些方面模仿并超越人类的视觉能力,从而推动创新应用。3D 视觉解决方案大致分为立体视觉、结构光和飞行时间 (
    发表于 09-05 07:24

    AD 3D封装库资料

     AD  PCB 3D封装
    发表于 08-27 16:24 2次下载

    回收三星S21指纹排线 适用于三星系列指纹模组

    深圳帝欧电子回收三星S21指纹排线,收购适用于三星S21指纹模组。回收三星指纹排线,收购三星指纹排线,全国高价回收三星指纹排线,专业求购指纹
    发表于 05-19 10:05

    三星在4nm逻辑芯片上实现40%以上的测试良率

    方式来改进电容器表现,但稳定性尚未达到预期水平,很可能会拖慢 1c nm 进度。 半导体业内人士表示,“从三星电子的角度来看,剩下的任务是稳定搭载在HBM上的DRAM以及封装技术。”
    发表于 04-18 10:52

    3D封装与系统级封装的背景体系解析介绍

    3D封装与系统级封装概述 一、引言:先进封装技术的演进背景 随着摩尔定律逐渐逼近物理极限,半导体行业开始从单纯依赖制程微缩转向
    的头像 发表于 03-22 09:42 1637次阅读
    <b class='flag-5'>3D</b><b class='flag-5'>封装</b>与系统级<b class='flag-5'>封装</b>的背景体系解析介绍

    三星贴片电容封装与体积大小对照详解

    在现代电子制造业中,贴片电容作为电子元件的重要组成部分,其封装形式与体积大小对于电路板的布局、性能及生产效率具有重要影响。三星作为全球知名的电子元器件供应商,其贴片电容产品系列丰富,封装多样,满足了
    的头像 发表于 03-20 15:44 1734次阅读
    <b class='flag-5'>三星</b>贴片电容<b class='flag-5'>封装</b>与体积大小对照详解

    西门子Innovator3D IC平台荣获3D InCites技术赋能奖

    此前,2025年33日至6日,第二十一届年度设备封装会议(Annual Device Packaging Conference,简称DPC 2025)在美国亚利桑那州凤凰城成功举办。会上,西门子 Innovator
    的头像 发表于 03-11 14:11 1309次阅读
    西门子Innovator<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>平台荣获<b class='flag-5'>3D</b> InCites<b class='flag-5'>技术</b>赋能奖

    3D IC背后的驱动因素有哪些?

    3D多芯片设计背后的驱动因素以及3D封装的关键芯片到芯片和接口IP要求。3D多芯片设计的市场预测显示,硅片的设计和交付方式将发生前所未有的变化。IDTechEx预测到2028年Chip
    的头像 发表于 03-04 14:34 912次阅读
    <b class='flag-5'>3D</b> <b class='flag-5'>IC</b>背后的驱动因素有哪些?

    3D打印中XPR技术对于打印效果的影响?

    我是3D打印设备的制造商,我想具体了解下3D打印中XPR技术对于打印效果的影响? 或者是否能提供对应的专利信息以备查阅
    发表于 02-18 07:59

    2.5D3D封装技术介绍

    。 2.5D封装将die拉近,并通过中介连接。3D封装实际上采用2.5D
    的头像 发表于 01-14 10:41 2665次阅读
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>介绍

    uvled光固化3d打印技术

    说到UVLED光固化3D打印技术,那可是当下3D打印领域的一股清流啊!这项技术利用紫外线和光固化树脂来制造3D打印模型,原理简单又高效。UV
    的头像 发表于 12-24 13:13 1165次阅读
    uvled光固化<b class='flag-5'>3d</b>打印<b class='flag-5'>技术</b>