0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

三星宣布硅验证3D IC封装技术可投入使用

如意 来源:OFweek电子工程网 作者:OFweek电子工程网 2020-08-14 17:24 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

日前,三星电子宣布,由三星为业内最先进工艺节点专门研发的硅验证3D IC封装技术,eXtended-Cube,简称为X-cube,已经可以投入使用。

X-cube运用了三星的硅通孔技术(TSV),在速度和功率效率方面实现了重大飞跃,能够满足包括5GAI、高性能计算、移动和可穿戴设备在内的下一代应用对性能的严格要求。

“即使是在尖端EUV工艺节点中,三星新一代3D封装技术也能确保稳定的TSV互联。”三星电子Foundry市场战略部高级副总裁Moonsoo Kang说道,“未来,三星电子会实现更多3D IC技术创新,推动半导体产业发展。”

在三星X-Cube技术加持下,芯片设计者在构建定制方案时能以更高的灵活性去满足客户独特的需求。以7nm工艺生产的X-cube试验芯片利用TSV技术,将SRAM堆叠在单一的逻辑裸片(die)上,为在更小的面积内封装更多内存空出了空间。此外,运用3D集成技术,这种超薄的封装设计缩短了裸片间的信号路径,实现了数据传输速度以及能效的最大化。同时,客户也可以根据自己的需求对内存带宽和密度进行调节。

三星方面表示,目前,X-Cube封装方案已经可以投入实际使用,对7nm和5nm制程芯片都适用。在初始设计之上,三星还计划和全球范围内的Fabless客户继续合作,以推进3D IC方案在下一代高性能应用中的使用。

这项技术的更多细节将在一年一度的热门芯片大会(Hot Chips)上披露,今年大会的召开时间为8月16-18日。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    463

    文章

    54463

    浏览量

    469524
  • 三星电子
    +关注

    关注

    34

    文章

    15897

    浏览量

    183231
  • 封装
    +关注

    关注

    128

    文章

    9339

    浏览量

    149057
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    烧结银膏在技术和EML技术的应用

    互连,传统焊料的热膨胀与低可靠性难以满足需求。 烧结银膏的高可靠性与高密度互连能力,支持3D堆叠和HBM高带宽内存集成,支撑了光芯片的3D异构集成: 在英伟达H100 GPU的光集
    发表于 02-23 09:58

    3D IC设计中的信号完整性与电源完整性分析

    对更高性能和更强功能的不懈追求,推动半导体行业经历了多个变革时代。最新的转变是从传统的单片SoC转向异构集成先进封装IC,包括3D IC。这项新兴
    的头像 发表于 02-03 08:13 1.3w次阅读
    <b class='flag-5'>3D</b> <b class='flag-5'>IC</b>设计中的信号完整性与电源完整性分析

    西门子Innovator3D IC异构集成平台解决方案

    Innovator3D IC 使用全新的半导体封装 2.5D3D 技术平台与基底,为 AS
    的头像 发表于 01-19 15:02 496次阅读
    西门子Innovator<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>异构集成平台解决方案

    2D、2.5D3D封装技术的区别与应用解析

    半导体封装技术的发展始终遵循着摩尔定律的延伸与超越。当制程工艺逼近物理极限,先进封装技术成为延续芯片性能提升的关键路径。本文将从技术原理、典
    的头像 发表于 01-15 07:40 1252次阅读
    2<b class='flag-5'>D</b>、2.5<b class='flag-5'>D</b>与<b class='flag-5'>3D</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>的区别与应用解析

    简单认识3D SOI集成电路技术

    在半导体技术迈向“后摩尔时代”的进程中,3D集成电路(3D IC)凭借垂直堆叠架构突破平面缩放限制,成为提升性能与功能密度的核心路径。
    的头像 发表于 12-26 15:22 964次阅读
    简单认识<b class='flag-5'>3D</b> SOI集成电路<b class='flag-5'>技术</b>

    华大九天Argus 3D重塑3D IC全链路PV验证新格局

    随着摩尔定律逐步逼近物理极限,半导体行业正转向维垂直拓展的技术路径,以延续迭代节奏、实现“超越摩尔”目标。Chiplet为核心的先进封装技术,通过将不同工艺、功能的裸片(Die)异构
    的头像 发表于 12-24 17:05 3330次阅读
    华大九天Argus <b class='flag-5'>3D</b>重塑<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>全链路PV<b class='flag-5'>验证</b>新格局

    一文掌握3D IC设计中的多物理场效应

    EDA半导体行业正处在一个关键转折点,摩尔定律的极限推动着向维集成电路(3D IC)技术的转型。通过垂直集成多个芯粒,3D
    的头像 发表于 12-19 09:12 731次阅读
    一文掌握<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>设计中的多物理场效应

    浅谈2D封装,2.5D封装3D封装各有什么区别?

    集成电路封装技术从2D3D的演进,是一场从平面铺开到垂直堆叠、从延迟到高效、从低密度到超高集成的革命。以下是这者的详细分析:
    的头像 发表于 12-03 09:13 1370次阅读

    西门子EDA重塑3D IC设计:突破高效协同、可靠验证、散热及应力管理多重门

    随着摩尔定律逐渐接近物理极限,传统的二维集成电路技术在性能提升和芯片密度方面遇到了瓶颈。为了满足日益增长的高性能计算、人工智能等应用需求,3D IC技术应运而生,通过将多个芯片和器件在
    的头像 发表于 10-23 14:32 6216次阅读
    西门子EDA重塑<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>设计:突破高效协同、可靠<b class='flag-5'>验证</b>、散热及应力管理多重门

    3D封装架构的分类和定义

    3D封装架构主要分为芯片对芯片集成、封装封装集成和异构集成大类,分别采用TSV、TCB和混合键合等先进工艺实现高密度互连。
    的头像 发表于 10-16 16:23 2156次阅读
    <b class='flag-5'>3D</b><b class='flag-5'>封装</b>架构的分类和定义

    Socionext推出3D芯片堆叠与5.5D封装技术

    3D及5.5D的先进封装技术组合与强大的SoC设计能力,Socionext将提供高性能、高品质的解决方案,助力客户实现创新并推动其业务增长。
    的头像 发表于 09-24 11:09 2817次阅读
    Socionext推出<b class='flag-5'>3D</b>芯片堆叠与5.5<b class='flag-5'>D</b><b class='flag-5'>封装</b><b class='flag-5'>技术</b>

    iTOF技术,多样化的3D视觉应用

    视觉传感器对于机器信息获取至关重要,正在从二维(2D)发展到维(3D),在某些方面模仿并超越人类的视觉能力,从而推动创新应用。3D 视觉解决方案大致分为立体视觉、结构光和飞行时间 (
    发表于 09-05 07:24

    AD 3D封装库资料

     AD  PCB 3D封装
    发表于 08-27 16:24 8次下载

    回收三星S21指纹排线 适用于三星系列指纹模组

    深圳帝欧电子回收三星S21指纹排线,收购适用于三星S21指纹模组。回收三星指纹排线,收购三星指纹排线,全国高价回收三星指纹排线,专业求购指纹
    发表于 05-19 10:05