0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Zynq的电源上电顺序

汽车玩家 来源:瓜大三哥 作者:米果不回来 2020-01-01 17:27 次阅读

因为ZYNQ 的PS 和PL 部分的电源有上电顺序的要求,在电路设计中,按照ZYQN 的电源要求设计,上电依次为1.0V -> 1.8V -> 1.5 V -> 3.3V -> VCCIO,下图为电源的电路设计:

Zynq的电源上电顺序

ZYNQ芯片的电源分PS系统部分和PL逻辑部分,两部分的电源分别是独立工作。PS系统部分的电源和PL逻辑部分的电源都有上电顺序,不正常的上电顺序可能会导致ARM系统和FPGA系统无法正常工作。

PS部分的电源有VCCPINT、VCCPAUX、VCCPLL和PS VCCO。

VCCPINT为PS内核供电引脚,接1.0V;

VCCPAUX为PS系统辅助供电引脚,接1.8V;

VCCPLL为PS的内部时钟PLL的电源供电引脚,也接1.8V;

PS VCCO为BANK的电压,包含VCCO_MIO0,VCCO_MIO1和VCCO_DDR,根据连接的外设不同,连接的电源电源也会不同,VCC_MIO0连接3.3V,VCCO_MIO1连接1.8V,VCCO_DDR连接1.5V。PS系统要求上电顺序分别为先VCCPINT供电,然后VCCPAUX和VCCPLL,最后为PS VCCO。断电的顺序则相反。

Zynq的电源上电顺序

PL部分的电源有VCCINT, VCCBRAM, VCCAUX和 VCCO。

VCCPINT为FPGA内核供电引脚,接1.0V;

VCCBRAM为FPGA Block RAM的供电引脚;接1.0V;

VCCAUX为FPGA辅助供电引脚, 接1.8V;

VCCO为PL的各个BANK的电压,包含BANK13,BANK34,BANK35,BANK的电压连接3.3V。PL系统要求上电顺序分别为先VCCINT供电,再是VCCBRAM, 然后是VCCAUX,最后为VCCO。如果VCCINT和VCCBRAM的电压一样,可以同时上电。断电的顺序则相反。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    182

    文章

    16502

    浏览量

    244482
  • FPGA
    +关注

    关注

    1599

    文章

    21269

    浏览量

    592788
  • Zynq
    +关注

    关注

    9

    文章

    598

    浏览量

    46587
收藏 人收藏

    评论

    相关推荐

    AD9243内部电源为5V,输出驱动电源DRVDD支持3.3V,请问这时两种电源顺序有什么要求吗?

    AD9243的内部电源为5V,而输出驱动电源DRVDD支持3.3V,请问这时两种电源顺序
    发表于 12-22 06:20

    想用adp5050给zynq供电,而zynq电源时序要求,请问这个应该怎么处理?

    我想用adp5050给zynq供电,而zynq电源时序要求,请问这个应该怎么处理?
    发表于 01-08 10:57

    Image sensor顺序 电源电路设计

    本帖最后由 csd310 于 2016-1-27 10:06 编辑 做一个image sensor的外围电路设计,datasheet要求sensor有顺序。之前没有这方面的经验,请大神给些建议或者类似经验参考。谢谢!
    发表于 01-27 09:29

    电源先后设计心得

    在电路设计中,往往会需要几种电源值以满足不同的芯片使用,如常用的5V、3.3V、1.8V、1.2V等,当一款芯片工作时可能需要两种或两种以上的电源驱动,而电源
    发表于 05-30 15:19

    Altera FPGA的顺序

    学习的时候了解到FPGA的多路供电要求一定的断电顺序,目前在搞Altera的Cyclone IV系列的FPGA,主要有内部逻辑供电VCCINT,PLL供电VCCD_PLL,IO口供电VCCIO等
    发表于 05-18 22:36

    C6678电源设计 请问我想用继电器控制每个电源顺序,这样能实现吗?

    各位专家,6678是有一定的顺序的,所以需要电源控制。我想用继电器控制每个电源
    发表于 08-07 08:17

    请问AD9243顺序有什么要求吗

    AD9243的内部电源为5V,而输出驱动电源DRVDD支持3.3V,请问这时两种电源顺序
    发表于 11-05 09:25

    请问多个TPS62130应该怎么设计的先后顺序

    我想设计一个基于Xlinx ZYNQ的板子,根据Xlinx官方手册要求电源是有顺序,请教专家一下,多个TPS62130应该怎么设计
    发表于 04-08 08:00

    STHV748和断电电压顺序是什么?

    正确的/断电电压顺序是什么?在STHV748的数据表和STHV748的演示板,电压顺序不同。 #STHV748-开机掉电
    发表于 08-13 13:08

    TLV320AIC3262电源顺序要求是什么?

    看手册说3262 电源是有顺序要求的?(利用MCU IO 来控制电源芯片使能端),TLV320AIC3262 Stick EVM 这个评
    发表于 08-14 06:57

    【MPS电源评估板试用体验】MPM54304试用配置初次

    )1.5V-1.5A4)3.3V-1.5A顺序为:1.0V->1.8V->1.5V-3.3V查看MPM54304手册单片可满足试用需求,切上
    发表于 07-14 12:39

    s5pv210顺序是怎么控制的

    原理图上有一根控制线XPWRRGTON,默认拉。它同时连接到其他的电源芯片(内核1.1、1.2,io3.3)。如图1这根线为高时,几个电源芯片同时开始工作,怎么实现
    发表于 07-20 14:28

    Xilinx® Zynq®7000系列电源解决方案

    DDR 终端稳压器提供为 FPGA供电时所需的所有电源轨。它还具有一个用于加和断电排序的 LM3880。此设计采用 12V 输入电压。特性提供 Xilinx® Zynq® 7000 系列
    发表于 09-28 06:24

    s5pv210顺序是怎么控制的

    原理图上有一根控制线XPWRRGTON,默认拉。它同时连接到其他的电源芯片(内核1.1、1.2,io3.3)。如图1这根线为高时,几个电源芯片同时开始工作,怎么实现
    发表于 11-17 11:34

    如何控制FPGA各电源顺序呢?

    如何控制FPGA各电源顺序呢?请教一下大神
    发表于 03-27 13:48