0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速PCB设计的阻抗匹配是怎样的一回事

PCB线路板打样 来源: 云创硬见 作者: 云创硬见 2019-12-11 17:20 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。在高速PCB设计中,阻抗的匹配与否关系到信号的质量优劣。

PCB走线什么时候需要做阻抗匹配?

不主要看频率,而关键是看信号的边沿陡峭程度,即信号的上升/下降时间,一般认为如果信号的上升/下降时间(按10%~90%计)小于6倍导线延时,就是高速信号,必须注意阻抗匹配的问题。导线延时一般取值为150ps/inch。

特征阻抗

信号沿传输线传播过程当中,如果传输线上各处具有一致的信号传播速度,并且单位长度上的电容也一样,那么信号在传播过程中总是看到完全一致的瞬间阻抗。由于在整个传输线上阻抗维持恒定不变,我们给出一个特定的名称,来表示特定的传输线的这种特征或者是特性,称之为该传输线的特征阻抗。特征阻抗是指信号沿传输线传播时,信号看到的瞬间阻抗的值。特征阻抗与PCB导线所在的板层、PCB所用的材质(介电常数)、走线宽度、导线与平面的距离等因素有关,与走线长度无关。特征阻抗可以使用软件计算。高速PCB布线中,一般把数字信号的走线阻抗设计为50欧姆,这是个大约的数字。一般规定同轴电缆基带50欧姆,频带75欧姆,对绞线(差分)为100欧姆。

常见阻抗匹配的方式

1、串联终端匹配

在信号源端阻抗低于传输线特征阻抗的条件下,在信号的源端和传输线之间串接一个电阻R,使源端的输出阻抗与传输线的特征阻抗相匹配,抑制从负载端反射回来的信号发生再次反射。

匹配电阻选择原则:匹配电阻值与驱动器的输出阻抗之和等于传输线的特征阻抗。常见的CMOS和TTL驱动器,其输出阻抗会随信号的电平大小变化而变化。因此,对TTL或CMOS电路来说,不可能有十分正确的匹配电阻,只能折中考虑。链状拓扑结构的信号网路不适合使用串联终端匹配,所有的负载必须接到传输线的末端。

串联匹配是最常用的终端匹配方法。它的优点是功耗小,不会给驱动器带来额外的直流负载,也不会在信号和地之间引入额外的阻抗,而且只需要一个电阻元件。常见应用:一般的CMOS、TTL电路的阻抗匹配。USB信号也采样这种方法做阻抗匹配。

2、并联终端匹配

在信号源端阻抗很小的情况下,通过增加并联电阻使负载端输入阻抗与传输线的特征阻抗相匹配,达到消除负载端反射的目的。实现形式分为单电阻和双电阻两种形式。

匹配电阻选择原则:在芯片的输入阻抗很高的情况下,对单电阻形式来说,负载端的并联电阻值必须与传输线的特征阻抗相近或相等;对双电阻形式来说,每个并联电阻值为传输线特征阻抗的两倍。

并联终端匹配优点是简单易行,显而易见的缺点是会带来直流功耗:单电阻方式的直流功耗与信号的占空比紧密相关;双电阻方式则无论信号是高电平还是低电平都有直流功耗,但电流比单电阻方式少一半。

常见应用:以高速信号应用较多。

(1)DDR、DDR2等SSTL驱动器。采用单电阻形式,并联到VTT(一般为IOVDD的一半)。其中DDR2数据信号的并联匹配电阻是内置在芯片中的。

(2)TMDS等高速串行数据接口。采用单电阻形式,在接收设备端并联到IOVDD,单端阻抗为50欧姆(差分对间为100欧姆)。

责任编辑:ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23741

    浏览量

    420601
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    44372
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    pcb丝印是怎么一回事

    发表于 12-02 13:47

    单片机和嵌入式,到底是什么关系?

    很多人初次接触嵌入式开发时,都会听到句话:“嵌入式其实就是单片机。”可当你真正开始学习时,会发现嵌入式和单片机虽然经常“捆绑”在起提,但它们好像又不是一回事。这篇文章,我们就来厘清这两个概念
    的头像 发表于 11-14 10:28 565次阅读
    单片机和嵌入式,到底是什么关系?

    线路板阻抗匹配:实操中要避开的 3 个设计误区

    在了解阻抗匹配的基本原理后,很多工程师更关心如何在实际线路板(PCB)设计中落地执行。其实,做好阻抗匹配无需复杂计算,只需掌握几个核心实操要点,就能有效减少信号问题。​ 首先要明确阻抗
    的头像 发表于 11-06 15:16 156次阅读

    线路板阻抗匹配实操:过孔与拐角的处理技巧

    在了解阻抗匹配的基本原理后,很多工程师更关心如何在实际线路板(PCB)设计中落地执行。其实,做好阻抗匹配无需复杂计算,只需掌握几个核心实操要点,就能有效减少信号问题。​ 首先要明确阻抗
    的头像 发表于 11-06 15:07 106次阅读

    极细同轴线阻抗匹配的后果与解决办法

    阻抗匹配对于极细同轴线束而言,不仅是项电气指标,更是决定高速信号能否稳定传输的关键。通过结构控制、连接器选型、PCB设计与测试验证的全流程优化,工程师可以有效避免信号完整性下降与系统
    的头像 发表于 10-10 19:14 1120次阅读
    极细同轴线<b class='flag-5'>阻抗</b>不<b class='flag-5'>匹配</b>的后果与解决办法

    技术资讯 I 信号完整性与阻抗匹配的关系

    本文要点PCB走线和IC走线中的阻抗控制主要着眼于预防反射。防止互连路径上发生反射,可确保功率传输至负载,同时避免其他信号完整性问题。使用集成场求解器的PCB设计软件可以评估阻抗匹配
    的头像 发表于 09-05 15:19 4898次阅读
    技术资讯 I 信号完整性与<b class='flag-5'>阻抗匹配</b>的关系

    基于史密斯圆图实现天线阻抗匹配

    在现代无线通信系统中,天线阻抗匹配是确保信号高效传输的关键环节。阻抗失配不仅会导致信号反射、功率损耗,还可能影响整个系统的稳定性和性能。史密斯圆图(Smith Chart)作为种经典的图形化
    的头像 发表于 09-03 09:16 3624次阅读
    基于史密斯圆图实现天线<b class='flag-5'>阻抗匹配</b>

    村田贴片电容的阻抗匹配问题如何解决?

    村田贴片电容在阻抗匹配问题上的解决方案需结合其高频特性优化与具体应用场景设计, 核心策略包括利用低ESL/ESR特性实现高频阻抗控制、通过温度稳定材料保障参数致性、采用多层堆叠技术满足高速
    的头像 发表于 07-25 15:23 361次阅读

    如何确保模拟示波器的输入阻抗匹配

    输入阻抗匹配是确保信号完整性和测量精度的关键。模拟示波器通常提供 1 MΩ ± x%(高阻)和 50 Ω 两种输入阻抗模式,需根据被测信号特性选择匹配模式。以下是确保匹配的详细步骤与注
    发表于 04-08 15:25

    阻抗匹配怎么设计?

    阻抗匹配设计有什么资料吗?求推荐
    发表于 03-10 07:37

    Aigtek:功率放大器如何进行阻抗匹配

    阻抗匹配是功率放大器设计中非常重要的部分,它涉及到信号传输的效率和功率的最大输出。下面西安安泰将详细介绍功率放大器的阻抗匹配原理和方法。 阻抗是指电路对交流信号的阻碍程度,它由电阻(
    的头像 发表于 03-05 11:02 778次阅读
    Aigtek:功率放大器如何进行<b class='flag-5'>阻抗匹配</b>

    深度解析:PCB高速信号传输中的阻抗匹配与信号完整性

    站式PCBA智造厂家今天为大家PCB设计中什么是高速信号?PCB设计中为什么高频会出现信号失真。在电子设备制造中,高速信号的处理成为
    的头像 发表于 12-30 09:41 1171次阅读

    利用两个元件实现 L 型网络阻抗匹配

    本文要点L型网络阻抗匹配个简单的滤波器,由两个电抗元件组成。L型滤波器具有较宽的带宽,但在载波频率下响应速度缓慢。设计人员可以组合多个L型滤波器,实现更稳健的响应以及更高的品质因数。阻抗匹配
    的头像 发表于 12-20 18:57 2084次阅读
    利用两个元件实现 L 型网络<b class='flag-5'>阻抗匹配</b>

    Cadence技术解读 天线的阻抗匹配技术

    之后,它们可以在所需传输频率上提供特定阻抗。 虽然天线的形状和尺寸多种多样,但它们有个共同点:需要在馈线末端施加阻抗匹配,以确保向负载传输最大功率。阻抗匹配电路非常简单;它们充当滤波
    的头像 发表于 12-16 15:44 2810次阅读
    Cadence技术解读 天线的<b class='flag-5'>阻抗匹配</b>技术

    100M到200M的ADC在PCB设计时,要进行严格的阻抗匹配吗?

    100M到200M的ADC在PCB设计时,要进行严格的阻抗匹配
    发表于 12-06 06:50