0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

pcb中如何去降低噪声与电磁干扰

PCB线路板打样 来源:pcb论坛网 作者:pcb论坛网 2020-03-24 17:21 次阅读

电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍PCB设计中降低噪声与电磁干扰的一些小窍门。

下面是经过多年设计总结出来的,在PCB设计中降低噪声与电磁干扰的24个窍门:

(1)能用低速芯片就不用高速的,高速芯片用在关键地方。

(2)可用串一个电阻的办法,降低控制电路上下沿跳变速率。

(3)尽量为继电器等提供某种形式的阻尼。

(4)使用满足系统要求的最低频率时钟

(5)时钟产生器尽量近到用该时钟的器件。石英晶体振荡器外壳要接地。

(6)用地线将时钟区圈起来,时钟线尽量短。

(7)I/O驱动电路尽量近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。

(8)MCD无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不要悬空。

(9)闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。

(10)印制板尽量,使用45折线而不用90折线布线以减小高频信号对外的发射与耦合

(11)印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。

(12)单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话用多层板以减小电源,地的容生电感。

(13)时钟、总线、片选信号要远离I/O线和接插件。

(14)模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。

(15)对A/D类器件,数字部分与模拟部分宁可统一下也不要交叉。

(16)时钟线垂直于I/O线比平行I/O线干扰小,时钟元件引脚远离I/O电缆。

(17)元件引脚尽量短,去耦电容引脚尽量短。

(18)关键的线要尽量粗,并在两边加上保护地。高速线要短要直。

(19)对噪声敏感的线不要与大电流,高速开关线平行。

(20)石英晶体下面以及对噪声敏感的器件下面不要走线。

(21)弱信号电路,低频电路周围不要形成电流环路。

(22)信号都不要形成环路,如不可避免,让环路区尽量小。

(23)每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。

(24)用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容时,外壳要接地。

责任编辑:ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5321

    文章

    10739

    浏览量

    353415
  • pcb
    pcb
    +关注

    关注

    4222

    文章

    22475

    浏览量

    385849
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    42578
收藏 人收藏

    评论

    相关推荐

    低噪声 1A LDO

    ldo低噪声
    jf_30741036
    发布于 :2024年03月19日 14:34:30

    采用电容器来降低噪声的方法

    (L)、电容(C)和电阻(R)组成的滤波网络来降低噪声水平。通过合理设计这些无源元件的参数,可以有效地抑制转换器产生的高频噪声,从而改善整个系统的电磁兼容性能和稳定性。 去耦和旁路 电容器用于去耦和旁路是其最常见的应用之一。去
    的头像 发表于 02-05 10:12 345次阅读

    如何降低低噪声放大器的工作电流

    降低低噪声放大器的工作电流,可以采取以下几种方法
    的头像 发表于 01-05 18:13 365次阅读

    什么是折合到输入端噪声?如何提高ADC分辨率并降低噪声

    宽度急剧变化,这也表 明存在问题。 图3:设计不佳的ADC和/或布局布线、接地、耦不当的接地输入端直方图 提高ADC分辨率并降低噪声? 折合到输入端噪声的影响可以通过数字均值方法
    发表于 12-18 08:21

    使用SiC MOSFET时如何尽量降低电磁干扰和开关损耗

    使用SiC MOSFET时如何尽量降低电磁干扰和开关损耗
    的头像 发表于 11-23 09:08 426次阅读
    使用SiC MOSFET时如何尽量<b class='flag-5'>降低</b><b class='flag-5'>电磁</b><b class='flag-5'>干扰</b>和开关损耗

    如何降低运放电路的电源噪声

    :热噪声、散弹噪声和低频噪声(1/f噪声)等,在这里我们不予讨论。外部的噪声通常指电源噪声、空间
    发表于 11-21 06:27

    降低噪声电磁干扰的24个窍门

     电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。
    发表于 11-20 15:21 157次阅读

    如何在PCB设计中克服放大器的噪声干扰

    如何在PCB设计中克服放大器的噪声干扰? 在PCB设计中,放大器的噪声干扰是一个常见的问题。
    的头像 发表于 11-09 10:08 418次阅读

    说说PCB的抗干扰设计 PCB设计中消除电磁干扰的方法

    干扰问题是现代电路设计中一个很重要的环节,它直接反映了整个系统的性能和工作的可靠性。对PCB工程师来说,抗干扰设计是大家必须要掌握的重点和难点。PCB板的设计主要有四方面的
    的头像 发表于 11-05 10:54 905次阅读
    说说<b class='flag-5'>PCB</b>的抗<b class='flag-5'>干扰</b>设计 <b class='flag-5'>PCB</b>设计中消除<b class='flag-5'>电磁</b><b class='flag-5'>干扰</b>的方法

    降低编码器电磁干扰的5大方法

    降低编码器电磁干扰的5大方法: 编码器是工业自动化领域常用的传感器,它可以将机械运动转换为数字信号输出。但是,在使用编码器时,因其本身的特性以及周围环境的影响,也会产生电磁
    的头像 发表于 10-07 13:54 3391次阅读
    <b class='flag-5'>降低</b>编码器<b class='flag-5'>电磁</b><b class='flag-5'>干扰</b>的5大方法

    PCB设计中降低噪声电磁干扰的一些经验

    电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工程师们关注的重点问题之一。本文将介绍
    的头像 发表于 07-28 10:33 397次阅读

    如何在降低噪声性能的情况下设计良好的PCB布局

    本文档的目的是帮助用户了解如何在降低噪声性能的情况下设计良好的PCB布局。在采取本文档中提到的对策后,有必要进行全面的系统评估。本文档提供了有关RL78 / G14样品板的说明。
    的头像 发表于 07-24 14:42 277次阅读
    如何在<b class='flag-5'>降低噪声</b>性能的情况下设计良好的<b class='flag-5'>PCB</b>布局

    降低PCB设计中噪声电磁干扰24条

    降低PCB设计中噪声电磁干扰24条
    的头像 发表于 07-04 16:57 355次阅读

    电磁兼容整改100个小技巧

    设备的开关速度,减少开关过程电磁干扰。 · 采用合适的屏蔽技术来隔离敏感设备和干扰源。 · 避免长而细的导线,减少电磁辐射和敏感设备的
    发表于 06-09 10:36

    降低噪音:限制电磁干扰

    EMI是一种有害的电磁信号,它从外部渗透到电子电路中,电磁感应、静电耦合或传导是产生电磁干扰的原因。本文的重点是如何正确设计电子解决方案来帮助工程师“
    的头像 发表于 05-06 11:43 1265次阅读
    <b class='flag-5'>降低</b>噪音:限制<b class='flag-5'>电磁</b><b class='flag-5'>干扰</b>