标签 > pll

pll+关注0人关注

文章:134 浏览:77402 帖子:12

pll技术

PLL锁相环的特性、应用与其基本工作过程

PLL锁相环的特性、应用与其基本工作过程

PLL(Phase Locked Loop),也称为锁相环路(PLL)或锁相环,它能使受控振荡器的频率和相位均与输入参考信号保持同步,称为相位锁定,简称锁相。

类别:接口/时钟/PLL 2017-05-22 标签:pll锁相环

PLL锁相环的基本结构及工作原理

PLL锁相环的基本结构及工作原理

PLL(Phase Locked Loop): 为锁相回路或锁相环,用来统一整合时脉讯号,使高频器件正常工作,如内存的存取资料等。PLL用于振荡器中的反...

类别:接口/时钟/PLL 2017-05-22 标签:pll锁相环

PLL和DLL:都是锁相环,区别在哪里?

PLL和DLL:都是锁相环,区别在哪里?

一般在altera公司的产品上出现PLL的多,而xilinux公司的产品则更多的是DLL,开始本人也以为是两个公司的不同说法而已,后来在论坛上见到有人在...

类别:FPGA/ASIC技术 2017-02-11 标签:锁相环DLLPLL

“工程师的眼睛”之应用案例

“工程师的眼睛”之应用案例

有些电路本来没有问题,连接上探头就有问题了;有些电路本来有问题,接上探头又没有问题了。两种情况下的根源可能大不一样,但一定是有一个没有被挖出来的根源。

类别:通用测试仪器 2016-01-27 标签:示波器PLL

如何使用部分PLL创建调制波形

如何使用部分PLL创建调制波形

如果您遇到需要随时间变化扫描频率的情况,可以考虑雷达等应用,在这类应用中发送的信号不仅可由目标反射回来,而且还能够与接收到的信号进行比较。观察频率 (D...

类别:设计测试 2016-01-18 标签:PLL调制波形波形斜率

超宽带PLL/VCO替代YIG调谐振荡器硅片

超宽带PLL/VCO替代YIG调谐振荡器硅片

RF和微波仪器(比如信号和网络分析仪)需使用宽带扫频信号来进行大多数基本测量。##可以想到的是,在同一印刷电路板上放置频率相同的四个锁相环和压控振荡器会...

类别:工艺/制造 2015-12-01 标签:振荡器PLL分频器

利用可编程振荡器增强FPGA应用

利用可编程振荡器增强FPGA应用

可编程时钟振荡器用作FPGA系统的时序参考,可提供一系列优势。其中首要优势是为了实现时钟树优化而进行高分辨率频率选择时所带来的设计灵活性,另一个巨大优势...

类别:FPGA外设/外围电路 2014-03-31 标签:DLLPLLFPGA

宽带低误差矢量幅度(EVM)直接变频发射机原理图

宽带低误差矢量幅度(EVM)直接变频发射机原理图

本电路为宽带直接变频发射机模拟部分的完整实现方案(模拟基带输入、RF输出)。通过使用锁相环(PLL)和宽带集成电压控制振荡器(VCO),本电路支持500...

类别:电工基础电路图 2013-11-06 标签:VCOPLLADI

FPGA设计小Tips:如何正确使用FPGA的时钟资源

FPGA设计小Tips:如何正确使用FPGA的时钟资源

赛灵思在其FPGA中提供了丰富的时钟资源,大多数设计人员在他们的FPGA设计中或多或少都会用到。不过对FPGA设计新手来说,什么时候用DCM、PLL、P...

类别:FPGA/ASIC技术 2013-07-23 标签:赛灵思FPGAPLL

频率合成器的高性能架构实现技术

频率合成器的高性能架构实现技术

通过正确的设计方法,结合使用现代低成本高集成度的PLL和直接数字合成器(DDS)集成电路(IC)可以极大地促进高性能架构的实现。

类别:调谐/滤波 2013-05-17 标签:频率合成器锁相环PLL

查看更多>>

pll资讯

ADI公司集成VCO的PLL频率合成器改善基站性能和无线服务质量

ADI公司集成VCO的PLL频率合成器改善基站性能和无线服务质量

中国,北京—Analog Devices, Inc.,全球领先的高性能信号处理解决方案供应商,最近推出一款集成压控振荡器(VCO)的锁相环(PLL)频率...

类别:通信新闻 2016-01-27 标签:ADIVCOPLL

Mouser备货Analog Devices公司最高频率PLL

Mouser备货Analog Devices公司最高频率PLL

Mouser Electronics备货由Analog Devices推出的业界最高频率PLL合成器。 ADI ADF41020微波PLL合成器旨在改...

类别:半导体新闻 2013-07-04 标签:PLLAnalog Devices贸泽电子

可编程PLL硅时钟提供一流抖动性能

设计中还需要半定制化时钟和可编程时钟以提升系统的性能和设计灵活性。这些应用趋势对时钟产生技术及频率元件提出了更高的要求,市场迫切需要能够满足上述需求的完...

类别:接口/时钟/PLL 2012-11-22 标签:时钟抖动PLL

可再配置PLL的最佳配置

在开始查找PLL的最佳配置之前,需要考虑的是如何才能为PLL找到配置。具体而言,我们应找到PLL针对给定参考振荡器和所需输出频率所使用的所有可行配置。只...

类别:接口/时钟/PLL 2012-11-22 标签:锁相环PLL

ADI推出4GHz PLL合成器具领先相位杂讯性能

美商亚德诺公司(ADI)发表一款具备领先的相位杂讯性能的PLL 合成器。从受到广泛使用的4GHz ADF 4153 fractional-N(分数N )...

类别:新品快讯 2012-11-20 标签:ADI公司模拟芯片PMR

基于FPGA和PLL的倍分频时钟的实现

基于FPGA和PLL的倍分频时钟的实现

现今的FPGA设计大多采用时序逻辑,需要时钟网络才能工作,通常情况下,时钟通过外部晶体振荡器产生。虽然大多数情况下使用外部晶振是最好的选择。然而,石英晶...

类别:HDL语言及源代码 2012-11-19 标签:晶体振荡器分频器PLL

如何仅用三只IC建立一个数字PLL

如何仅用三只IC建立一个数字PLL

本设计思想中的简单电路给出了一个传统模拟锁相环的基础特性,但电路中除了基准振荡器以外,没有其它的模拟元件。虽然其它可用的数字PLL,包括那些采用加/减计...

类别:接口/时钟/PLL 2012-11-13 标签:PLL锁相环

ADI发布相位噪声性能的PLL频率合成器ADF4153A

ADI发布相位噪声性能的PLL频率合成器ADF4153A

Analog Devices, Inc.(ADI),最近发布了一款提供领先相位噪声性能的PLL频率合成器ADF4153A。

类别:新品快讯 2012-11-01 标签:模拟芯片ADI相位噪声

麦瑞半导体发布新型可高度配置的双锁相环(PLL)时脉发生器

麦瑞半导体发布新型可高度配置的双锁相环(PLL)时脉发生器

麦瑞半导体公司(Micrel Inc.)发佈了新型可高度配置的双锁相环(PLL)时脉产发生器系列产品,优化了超低抖动、超强串扰隔离和增强型电源杂讯抑制。

类别:新品快讯 2012-10-31 标签:模拟芯片麦瑞半导体锁相环

Altera PLL电源管脚滤波电路图

Altera PLL电源管脚滤波电路图

下图是Altera PLL电源管脚滤波电路图

类别:嵌入式类电子电路图 2012-08-15 标签:电路图滤波电路电源

查看更多>>

pllDIY创意

查看更多>>