0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技与GLOBALFOUNDRIES合作 开发覆盖面广泛的DesignWare® IP组合

新思科技 来源:yxw 2019-07-05 09:13 次阅读

新思科技近日宣布与GLOBALFOUNDRIES (GF)合作,针对GF的12纳米领先性能(12LP) FinFET工艺技术,开发覆盖面广泛的DesignWare® IP组合,包括多协议25GUSB 3.0和2.0、PCI Express® 2.0、DDR4、LPDDR4/4X、MIPI D-PHY、SD-eMMC和ADC/DAC转换器

新思科技基于GF 12LP工艺的DesignWare IP使设计人员能够借助GF的12LP技术,在其人工智能(AI)、云计算、移动和消费片上系统(SoC)中实现最新接口模拟IP解决方案。与前几代FinFET相比,12LP技术在逻辑密度上提高了10%,性能提高了15%以上。基于两家公司长期伙伴关系,双方已联手开发出针对GF从180纳米到12纳米工艺的DesignWare IP。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 转换器
    +关注

    关注

    27

    文章

    8206

    浏览量

    141778
  • 人工智能
    +关注

    关注

    1776

    文章

    43845

    浏览量

    230596
  • 新思科技
    +关注

    关注

    5

    文章

    716

    浏览量

    50065
  • GF
    GF
    +关注

    关注

    0

    文章

    19

    浏览量

    28712

原文标题:新思科技发布针对GLOBALFOUNDRIES 12LP FinFET工艺的广泛DesignWare IP组合

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    思科技收购Intrinsic ID,强化半导体IP产品组合

    思科技(Synopsys)近日宣布,已成功完成对Intrinsic ID的收购。Intrinsic ID作为嵌入式系统安全IP领域的佼佼者,专注于PUF(技术的研发。此次收购标志着新思科技在半导体
    的头像 发表于 03-25 11:23 415次阅读

    思科技与英特尔深化合作,以新思科IP和经Intel 18A工艺认证的EDA流程加速先进芯片设计

    ; 新思科广泛的高质量 IP组合降低集成风险并加快产品上市时间,为采用Intel 18A 工艺的开发者提供了竞争优势; 新
    发表于 03-05 10:16 111次阅读

    思科技携手合作伙伴开发针对台积公司N4P工艺的射频设计参考流程

    (RF)设计和接口IP五项大奖。新思科技与台积公司长期稳固合作,持续提供经过验证的解决方案,包括由Synopsys.ai全栈式AI驱动型EDA解决方案支持的认证设计流程,帮助共同客户加快创新型人工智能
    的头像 发表于 11-14 10:31 412次阅读

    思科技重磅发布全新RISC-V处理器系列扩大ARC IP组合

    思科技全新32位和64位ARC-V处理器IP建立在其数十年的处理器开发经验之上,为设计者提供更广泛的RISC-V IP选择空间
    的头像 发表于 11-10 12:50 430次阅读

    思科技重磅发布全新RISC-V处理器系列,进一步扩大ARC处理器IP组合

    面向汽车嵌入式软件、存储和物联网应用的新一代ARC-V处理器 摘要 : 新思科技全新32位和64位ARC-V处理器IP建立在其数十年的处理器开发经验之上,为开发者提供更
    发表于 11-10 10:59 714次阅读

    思科技推出业界领先的广泛车规级接口IP和基础IP产品组合

    和 M-PHY ,以及 USB IP 产品都遵循了 TSMC N5A 工艺领先的车载等级设计规则。 新思科技宣布面向台积公司N5A工艺推出业界领先的广泛车规级接口IP和基
    的头像 发表于 10-31 09:18 757次阅读

    思科技面向台积公司N5A工艺技术推出领先的广泛车规级IP组合

    思科技(Synopsys, Inc.)近日宣布,面向台积公司N5A工艺推出业界领先的广泛车规级接口IP和基础IP产品组合,携手台积公司推动
    的头像 发表于 10-24 17:24 537次阅读

    思科技面向台积公司N5A工艺技术推出业内领先的广泛车规级IP组合

    思科技接口和基础 IP 组合已获多家全球领先企业采用,可为 ADAS 系统级芯片提供高可靠性保障 摘要: 面向台积公司N5A工艺的新思科IP
    发表于 10-23 15:54 1046次阅读

    思科技携手台积公司加速2nm工艺创新,为先进SoC设计提供经认证的数字和模拟设计流程

    。 Synopsys.ai™ EDA解决方案中的模拟设计迁移流程可实现台积公司跨工艺节点的快速设计迁移。 新思科技接口IP和基础IP广泛产品组合
    发表于 10-19 11:44 128次阅读

    英特尔和新思科技深化合作,提供基于英特尔先进制程节点的领先IP

    合作伙伴关系。 英特尔和新思科技(Synopsys)近日宣布已经达成最终协议,深化在半导体IP和EDA(电子设计自动化)领域的长期战略合作伙伴关系,共同为英特尔代工服务的客户
    发表于 09-12 16:36 205次阅读
    英特尔和新<b class='flag-5'>思科</b>技深化<b class='flag-5'>合作</b>,提供基于英特尔先进制程节点的领先<b class='flag-5'>IP</b>

    英特尔IDM 2.0战略再进一步,携手新思科技开发基于Intel 3、Intel 18A的领先IP

    合作伙伴关系和加快提供IP的速度,该合作将支持英特尔代工服务生态的发展; · 该合作建立在新思科技与英特尔长期的
    的头像 发表于 08-28 11:08 349次阅读

    英特尔和新思科技深化合作,提供基于英特尔先进制程节点的领先IP

    技与英特尔长期的IP和EDA战略合作伙伴关系之上。 英特尔和新思科技(Synopsys)宣布已经达成最终协议,深化在半导体IP和EDA(电子设计自动化)领域的长期战略
    的头像 发表于 08-26 10:20 455次阅读
    英特尔和新<b class='flag-5'>思科</b>技深化<b class='flag-5'>合作</b>,提供基于英特尔先进制程节点的领先<b class='flag-5'>IP</b>

    思科技与英特尔扩大战略合作,以关键IP组合赋能Intel 3/18A先进制程

    战略合作伙伴关系之上; 新思科技与英特尔近日共同宣布,双方已经达成一项最终协议,通过为英特尔代工客户开发针对Intel 3和Intel 18A制程工艺的IP产品
    的头像 发表于 08-18 15:10 402次阅读
    新<b class='flag-5'>思科</b>技与英特尔扩大战略<b class='flag-5'>合作</b>,以关键<b class='flag-5'>IP</b><b class='flag-5'>组合</b>赋能Intel 3/18A先进制程

    两大IP扩大IP合作,新思科技携手三星加速新兴领域复杂SoC设计

    存储器、TCAM和GPIO,可以在各先进节点上提供行业领先的功耗、性能和面积(PPA) 新思科技车规级IP集成到三星的工艺中,有助于确保ADAS、动力总成和雷达SoC的长期运行并提高可靠性 三星工艺中集成了广泛
    的头像 发表于 07-26 17:40 281次阅读

    思科技与三星扩大IP合作,加速新兴领域先进SoC设计

    、UCIe、LPDDR、DDR、MIPI等广泛使用的协议中,并在三星工艺中实现高性能和低延迟 新思科技基础IP,包括逻辑库、嵌入式存储器、TCAM和GPIO,可以在各先进节点上提供行业领先的功耗、性能和面
    发表于 06-30 13:40 357次阅读