0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

最强移动处理器A13可容纳百亿个晶体管

电子工程师 来源:郭婷 2019-08-30 13:00 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

据消息报道,美国时间 9 月 10 日上午10点(北京时间11 日凌晨),苹果或将于“致创新” 秋季发布会上推出新一代 iPhone

不过,据之前相关资料显示, 2019 年新款 iPhone 在功能升级上不会有太大变化。

尽管相较于对新款 iPhone功能升级的期待度不高,新款 iPhone搭载的最新 A 系列处理器的许多优势却得到大家的广泛讨论。

报道指出,这款采用台积电内含 EUV 技术加强版 7 纳米制程打造的处理器,毋庸置疑的仍会是当前市场上最强移动处理器。

据了解,这款代号预期为 A13 的移动处理器,依旧是交由晶圆代工龙头台积电来代工生产的,虽然台积电在 7 纳米的制程节点上没有像过去 10 纳米制程节点一样,“一口气”进入到下一节点,但在加强版 7 纳米制程中,台积电首次采用EUV 极紫外光刻技术,将使得 A13 移动处理器较前一代处理器拥有更强的运算性能。

据台积电公布的数据显示,采用EUV 技术的加强版 7 纳米制程,将使处理器在相同的区域的逻辑密度增加约 20%,且能降低电力耗能 10%。

另外,市场也有传言说,除了采用了 EUV 技术的加强版 7 纳米制程之外,台积电还有优化版的 7 纳米制程。据了解,优化版的 7 纳米制程并不采用 EUV 极紫外光光刻技术,而是仍沿用过去的 DUV 深紫外光刻技术。不过,在制程技术调整与优化的情况下,使得处理器在相同的性能下,将可降低 10% 的电力功耗。

经济日报认为,虽然台积电在 7 纳米制程上有 3 个版本,但考虑到苹果每次都是采用最新的制程,从而内含 EUV 技术的加强版 7 纳米制程就可确定是 A13 移动处理器的生产方式。

制程技术的精进使移动处理器性能提升的最大原因在于,增加了移动处理器内的晶体管数量。苹果上一代的 A12 移动处理器已经将晶体管数量增加到了令人吃惊的 69 亿个,比 A11 的 43 亿个要增加60%。不过,A12 的面积大约是 83 平方毫米,比 A11 的 88 平方毫米还要小,甚至面积大小只有当年 A10 处理器的三分之二。

因此,在市场原本预计持续提升制程与增加性能的情况下,苹果的 A 系列移动处理器应该还是会不断的缩小面积。不过,现在有消息称,为了要有容纳接近或超过 100 亿个惊人数量晶体管的空间,但是在制程节点并没有往 5 纳米节点提升的情况下,A13 移动处理器的面积可能不会缩小,反而较 A12 移动处理器要大上 25%,达到约 103 平方毫米,接近 A12X 的大小,也或将成为近期以来面积最大的 A 系列处理器。

与此同时, A13 移动处理器做能容纳的更多的晶体管除了用在 CPUGPU 的运算上之外,最重要的就是将能提升设备的机器学习和图像处理性能,也就是边缘计算的AI能力。

2018 年,苹果对 A12 处理器的神经引擎的提升远远超过预期。其相较 A11 的神经引擎每秒可以执行 6 千亿次运算,A12 的指令周期则是提高了 8 倍,达到每秒 5 万亿次。虽然,当前不确定 A13 是否会有如此大的提升,但是通过设计改进和更多的晶体管数量的加入,新款 iPhone很可能达到 3 到 5 倍的性能提升,至每秒 20 万亿次的运算能力。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20148

    浏览量

    246981
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    MUN5136数字晶体管技术解析与应用指南

    onsemi MUN5136数字晶体管旨在取代单个器件及其外部电阻偏置网络。这些数字晶体管包含一晶体管和一单片偏置网络,单片偏置网络由两
    的头像 发表于 11-24 16:27 453次阅读
    MUN5136数字<b class='flag-5'>晶体管</b>技术解析与应用指南

    电压选择晶体管应用电路第二期

    电压选择晶体管应用电路第二期 以前发表过关于电压选择晶体管的结构和原理的文章,这一期我将介绍一下电压选择晶体管的用法。如图所示: 当输入电压Vin等于电压选择晶体管QS的栅极控制电压时
    发表于 11-17 07:42

    多值电场型电压选择晶体管结构

    内建电场来控制晶体管对电压的选择性通断,如图: 该晶体管由两PN结组成,第一晶体管PN结在外加电场下正向偏置,减小了内建电场,当通入的
    发表于 09-15 15:31

    光电晶体管光耦合 skyworksinc

    电子发烧友网为你提供()光电晶体管光耦合相关产品参数、数据手册,更有光电晶体管光耦合的引脚图、接线图、封装手册、中文资料、英文资料,光电晶体管
    发表于 07-03 18:30
    光电<b class='flag-5'>晶体管</b>光耦合<b class='flag-5'>器</b> skyworksinc

    晶体管光耦的工作原理

    器件的特性。工作原理概述1.发光器件:晶体管光耦通常包含一发光二极(LED)作为光源。当电流通过LED时,它会发出特定波长的光。2.光敏器件:光耦的另一侧是一
    的头像 发表于 06-20 15:15 632次阅读
    <b class='flag-5'>晶体管</b>光耦的工作原理

    下一代高速芯片晶体管解制造问题解决了!

    (forksheet),之后过渡到 A7 及更高节点的 CFET(已在 VLSI 2025 大会上展示)。 (图片来源:Imec) 下一主要架构——CFET——采用 n 型和 p 型晶体管的垂直堆叠,本质上
    发表于 06-20 10:40

    2SC5200音频配对功率PNP型晶体管

    深圳市三佛科技有限公司供应2SC5200音频配对功率PNP型晶体管,原装现货 2SC5200是一款PNP型晶体管,2SA1943的补充型。 击穿电压:250V (集射极电压 Vceo) min
    发表于 06-05 10:24

    低功耗热发射极晶体管的工作原理与制备方法

    集成电路是现代信息技术的基石,而晶体管则是集成电路的基本单元。沿着摩尔定律发展,现代集成电路的集成度不断提升,目前单个芯片上已经可以集成数百亿晶体管
    的头像 发表于 05-22 16:06 1020次阅读
    低功耗热发射极<b class='flag-5'>晶体管</b>的工作原理与制备方法

    无结场效应晶体管详解

    当代所有的集成电路芯片都是由PN结或肖特基势垒结所构成:双极结型晶体管(BJT)包含两背靠背的PN 结,MOSFET也是如此。结型场效应晶体管(JFET) 垂直于沟道方向有一 PN
    的头像 发表于 05-16 17:32 967次阅读
    无结场效应<b class='flag-5'>晶体管</b>详解

    多值电场型电压选择晶体管结构

    内建电场来控制晶体管对电压的选择性通断,如图: 该晶体管由两PN结组成,第一晶体管PN结在外加电场下正向偏置,减小了内建电场,当通入的电
    发表于 04-15 10:24

    晶体管电路设计(下)

    晶体管,FET和IC,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随电路设计,FET低频功率放大器的设计与制作,栅极接地放大电路的设计,电流反馈型OP放大器的设计与制作,进晶体管
    发表于 04-14 17:24

    晶体管电路设计(下) [日 铃木雅臣]

    本书主要介绍了晶体管,FET和Ic,FET放大电路的工作原理,源极接地放大电路的设计,源极跟随电路的设计,FET低频功率放大器的设计和制作,栅极接地放大电路的设计,电流反馈行型op放大器的设计与制作
    发表于 03-07 13:55

    晶体管电路设计与制作

    这本书介绍了晶体管的基本特性,单电路的设计与制作, 双管电路的设计与制作,3~5电路的设计与制作,6以上电路的设计与制作。书中具体内容有:直流工作解析,交流工作解析,接地形式,单
    发表于 02-26 19:55

    Nexperia发布BJT双极性晶体管应用手册

    微电子学的基础,可以被认为是大多数现代处理器的“原始单元”。如今,微电子行业经历了大规模创新,但半导体制造商每年仍会生产数十亿NPN和PNP双极性晶体管,安装在各种类型的电气和电子设备中。
    的头像 发表于 01-10 16:01 1396次阅读