0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子小信号数字频率计的设计与制作

电子设计 来源:陈翠 2019-02-06 19:18 次阅读

一、设计思路

该频率计的测频范围0Hz~999Hz,测量的电压范围为0~7mV,本电路结构简单,成本低廉,对于提高动手能力加强对理论知识的灵活运用具有很大的帮助。该电路大致可分为模拟和数字两个部分:

电子小信号数字频率计的设计与制作


模拟部分包括信号放大电路、信号整形电路;数字部分包括计数电路、显示电路、时基信号发生电路与计数器与锁存器控制电路等,基本框如下图所示。
该电路的整体思路就是将交变的模拟信号转换为数字信号,然后实现频率的计算。当在该电路的输入端输入微小变化的模拟信号时。经过第一部分的放大电路放大后。再通过由比较器组成的整形电路进行整形。此时该部分输出的信号就变成了规则的数字脉冲信号,最后通过数字电路来实现计数功能。整形过后数字信号就可以通过计数器等数字电路来处理。计数器与显示电路相连。即可显示所测的频率。其中时基信号发生电路的作用是产生一秒钟脉宽的时基信号,来控制计数器实现一秒钟的计数,同时时基信号还控制锁存电路,当计数结束后及时锁存数据以实现稳定的显示。

二、电路原理

系统电路如下图所示。

电子小信号数字频率计的设计与制作


(1)放大电路:放大电路部分主要由一块LM324集成运放及外围元件组成。本放大电路采用两级放大,第一级信号的增益为20dB,第二级的信号增益为40dB,两级的放大倍数为1000倍,其频率的带宽为0~5kHz。采用多级放大可以提高的放大电路的通频带,如果被测的信号频率较高。可以采用多级放大来提高通频带,根据实际情况而定,由于本电路的测频范围低,对通频带不做太多的要求。图2中,A端为被测信号的输入端。B端为放大电路的输出端,接整形电路的输入。
(2)整形电路:整形电路的主要作用是将第一部分放大的交变信号整形为数字信号(即幅度为5V的方波信号),其电路主要由比较器组成,该电路中我们选用LM393比较器,B端为整形电路输入端,C为整形电路的输出端接E端。
(3)计数电路:计数电路部分我们选用3片十进制加法计数器74LS160的级联来实现0-999Hz的频率显示,74LS160为可预置的十进制同步计数器,利用其级联,可以构成任意进制的计数器。
74LS160(a)的2脚为脉冲信号的输入端,1脚清零端。74LS160(a)的CO进位端接74LSl60(b)的CLK脉;中输入端,74LS160(b)的进位端接74LS160(c)的CLK脉冲输入端,三块计数器的PE、TE及LD端接电源.使计数器工作在计数的状态,CLR端接时基电路,由时基电路来控制计数与清零。
(4)显示电路:显示电路部分主要由二块74LS273锁存器和12个红色发光二极管组成,74LS273是8位数据/地址锁存器。他是一种带清除功能的8D触发器,主要实现对计数电路的输出信号进行锁存,由于计数器的频率较快。采用的是动态显示,我们为了显示的稳定,便于观察,所以在计数器的输出端进行锁存。该锁存器的锁存信号由时基电路来提供,且当1脚为高电平时,11(CLK)脚是锁存控制端,并且是上升沿触发锁存,当11脚有一个上升沿,立即锁存输入脚3、4、7、8、13、14、17、18的数据,并且立即呈现在输出脚2(Q0)、5(Q1)、6(Q2)、9(Q3)、12(Q4)、15(Q5)、16(Q6)、19(Q7)上。74LS273的CLR端接高电平,使其工作在不清零状态。
(5)时基信号产生电路:该电路的主要作用是产生O.5Hz的时基信号(即周期为2秒,脉宽为1秒的闸门信号)为锁存器提供锁存信号和为计数电路提供计数闸门信号,实现频率计数与显示。时基信号产生电路由一个频率为3.2768MHz的晶振和一块CD4060分频器以及外围元件够成。CD4060(IC)是一种带有振荡器的14级分频器电路。用作振荡器时需外接R、C元件或石英晶体和电容器。内部包含两个非门和14级2分频电路,它所产生的信号频率为32768Hz,经14级两二分频后,得到一个2Hz的脉冲信号。下图H端为2Hz信号的输出端。

(6)计数器与锁存器控制电路该部分电路主要是控制计数电路的清零、计数与锁存电路的锁存显示。该电路的核心器件是一块D触发器74L.S74与一块与非门74LS00组成。H为2Hz方波信号(即周期为0.5s,时基电路产生)的输入端I、J为控制信号的输出端,分别接计数器的清零端与锁存电路的CLK时钟端,H、I、J端的信号时序如下图所示。

电子小信号数字频率计的设计与制作

基准信号经过D触发器分频后便获得1Q和2Q的方波信号,经由两个与非即可得到l端和J端的方波信号。当l端的信号在高电平时计数器工作在计数状态,低电平时对计数器清零。当l端的信号处于下降沿的时候,此时J端的信号处于上升沿。
该上升沿信号使锁存器开始工作,直到下一个上升沿的到来.这样便实现输入信号的计数与锁存。
(7)电源电路:该电路的整体供电需要双5V,因此我们可以设计一个简单的双电源供电电路。电路原理图如下图所示。

电子小信号数字频率计的设计与制作

三、心得体会

电路简单易懂,而且元件易选易采。该电路主要涉及到数字电子技术与模拟电子技术两本书中放大器以及计数器等许多专业知识,通过本电路的设计与搭建,能够在提高动手能力的同时,也能够将书本所学的知识真正的应用到实践的过程中,达到理论与实践相结合的效果。感兴趣的读者不防亲手实践一番。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 频率计
    +关注

    关注

    8

    文章

    166

    浏览量

    43896
  • 数字频率计
    +关注

    关注

    17

    文章

    103

    浏览量

    35545
收藏 人收藏

    评论

    相关推荐

    [求助]数字频率计设计

         我是一大三测控专业的学生,我们微电子实习需要设计一数字频率计,个人由于能力限制,许多方面都还不是很明白,希望能得到
    发表于 12-12 19:01

    [求助]数字频率计的设计

    我是大三的,现在要做一个简易数字频率计的课程设计,希望各位前辈帮助。设计要求:该设计主要通过硬件电路实现频率的测量。1.脉冲信号的产生。2.整流放大电路。3.计数电路。4.时基电路的设计。
    发表于 11-27 17:40

    数字频率计的设计与制作

    各位大师请问谁有数字频率计的设计与制作,原理图和程序,能带上PCB最好!!急求
    发表于 11-19 14:34

    数字频率计

    数字频率计的设计报告
    发表于 05-10 12:12

    数字频率计

    基于51单片机的数字频率计,源程序及仿真
    发表于 05-20 20:09

    4位数字频率计原理图,.ms10文件或protel文件

    i总体要求:“数字频率计的设计与制作”要求学生以中小规模集成电路或可编程逻辑器件设计并制作一个数字频率计数字频率计能测量输入TTL脉冲
    发表于 06-27 16:25

    4位数字频率计原理图 仿真图 ms.10文件或protel文件

    总体要求:“数字频率计的设计与制作”要求学生以中小规模集成电路或可编程逻辑器件设计并制作一个数字频率计数字频率计能测量输入TTL脉冲
    发表于 06-27 16:31

    数字频率计设计与仿真

    本帖最后由 gk320830 于 2015-3-4 12:09 编辑 电子技术课程设计任务书1-数字频率计设计与仿真
    发表于 06-04 13:34

    数字频率计的设计

    哪位高人能帮忙用vhdl做个四位显示数字频率计要求1.可测频率1--9999hz2.有开始暂停3.溢出报警4.四位数码管显示且能在实验箱上实现quartus||
    发表于 03-25 20:01

    基于FPGA的数字频率计

    最近学了一段时间的FPGA,求助大神,可以给我发一些关于基于FPGA的数字频率计的资料,做个小东西练练手1287368714@qq.com
    发表于 07-26 23:53

    基于vhdl数字频率计

    有哪个大神会基于VHDL数字频率计的设计与仿真吗求求求
    发表于 03-30 23:14

    电子信号数字频率计的设计与制作资料推荐

    频率计的测频范围0Hz~999Hz,测量的电压范围为0~7mV,本电路结构简单,成本低廉,对于提高动手能力加强对理论知识的灵活运用具有很大的帮助。
    发表于 05-07 08:05

    怎样去设计基于单片机的数字频率计

    文末下载完整资料1.1数字频率计概述  数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。它是一种用十进制数字显示被测信号频率
    发表于 08-09 09:19

    数字频率计制作

    数字频率计是采用数字电路制做成的能实现对周期性变化信号频率测量的仪器。频率计主要用于测量正弦波、矩形波、三角波和尖脉冲等周期
    发表于 11-20 14:55 151次下载

    基于verilog语言的数字频率计设计

    基于verilog语言的数字频率计设计基于verilog语言的数字频率计设计基于verilog语言的数字频率计设计基于verilog语言的数字频率计设计
    发表于 12-08 15:57 0次下载