0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

KeyStone II架构应对异构网络挑战

电子设计 2018-08-31 01:23 次阅读

在随时随地连接至任何设备需求的推动下,无线移动技术正逐渐成为个人通信及企业通信的主流。智能手机和平板电脑的风靡,以及从因特网向移动设备下载视频量的陡增,不断刺激着移动数据通信以风驰电掣的速度发展。满足这种移动通信的爆发性需求将为新一代移动基础设施带来巨大挑战,其不但必须要能够低成本地提供所需容量、覆盖范围以及高性能,同时又要显着降低功耗,达到当前"绿色环保"的目的。

迄今为止,无线网络多为同构,主要采用大型宏蜂窝基站。未来的蜂窝基础设施将变为异构。虽然宏蜂窝将仍然是蜂窝网络的组成部分,但更小的蜂窝也将在基础设施中得到普及。最终无线基础设施的用户体验将更趋云化。这种环境现已称为云无线接入网络,又称C-RAN[1].

在为全球逾200家无线服务提供商及运营商成功提供宏基站数字基带部署的过去20年成功经验基础之上,德州仪器TI)百尺竿头更进一步,推出新一代KeyStone II架构,为未来异构"绿色环保"无线网络实现高度集成的可扩展型低功耗解决方案。

异构网络

虽然移动数据使用呈指数级上升,但每用户平均收入 (ARPU) 并未随之增长。改善这种状况的途径之一是降低运营商成本。在未来异构网络中,小型蜂窝将提高数据速率与容量,而较大型的宏蜂窝则将确保广阔的覆盖范围。这种异构网络要取得成功必须具有低成本优势,帮助运营商在维持或提高盈利能力的同时还可轻松高效地升级网络,满足不断增长的数据通信需求。其它影响运营商利润的因素还有为适应未来技术演进而进行的可扩展开放平台的部署,其将有效产生可带来新收入的业务。

运营商实现低成本移动连接的又一途径是升级现有无线接入技术,支持更高数据率。这可能涉及重新部署频谱,使用相同远程射频头(RRH)及蜂窝站点基础设施实现更高的频率效率。此外,采用更简单的网络架构与更高的频谱效率部署LTE/LTE-A网络,也能为致力于满足定户需求的运营商带来优势。这些变革将要求基础设施硬件能够支持多重2G/3G/4G无线接入标准。反之,这也将简化各代技术之间的升级。

仅由宏蜂窝构成的同构网络要满足不断增长的数据吞吐量与广范覆盖范围的需求极具挑战性。为此,运营商正在考虑混合使用小型蜂窝、蜂窝边缘继电器以及宏蜂窝来改善移动网络总体性能,如下页图 1 所示。如果运营商部署的是能从小型蜂窝轻松扩展至宏蜂窝且易于使用安装的硬件,则在异构网络中混合使用多种尺寸的蜂窝会非常容易。当然小型蜂窝会增加网络中基站的数量,但它们也有改善基础设施整体能源效率的潜力。如果运营商部署的基站设备可共享一个低功耗高性能的可扩展架构,在各种网络元素中实现软硬件设计的重复使用,实现上述目标就会更加高效。总之,这些因素有助于运营商在管理资本支出(CAPEX)与运营支出(OPEX)的同时进行扩容。

此外,基于开放式平台理念的基站设备还可为运营商新增能产生新收入流的创新业务奠定坚实基础。因此,该设备也必须采用能够使用高级软件开发技术进行编程的高灵活智能硬件,以便为运营商设备投资实现最大回报。为实现这一目标,方法之一即是为运营商开发的应用在多内核片上系统(SoC)上预留一个或两个内核。另一种方法则是实施可在开放式平台上支持高灵活多内核编程模型的应用。

图1:异构网络拓扑

KeyStoneII多内核架构

TI KeyStoneII高级多内核架构的创建是为了应对异构网络挑战。作为一款多内核架构,其可实现支持小型蜂窝至宏蜂窝的无线网络解决方案。KeyStoneII是首款移动基础设施处理器,集成四个ARM Cortex-A15内核的群集,与传统精简指令集计算(RISC)内核相比,可在提供高性能的同时功耗锐降50%.这是未来绿色环保网络基础设施设备的一大要素。

首先,KeyStoneII将在TI即将推出的28nm基础架构应用器件中实施。它具有稳健的硬件加速器 (AccelerationPacs),可为多标准层1基带、层2与层3网络及安全功能以及传输功能加速。AcclerationPacs为独立运行,可最大限度降低DSP和ARM内核的工作量,减少时延。KeyStoneII架构经扩展,可将其支持的32个内核配置为高速缓存一致性ARM A15群集(一个群集四个内核)与TMS320C66x DSP内核的任意组合。另外,KeyStoneII中的多内核导航器改进后,支持1.6万个硬件队列以及100万个描述符,并可为调度和负载均衡提供基于硬件的集成智能性。增强型共享存储器控制器交换速率为2.8Tbps,可为访问外部存储器提供低时延。2.2Tbps TeraNet交换结构支持顺畅的数据传输,也是KeyStoneII架构的重要组成部分。这些创新技术综合在一起,可为异构网络解决方案提供所有所需的多内核功能。图2即为KeyStoneII架构的功能图。

图2:KeyStone II片上基站架构

TI KeyStoneII架构支持多种无线电标准,如 LTE/LTE-A、HSPA+、WCDMA、WiMAX、CMDA以及GSM.此外,还支持同步双模式工作,支持LTE和WCDMA等的同时执行。该架构的符号速率无线协处理器包含WCDMA发送(TAC)与接收芯片速率加速(RAC)功能。LTE的符号速率处理由支持OFDM处理和频域均衡的FFT协处理器执行。KeyStoneII中包含的比特率无线协处理器(BCP、TCP3 与 VCP2)是多标准turbo解码器/编码器、速率匹配器/速率解匹配器、调制器/调制解调器、交错器/解交错器、相关器与维特比解码器。这些硬件加速器能够提供与 100 多个 1GHz DSP 等效的处理能力。有了这样的处理能力,就能够在低功耗 SoC 中实现空间与成本差异化的同时,确保低时延处理功能。KeyStone II的数字无线AccelerationPac 可加速数字上/下变频转换器 (DDUC)、振幅因数降低 (CFR) 与数字预失真 (DPD) 的执行,从而可最大限度提高功率放大器 (PA) 的效率,降低系统材料清单 (BOM)成本与功耗。

除了用于层1无线硬件加速外,AccelerationPacs还可用于层2、层3和传输处理。在无线接口加密与IPSec方面,KeyStone可使安全处理吞吐量速率较前代产品提升1倍。KeyStoneII在与ARM A15 4通道CorePac相结合时,能够在单芯片上实现具有多个网络RF接口的完整基站。KeyStoneII部署了标准ARM内核,与标准ARM内核相比,内部互联带宽增大 3倍,数据路径(256 比特)提升1倍,时钟速率提高1倍。

KeyStoneII可实施支持大型片上存储器的智能芯片架构,包括每个C66x DSP内核的专用L2存储器与ARM内核群集的共享L2存储器。另外,高达6MB的存储器容量可在DSP内核与ARM内核之间共享,而其它存储器则嵌入在 AccelerationPacs 及协处理器中。总体而言,KeyStone II的片上存储器可提供高性能应用所需的快速访问与高吞吐量。该片上存储器支持极低的处理时延,这对实现无线运营商追求的更高质量移动用户体验至关重要。

KeyStoneII的最新共享存储器控制器支持2.8Tbps的吞吐量及交换能力,可直接连接至外部DDR3存储器。这不但可降低通常与外部存储器访问有关的时延,而且还可避免将系统数据流量传输至架构的TeraNet中央交换架构。TeraNet具有2.2Tbps的吞吐量,支持架构中各内核之间顺畅的数据流。这意味着各处理单元能在近乎满负载下运行。由于内核不会因等待需要处理的数据而处于空闲状态,因此不会浪费处理周期。多内核导航器改进后,支持1.6万个硬件队列,可为支持调度与负载均衡提供8个基于硬件的集成可编程单元。在多内核导航器的帮助下,可高效部署高级多内核编程模型,实现最大的多内核效率。此外,这些改进还有助于简化软件升级,加速业务添加,充分满足新一代异构移动网络运营商的需求。

KeyStoneII的输入/输出 (I/O) 子系统不但可为支持 KeyStone架构器件的互连提供100Gbps的高速超链接接口,而且还可帮助设备制造商针对各种特定需求扩展解决方案。该超链接无需更多的复杂协议转码,即可实现芯片间的无缝互连。相邻器件可通过快速高效的扩展存储器映射机制轻松进行访问。另外,可配置为交换机的6链路天线接口(AIF2)不但可连接至远程射频头,而且还可根据网络拓扑的要求提供天线流量的汇聚与分配功能,因而可取消使用高成本外部天线交换机制。与网络协处理器及ARM子系统相配合的,是作为4端口交换机实施的4条外部以太网链路,其可提供全功能网络处理能力。将这些功能与KeyStoneII器件集成,无需采用高功耗外部网络处理器及以太网交换机。这也可同时降低系统 BOM 成本与功耗。

图3:KeyStone II支持异构网络

KeyStoneII架构中DSP内核、ARM内核、AccelerationPacs 以及I/O的高灵活配置,可为创建SoC器件提供丰富的功能。反过来,这些器件也可提供基站设备制造商所需的高性能与低成本,充分满足小型及宏蜂窝基站以及图 3 所示其它异构网络单元的需求。

绿色环保基站

近期中国移动公布的运营数据表明,无线基站消耗的电力中仅有半数是无线接入网络 (RAN)基站消耗的,其余一半由空调[2]消耗。由于异构网络将主要由大量小型蜂窝基站构成,因而运营商将要求这些基站具有节能性。

KeyStoneII具有低功耗ARM A15 RISC内核、C66x DSP内核及AcclerationPacs,以及众多高级电源管理功能。例如,每个子系统都有自己的时钟域与电源域,因此在空闲或者低流量条件下可有效关闭系统分区。每个存储器子系统都有"保持直至接入"(RTA) 功能,可显着降低存储器功耗。KeyStoneII的可扩展电源域采用TI SmartReflex技术,支持动态电压及频率扩展(DVSF)功能。这些可实现动态电压扩展,在实际输入电压最低时,也能实现最高性能。综合使用这些智能电源技术,可将SoC功耗锐降50%,为基站设计刷新电源效率。

基于KeyStoneII架构的多个器件可通过超链接连接在一起,组成多内核SoC库实现宏基站或云RAN目的。为快速适应不同的流量及应用条件,进而降低静态及动态功耗,库配置中的多个器件可采用不同的智能电源管理技术在不同的节能模式下运行。每个器件都可在工作、待机和休眠等任何工作电源模式下运行。在工作模式下,器件全力运行,所有内核、加速器和I/O都处于上电状态。在待机模式下,内核处于空闲状态,而大多数加速器则处于时钟禁用状态。L2、MSMC和DDR3存储器以及以太网子系统处于工作状态,以实现高速流量恢复。从待机模式唤醒的典型时长不超过25ms.在待机模式下运行可将工作功耗降低近30%.在休眠模式下,内核处于静态电源关闭状态,所有IP处于电源关闭或者时钟门控状态,只有MSMC处于工作状态。由于之前的系统状态可以保存在 MSMC 中供快速恢复,因此从休眠模式唤醒的典型时长不超过100ms.以休眠模式运行可将工作功耗降低近50%.图4是运行在不同节能模式下的KeyStoneII库。

图4:低流量状态下的KeyStoneII库节电模式

结论

与上一代现场验证KeyStone架构相比,KeyStoneII架构容量与性能均可提高1倍。该款新一代KeyStone架构具有当前最低成本,可应用于未来将主导无线产业的异构网络中的每一个网络单元。基于TI SmartReflex电源管理技术的高级电源性能可实现绿色环保基站,将为打造更健康的地球环境助一臂之力。KeyStoneII的多内核导航器提供高级多内核编程范式,不但能够通过支持高可扩展性与重复使用性的创新技术提高开发效率,而且还可保持对常见多内核编程模型的兼容。随着KeyStoneII的推出,TI将继续印证其一贯的承诺--通过无与伦比的性能与功能集成为基站开发人员不断实现创新。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
收藏 人收藏

    评论

    相关推荐

    EMI电磁干扰:挑战与机遇并存,如何应对是关键

    深圳比创达EMC|EMI电磁干扰:挑战与机遇并存,如何应对是关键
    的头像 发表于 04-11 10:24 152次阅读
    EMI电磁干扰:<b class='flag-5'>挑战</b>与机遇并存,如何<b class='flag-5'>应对</b>是关键

    如何应对不间断电源(UPS)设计挑战

    如何应对不间断电源(UPS)设计挑战
    的头像 发表于 12-04 10:14 257次阅读
     如何<b class='flag-5'>应对</b>不间断电源(UPS)设计<b class='flag-5'>挑战</b>

    恩智浦首席车载网络架构师开讲:CAN SIC与CAN XL芯片如何赋能未来汽车网络

    zh 汽车正朝向智能化和电气化快速演进,这也带来了车载网络架构的变迁——正在从功能域转变为区域架构,实现更高的带宽、更小的时延以及更多的功能。这种变化也给汽车行业带来了诸多挑战。 为了
    的头像 发表于 12-01 09:15 395次阅读
    恩智浦首席车载<b class='flag-5'>网络</b><b class='flag-5'>架构</b>师开讲:CAN SIC与CAN XL芯片如何赋能未来汽车<b class='flag-5'>网络</b>?

    异构众核系统高性能计算架构

    异构两种类型,同构众核处理器是指所有的核心具有相同的结构和功能,异构众核处理器是指不同的核心具有不同的结构和功能,例如CPU和GPU的组合。异构众核系统是指由一个或
    的头像 发表于 11-30 08:27 443次阅读
    <b class='flag-5'>异构</b>众核系统高性能计算<b class='flag-5'>架构</b>

    当芯片变身 3D系统,3D异构集成面临哪些挑战

    当芯片变身 3D 系统,3D 异构集成面临哪些挑战
    的头像 发表于 11-24 17:51 304次阅读
    当芯片变身 3D系统,3D<b class='flag-5'>异构</b>集成面临哪些<b class='flag-5'>挑战</b>

    ECG子系统设计主要挑战应对方案

    电子发烧友网站提供《ECG子系统设计主要挑战应对方案.pdf》资料免费下载
    发表于 11-23 10:43 0次下载
    ECG子系统设计主要<b class='flag-5'>挑战</b>及<b class='flag-5'>应对</b>方案

    善用可靠且性价比高的隔离技术来应对高电压设计挑战

    电子发烧友网站提供《善用可靠且性价比高的隔离技术来应对高电压设计挑战》资料免费下载
    发表于 11-22 09:38 0次下载
    善用可靠且性价比高的隔离技术来<b class='flag-5'>应对</b>高电压设计<b class='flag-5'>挑战</b>

    防爆电器采取四大措施积极应对挑战

    电子发烧友网站提供《防爆电器采取四大措施积极应对挑战.pdf》资料免费下载
    发表于 11-03 09:13 0次下载
    防爆电器采取四大措施积极<b class='flag-5'>应对</b><b class='flag-5'>挑战</b>

    浅谈网络安全五大挑战 应对网络威胁的五大趋势

    人工智能和机器学习因其可以识别可疑行为、分析大型数据并自动执行威胁响应的能力,被用来进行实时网络威胁检测,提高企业应对网络威胁的能力。
    发表于 10-27 10:14 499次阅读
    浅谈<b class='flag-5'>网络</b>安全五大<b class='flag-5'>挑战</b> <b class='flag-5'>应对</b><b class='flag-5'>网络</b>威胁的五大趋势

    新一代计算架构异构计算技术是什么 异构走向超异构案例分析

    异构计算架构是一种将不同类型和规模的硬件资源,包括CPU、GPU、FPGA等,进行异构集成的方法。它通过独特的软件和硬件协同设计,实现了计算资源的灵活调度和优化利用,从而大大提高了计算效率和性能。
    发表于 08-23 09:57 456次阅读
    新一代计算<b class='flag-5'>架构</b>超<b class='flag-5'>异构</b>计算技术是什么 <b class='flag-5'>异构</b>走向超<b class='flag-5'>异构</b>案例分析

    5G:云网络的产业基础集成架构

    是5G的一个关键趋势应用程序。基于云-网络融合的架构帮助企业实现数字化和智能化转型挑战包括: •数据传输成本:传统上,核心服务器集群是部署在远程数据中心还是云中获得所需带宽的代价很高,可以实现快速甚至实时
    发表于 08-04 07:06

    STM32安全框架助力客户应对安全挑战

    电子发烧友网站提供《STM32安全框架助力客户应对安全挑战.pdf》资料免费下载
    发表于 07-31 09:16 0次下载
    STM32安全框架助力客户<b class='flag-5'>应对</b>安全<b class='flag-5'>挑战</b>

    5G-A通感融合网络架构及演进研究

    5G-A通感融合网络架构是当前业界的研究热点,未来多样化的新业务需求和技术挑战将对网络提出更高的要求,推动5G-A通感融合网络
    的头像 发表于 07-10 14:25 1827次阅读
    5G-A通感融合<b class='flag-5'>网络</b><b class='flag-5'>架构</b>及演进研究

    中国首颗ARM+RISC-V异构多核MCU伴随IAR在上海国际嵌入式展亮相

    ARM+RISC-V异构多核MCU硬件平台。“嵌入式多核系统可分为同构多核和异构多核,航顺芯片HK32U3009采用ARM+RISC-V异构多核架构,在国产嵌入式MCU中属于国内首创!
    发表于 06-15 18:32

    5G网络架构中的关键技术和问题挑战

      这些技术和概念是5G网络架构中的重要组成部分,在5G网络的应用和服务中起着重要作用。同时,这些技术和概念也为5G网络的发展提供了更多的可能性和创新空间。
    发表于 05-29 17:57 540次阅读