0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

下一代无线设备的射频芯片设计挑战

电子设计 来源:郭婷 作者:电子设计 2019-06-03 08:13 次阅读

从3G升级到LTE-Advance,对下一代移动通信基础设施的设备和器件供应商提出了诸多挑战。下一代无线设备要求支持更宽的信号带宽、更复杂的调制方式,以便在全球范围内部署的各种运行频段上都能获得更高的数据速率。因此,噪声、信号线性度、功耗和外形尺寸等性能都非常关键,对这些性能的要求也更苛刻。此外,元器件供应商同样被要求降低元器件的成本和尺寸以支持更高密度的应用。

射频芯片(RF IC)设计师面临的挑战也将日益艰巨,因为集成方案必须具有或超过分立元器件实现的性能。在采用分立元器件实现方案时,系统设计师可以分别采取不同技术(如GaAs、Si Bipolar或CMOS)进行最优化的设计。但对那些想通过单一工艺技术提供更高集成度的RF IC设计师来说,选择最佳工艺技术所面临的最大挑战是灵活性。

在基站的发送器内,模拟I/Q调制器是决定发送信号路径的本底噪声和线性度的关键RF IC器件,不允许为降低尺寸、功耗或成本而牺牲性能。

幸运的是,SiGe BiCMOS工艺技术可实现更高集成度而又不牺牲性能。这些工艺通常能提供多种速度类别的SiGe NPN晶体管,在某些情况下还能提供一倍(更多时候是两倍)于CMOS晶体管特征尺寸的互补高性能PNP晶体管。在此基础上,还能增加MIM电容、薄膜电阻以及更重要的多层厚铜和铝金属膜。这些特性能够帮助设计师在单芯片上实现多个高性能的功能模块,从而大大降低功耗、缩小体积,并保持很高的性能。

下一代无线设备的射频芯片设计挑战

发射机板级设计的一个重要方面是用于各个上变频和下变频转换电路的本振时钟的合成和分配。基站本振时钟的分配必须保持到PCB所有远距离位置的相位一致性,而且必须具有低的带内噪声、宽带噪声以及总杂散噪声。混频器性能与驱动它的本振性能一样,因此高质量的本振是提高发射机总体性能的关键。此外,本振信号上很小的相位噪声或杂散分量都有可能在模拟信号路径中引入足够大的能量,导致发射机不能满足一些主要的蜂窝通信标准(MC-GSM、WCDMA、LTE、WiMAX)规定的杂散干扰指标。这些标准要求的本振频率范围为约500MHz至接近4GHz,这意味着用于本振时钟分配的版图设计必须十分小心。从本振产生到最后终结的走线长度应尽可能短,但如果本振合成器必须馈送到多个不同器件时,这个要求就很难满足。一种解决方案是将公共的低频参考时钟馈送到每个本振附近的独立PLL合成器,但这会占用很大的PCB面积。

通过集成先进的小数N分频PLL和VCO,ADRF670x系列集成式调制器解决了上述许多问题。使用硅锗技术能让内置VCO的正交调制器和混频器的动态范围达到业界领先水平,并且具有竞争优势的性能,而体积显著小于外接VCO/PLL解决方案。VCO在上层厚金属层中实现,可将高Q值的片上电感用作LC电路的一部分。VCO电容是用MOS开关型MIM电容组成的,因此允许VCO在宽频范围内切换频率,并具有较低的相位噪声。每次编程PLL频率时都会自动调整频带,因而能提供独立和可靠的解决方案。在初始化完成后,频带大小的选择要确保器件能在整个温度范围内正常工作。厚金属层还用来集成具有出色反射损耗的输出平衡不平衡转换器(Balun)。ADRF670x系列由4个频率参数互相重叠的成员组成,覆盖从400MHz至3GHz的频率范围和频带,每个成员都是根据1dB和3dB通带上的输出Balun带宽定义的。

下一代无线设备的射频芯片设计挑战

ADRF670x和ADRF660x系列小数N分频PLL设计是低相位噪声的3G和4G应用的理想之选。这些新的蜂窝标准具有密集的信号星座,要求越来越低的本振相位噪声以获得足够的性能。传统的PLL合成器设计使用“整数N”架构,其输出频率是鉴相器频率的整数倍。为提供较小的频率步进,整数倍增因子必须非常大。大量本振相位噪声源于参考路径,并被PLL频率倍增因子所放大,这将导致PLL输出端产生很高的带内噪声。小数N分频PLL允许输出频率有较小的步进,同时保持低的总倍频值,因而与整数N分频PLL相比,可以降低相位噪声放大值。

邻信道功率比(ACPR)是判断发射信号有多少泄漏进相邻频带的一个指标。像WCDMA等3G标准对带外发送功率有严格限制。ADRF6702的ACPR指标见图3。调制器提供高度线性的输出功率和低噪声,因此在-6dBm输出点有优于-76dB的ACPR值,这有助于减少调制器后面的增益级数,并使末端功放级电路前面的动态范围达到最大。

下一代无线设备的射频芯片设计挑战

ADRF670x系列器件集成了3个LDO电路,可在单5V电源下工作,从而进一步简化了用户应用、减小了成本和电路板面积。LDO用于向VCO、电荷泵以及PLL增量累加调制器提供稳定电源,+5V电源可直接用于I-Q调制器,以使输出功率最大。

在高密度应用中,ADL670x可以利用PLL完成本振的内部合成,而其它器件可以禁用它们的PLL,并使用来自某个主器件的公共本振。

ADRF670x系列产品设计用于简化用户接口,方便与ADI最新的发送数模转换器AD9122和GaAs放大器(如ADL5320)的连接。(ADL5320是一个0.25瓦高线性度放大器,能够将0dBm以上功率驱动进最末级功放电路。)这三个尺寸紧凑的IC构成了一个完整的有源IC器件组合,是所有下一代多载频蜂窝无线平台的理想之选。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    446

    文章

    47746

    浏览量

    409033
  • 射频
    +关注

    关注

    101

    文章

    5354

    浏览量

    165827
  • 晶体管
    +关注

    关注

    76

    文章

    9045

    浏览量

    135161
收藏 人收藏

    评论

    相关推荐

    下一代定位与导航系统

    下一代定位与导航系统
    发表于 08-18 10:37

    2016CES:Atmel下一代触摸传感技术亮相

    Atmel最新一代的maXTouchU系列设备。这广受欢迎的maXTouchU系列设备可满足包括压力激活触摸屏在内的下一代触摸屏的所有要求
    发表于 01-13 15:39

    传苹果正开发下一代无线充电技术

    据彭博社报道,有传闻称苹果公司目前正致力于开发下一代无线充电技术,将可允许iPhone和iPad用户远距离充电。报道称,有熟知内情的消息人士透露:“苹果公司正在与美国和亚洲伙伴展开合作以开发新的无线
    发表于 02-01 14:26

    射频转换器为下一代无线基站提供高效的多波段无线

    为了支持不断增长的无线数据需求,现代基站无线电正在被设计成支持多个E-DURA波段,以及载波聚合技术。这些多波段无线电采用下一代,GSPS射频
    发表于 12-13 11:07

    支持更多功能的下一代汽车后座娱乐系统

    的不断发展,红外线或蓝牙无线耳机逐渐普及,光驱支持的编解码标准也在不断增加,如MP3或DviX解码标准。但是,这些设备的数据源基本没有发生变化,还是局限于DVD和CD两种媒体。下一代后座娱乐系统必须涵盖
    发表于 05-16 10:45

    如何利用新型Linux开发工具应对下一代嵌入式系统设计挑战?

    内部增添工程能力。这两种模式都已被证明是成功的,但是每种做法都需各自的成本。那么我们该如何利用新型Linux开发工具应对下一代嵌入式系统设计挑战呢?
    发表于 07-30 06:05

    为什么说射频前端的体化设计决定下一代移动设备

    随着移动行业向下一代网络迈进,整个行业将面临射频组件匹配,模块架构和电路设计上的挑战射频前端的体化设计对
    发表于 08-01 07:23

    如何建设下一代蜂窝网络?

    全球网络支持移动设备体系结构及其底层技术面临很大的挑战。在蜂窝电话自己巨大成功的推动下,移动客户设备数量以及他们对带宽的要求在不断增长。但是分配给移动运营商的带宽并没有增长。网络中某
    发表于 08-19 07:49

    下一代SONET SDH设备

    下一代SONET/SDH设备
    发表于 09-05 07:05

    单片光学实现下一代设计

    单片光学 - 实现下一代设计
    发表于 09-20 10:40

    下一代的模拟和射频设计验证工具将会是什么样的?

    目前最先进的模拟和射频电路,正广泛应用于消费电子产品、无线通讯设备、计算机和网络设备的SoC中。它们带来了系列验证方面的挑战,而这些
    发表于 10-11 06:39

    请问Ultrascale FPGA中单片和下一代堆叠硅互连技术是什么意思?

    大家好, 在Ultrascale FPGA中,使用单片和下一代堆叠硅互连(SSI)技术编写。 “单片和下一代堆叠硅互连(SSI)技术”是什么意思?谢谢娜文G K.
    发表于 04-27 09:29

    【MPS电源评估板试用申请】下一代接入网的芯片研究

    项目名称:下一代接入网的芯片研究试用计划:下一代接入网的芯片研究:主要针对于高端FPGA的电路设计,其中重要的包括芯片设计,重要的是
    发表于 06-18 13:41

    下一代超快I-V测试系统关键的技术挑战有哪些?

    如何进行超快I-V测量?下一代超快I-V测试系统关键的技术挑战有哪些?
    发表于 04-15 06:33

    双向射频收发器NCV53480在下一代RKE中的应用是什么

    双向射频收发器NCV53480在下一代RKE中的应用是什么
    发表于 05-20 06:54