声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
Altera
+关注
关注
37文章
818浏览量
158146 -
SignalTap
+关注
关注
0文章
9浏览量
9776
发布评论请先 登录
相关推荐
热点推荐
SignalTap II 采样时钟????
请问各位大侠 SignalTap II的采样时钟大概需要多大的驱动电流呀?可以用PLL生成的时钟么?我用外部总线的时钟作为采样时钟,好像把外部芯片时钟输出电路给烧坏了。。。怀疑SignalTa
发表于 09-12 10:06
【锆石A4 FPGA试用体验】IP核之FIFO(三)SignalTap II仿真
本帖最后由 jinyi7016 于 2016-10-15 15:08 编辑
SignalTap II全称SignalTap II Lo
发表于 10-11 22:24
勇敢的芯伴你玩转Altera FPGA连载75:基于SignalTap II的超声波测距调试之SignalTap II源文件创建
`勇敢的芯伴你玩转Altera FPGA连载75:基于SignalTap II的超声波测距调试之SignalTap II源文件创建特权同学,
发表于 06-09 21:30
Intel arria10 FPGA芯片&开发板
因客户退单,有900颗 Intel Arria10芯片,料号:10AX066N2F40I2LG有意请联系 QQ/邮箱:22101076
发表于 03-13 23:10
关于alterra 公司Arria10系列万兆网程序移植的问题,请设计过万兆网的大侠指点
。根据设计只要时钟输入正确,加载程序后就能通过光口发送数据。该程序在开发板上能够正常输出数据,在设计板上没有任何反应。问题:1、两种芯片都是Arria10 系列,程序移植是否存在问题?程序编译没报错
发表于 08-15 16:21
Altera宣布Altera 40-nm Arria II
Altera宣布Altera 40-nm Arria II GX FPGA通过PCI-SIG的PCIe Express 2.0规范测试
Altera公司宣布,其40-nm Arria II
发表于 07-30 08:13
•884次阅读
Altera 40-nm Arria II GX FPGA转
Altera 40-nm Arria II GX FPGA转入量产
Altera公司今天宣布,开始量产发售40-nm Arria® II GX FPGA系列的第一款器件。
发表于 02-25 09:21
•1245次阅读
基于Arria II GX FPGA的开发方案
介绍了Arria II GX FPGA亮点,高速收发器特性,Arria II GX FPGA架构以及Arria
发表于 07-27 17:03
•3442次阅读
Altera的Arria 10版Quartus II软件为立即开始20 nm设计提供支持
2013年12月3号,北京——Altera公司(Nasdaq: ALTR)今天发布了Arria 10版Quartus II软件,这是业界第一款支持20 nm FPGA和SoC的开发工具。基于TSMC
发表于 12-03 10:48
•2073次阅读
Altera发布Quartus II软件Arria 10版v14.0
2014年8月19号,北京——Altera公司(Nasdaq: ALTR)今天发布Quartus® II软件Arria® 10版v14.0——业界最先进的20 nm FPGA和SoC设计环境。
发表于 08-19 15:53
•2913次阅读
介绍Arria II GX的特点性能及应用
您是否需要不断提供越来越多的设计功能,同时还要跟上新标准的变化,降低成本和功耗?请观看这一新的7分钟视频,看看在我们具有高端功能的低成本收发器FPGA——Arria II GX上实现各种协议。您将
正点原子开拓者FPGA视频:SignalTap II软件的使用
SignalTap II全称SignalTap II Logic Analyzer是第二代系统级调试工具,可以捕获和显示实时信号,观察在系统设计中的硬件和软件之间的互相作用。Quart
如何轻松掌握SignalTAP II工具的使用方法
SignalTap II获取实时数据的原理是在工程中引入Megafunction中的ELA(Embedded Logic Analyzer),以预先设定的时钟采样实时数据,并存储于FPGA片上ram
英特尔发布最新Arria10 GX 1150 FPGA内核
英特尔至强6138P包括一个Arria10 GX 1150 FPGA内核,和高达160Gbps的I/O吞吐量的带宽和高速缓存接口,可实现紧耦合加速。
发表于 09-16 17:48
•7887次阅读

Arria10自动生成预定义的signaltap II文件
评论