0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Inphi借助Cadence技术完成7nm全芯片扁平化设计流片

Cadence楷登 来源:Cadence楷登 2025-06-06 09:47 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

Inphi 是高速数据移动互连领域的领导者,致力于在全球范围内、数据中心之间以及数据中心内部快速传输大数据。

我们在所有先进工艺节点项目中都采用了 Tempus ECO 和 Tempus Signoff。由于设计规模庞大,我们选择运行扁平化静态时序分析 (STA),并充分利用 Tempus 的DSTA和 CMMMC 功能。这使得我们的设计人员能够更快地完成签核,从而满足产品上市时间的要求。由于高度的相关性,Tempus 解决方案还能与Innovus Implementation更快地收敛,并实现更好的 PPA(功耗、性能、面积)。我们的设计人员可以充满信心地使用 Tempus ECO 和 Signoff 进行签核。——工程副总裁WEIKAI SUN

挑战

●需要在 500GB 内存的机器上进行全芯片扁平化签核。

●在相同的机器上,STA 几乎耗尽所有内存才能完成单个工艺角的分析。

●需要同时运行多种模式和多个工艺角,而非仅单个工艺角。

优势

●将 Tempus ECO 集成到 Innovus Implementation 系统并结合 Quantus 寄生参数提取解决方案,减少了迭代次数。

●尽管大部分功耗优化是在 Genus Synthesis 综合解决方案中完成的,但仍然实现了额外的 5% 功耗降低。

●使用 DSTA 在合理的时间内完成了 CMMMC 的扁平化处理。

CMMMC 具有大约 25 个用于建立时间和保持时间分析的视图,这极大地提高了我们按计划完成流片的效率。

与单工艺角 STA 相比,运行时间缩短了 50%(DSTA CMMMC 运行并生成报告耗时约 10 小时;单工艺角 STA 耗时超过 20 小时)。

●由于 Innovus、ECO 和 Signoff 共享签核引擎,因此具有更好的相关性,从而可以最大程度地缩短设计收敛时间。

●由于具备顶层范围,易于使用,因此能够更快地修复顶层接口,并减少所需的许可证数量。

●在从设计周期开始到流片完成的整个过程中,Cadence 工程师都提供了卓越的支持。

设计

●7nm

●使用 SOCV

●使用 16CPU

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • cpu
    cpu
    +关注

    关注

    68

    文章

    11327

    浏览量

    225888
  • 工艺
    +关注

    关注

    4

    文章

    720

    浏览量

    30392
  • Cadence
    +关注

    关注

    68

    文章

    1028

    浏览量

    147329

原文标题:Inphi 通过 Tempus Timing Signoff 完成 7nm 全芯片扁平化设计流片,缩短了产品上市时间

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    特斯拉AI5芯片成功:自动驾驶与人形机器人迎来算力革命

    2026年4月,特斯拉CEO埃隆·马斯克在社交平台宣布,特斯拉下一代AI5芯片已成功完成,标志着这一颠覆性硬件正式进入量产倒计时。作为特斯拉
    的头像 发表于 04-23 10:03 1158次阅读

    Linux 6.8 内核 - 错误:找不到 cmdline 扁平化设备树怎么解决?

    我正在尝试一个新的 6.8 linux 内核,但我在启动时收到这个错误: 从0x44000000到0x40200000的移动图像,end=41724000 错误:未找到 cmdline 扁平化设备树
    发表于 02-09 07:13

    芯动科技与雄立科技合作高性能100G网络通信芯片一次成功

    近日,一站式IP和芯片定制赋能型领军企业——芯动科技宣布,与国内栈网络通信芯片和解决方案提供商——雄立科技携手合作的高性能100G网络通信芯片,一次
    的头像 发表于 02-05 09:46 936次阅读
    芯动科技与雄立科技合作高性能100G网络通信<b class='flag-5'>芯片</b>一次<b class='flag-5'>流</b><b class='flag-5'>片</b>成功

    新思科技分享实现AI芯片一次成功的十大策略

    带来错失融资机会、产品上市延期以及由此导致的市场份额流失等严重后果。 随着越来越多的芯片公司和初创企业投入到 AI 芯片开发中,一次成功已经成为
    的头像 发表于 01-19 11:08 882次阅读

    Cadence公司成功第三代UCIe IP解决方案

    为推动小芯片创新的下一波浪潮,Cadence 成功其第三代通用小芯片互连技术(UCIe)IP
    的头像 发表于 12-26 09:59 540次阅读
    <b class='flag-5'>Cadence</b>公司成功<b class='flag-5'>流</b><b class='flag-5'>片</b>第三代UCIe IP解决方案

    链条补贴!厦门:芯片补60%、EDA补30%、IP补30%

    、支持产品推广应用和支持产业要素保障,涉及链条各维度补助、奖励和支持。(一)支持核心技术研发1.补助。(1)研发
    的头像 发表于 12-10 17:28 1669次阅读
    <b class='flag-5'>全</b>链条补贴!厦门:<b class='flag-5'>芯片</b><b class='flag-5'>流</b><b class='flag-5'>片</b>补60%、EDA补30%、IP补30%

    国产芯片真的 “稳” 了?这家企业的 14nm 制程,已经悄悄渗透到这些行业…

    在 98% 以上,基本追平国际主流水平。而且他们还开放了 “定制芯片设计服务”,中小厂商不用再依赖进口,成本直接砍了 30%。 有人说 “先进制程才是王道”,但实际应用里,14nm 才是 “性价比王者” 啊!你们觉得国产
    发表于 11-25 21:03

    黑芝麻智能武当C1200家族作为跨域计算芯片的核心突破

    本文围绕汽车电子电气架构(EEA)向中央计算演进的技术需求,分析分布式、域集中架构的碎片、域间壁垒等痛点,重点阐述武当 C1200 家族作为跨域计算芯片的核心突破:7nm 异构融合架
    的头像 发表于 11-20 16:38 1714次阅读

    “汽车智能” 和 “家电高端

    规模、低成本生产了。​ 要知道,7nm 芯片的设计成本高达 2.978 亿美元(约 21 亿人民币),如果良率上不去,每颗芯片的成本会贵到离谱,根本没法用在汽车、家电这些大众消费品上
    发表于 10-28 20:46

    AMD 7nm Versal系列器件NoC的使用及注意事项

    AMD 7nm Versal系列器件引入了可编程上网络(NoC, Network on Chip),这是一个硬化的、高带宽、低延迟互连结构,旨在实现可编程逻辑(PL)、处理系统(PS)、AI引擎(AIE)、DDR控制器(DDRMC)、CPM(PCIe/CXL)等模块之间
    的头像 发表于 09-19 15:15 3130次阅读
    AMD <b class='flag-5'>7nm</b> Versal系列器件NoC的使用及注意事项

    今日看点丨优必选获得2.5亿大单;象帝先新一代“伏羲”架构芯片完成验证

    象帝先新一代“伏羲”架构芯片完成验证 9月3日,安孚科技在互动平台表示,象帝先研发的新一代“伏羲”架构芯片
    的头像 发表于 09-04 09:11 2581次阅读

    Cadence推出LPDDR6/5X 14.4Gbps内存IP系统解决方案

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布业内首个 LPDDR6/5X 内存 IP 系统解决方案完成。该解决方案已经过优化,运行速率高达 14.4Gbp
    的头像 发表于 07-17 17:17 1469次阅读
    <b class='flag-5'>Cadence</b>推出LPDDR6/5X 14.4Gbps内存IP系统解决方案

    HarmonyOS NEXT应用元服务布局优化精简节点数

    节点,主要有两个方向: 移除冗余的节点。 使用扁平化布局减少节点数。 移除冗余节点 对于常出现冗余的情况,例如可能会在Row容器包含一个同样也是Row容器的子级。这种嵌套实际是多余的,并且会给布局层次
    发表于 06-26 10:21

    HarmonyOS NEXT应用元服务布局优化精简节点数

    节点,主要有两个方向: 移除冗余的节点。 使用扁平化布局减少节点数。 移除冗余节点 对于常出现冗余的情况,例如可能会在Row容器包含一个同样也是Row容器的子级。这种嵌套实际是多余的,并且会给布局层次
    发表于 06-26 10:21

    芯片首次成功率仅14%?合科泰解析三大破局技术

    你知道吗?把设计好的芯片图纸变成实物,这个关键步骤叫“”。但最近行业曝出一个惊人数据:2025年,芯片第一次
    的头像 发表于 06-03 17:50 1365次阅读