Inphi 是高速数据移动互连领域的领导者,致力于在全球范围内、数据中心之间以及数据中心内部快速传输大数据。
我们在所有先进工艺节点项目中都采用了 Tempus ECO 和 Tempus Signoff。由于设计规模庞大,我们选择运行扁平化静态时序分析 (STA),并充分利用 Tempus 的DSTA和 CMMMC 功能。这使得我们的设计人员能够更快地完成签核,从而满足产品上市时间的要求。由于高度的相关性,Tempus 解决方案还能与Innovus Implementation更快地收敛,并实现更好的 PPA(功耗、性能、面积)。我们的设计人员可以充满信心地使用 Tempus ECO 和 Signoff 进行签核。——工程副总裁WEIKAI SUN
挑战
●需要在 500GB 内存的机器上进行全芯片扁平化签核。
●在相同的机器上,STA 几乎耗尽所有内存才能完成单个工艺角的分析。
●需要同时运行多种模式和多个工艺角,而非仅单个工艺角。
优势
●将 Tempus ECO 集成到 Innovus Implementation 系统并结合 Quantus 寄生参数提取解决方案,减少了迭代次数。
●尽管大部分功耗优化是在 Genus Synthesis 综合解决方案中完成的,但仍然实现了额外的 5% 功耗降低。
●使用 DSTA 在合理的时间内完成了 CMMMC 的扁平化处理。
CMMMC 具有大约 25 个用于建立时间和保持时间分析的视图,这极大地提高了我们按计划完成流片的效率。
与单工艺角 STA 相比,运行时间缩短了 50%(DSTA CMMMC 运行并生成报告耗时约 10 小时;单工艺角 STA 耗时超过 20 小时)。
●由于 Innovus、ECO 和 Signoff 共享签核引擎,因此具有更好的相关性,从而可以最大程度地缩短设计收敛时间。
●由于具备顶层范围,易于使用,因此能够更快地修复顶层接口,并减少所需的许可证数量。
●在从设计周期开始到流片完成的整个过程中,Cadence 工程师都提供了卓越的支持。
设计
●7nm
●使用 SOCV
●使用 16CPU
-
cpu
+关注
关注
68文章
11221浏览量
222982 -
工艺
+关注
关注
4文章
708浏览量
30117 -
Cadence
+关注
关注
68文章
999浏览量
146221
原文标题:Inphi 通过 Tempus Timing Signoff 完成 7nm 全芯片扁平化设计流片,缩短了产品上市时间
文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
黑芝麻智能武当C1200家族作为跨域计算芯片的核心突破
“汽车智能化” 和 “家电高端化”
AMD 7nm Versal系列器件NoC的使用及注意事项
今日看点丨优必选获得2.5亿大单;象帝先新一代“伏羲”架构芯片完成流片验证
HarmonyOS NEXT应用元服务布局优化精简节点数
芯片流片首次成功率仅14%?合科泰解析三大破局技术
Cadence UCIe IP在Samsung Foundry的5nm汽车工艺上实现流片成功
【「芯片通识课:一本书读懂芯片技术」阅读体验】芯片如何设计
北京市最值得去的十家半导体芯片公司
联发科采用AI驱动Cadence工具加速2nm芯片设计
Cadence宣布收购Secure-IC
芯片流片的基础知识

Inphi借助Cadence技术完成7nm全芯片扁平化设计流片
评论