0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

摩尔定律发展正在减缓 未来处理器因为制程升级所带来的效能提升将会有所限制

半导体动态 来源:网络整理 作者:工程师吴畏 2018-11-27 16:15 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

日前,处理器大厂AMD的技术长Mark Papermaste表示,因为摩尔定律(Moore’s law)的发展正在减缓,而且半导体制程也变得更加昂贵的情况下,当前没法得到过去那样的频率提升。因此,外界解读,Mark Papermaste正在暗示,未来处理器因为制程升级所带来的效能提升,将会有所限制。

报导指出,不久前AMD才发表了全球首款x86架构7纳米制程CPUGPU,采用的是Zen 2架构,而且还宣布了Zen 3架构和7纳米+制程都在持续稳定的发展当中。对此,Mark Papermaster表示,内含EUV技术的7纳米+制程主要是针对处理器在能耗方面的提升,对于设备效能的提升则只是适度的。

据了解,之前AMD所发表的7纳米制程处理器和GPU,均是采用台积电的7纳米制程技术。而根据资料显示,未来内含EUV技术的7纳米+制程改变的只是制程的流程,使得电晶体密度再提升20%,功耗降低10%,但性能的提升不会太过明显。所以,Mark Papermaster的说法就是在强调这个部分。

报导进一步指出,根据AMD官方的资料指出,从14纳米到7纳米制程,处理器的效能提升为25%,功耗的提升则达到50%,这说明了摩尔定律当前正面临提升减缓的问题,或者更严重点说就是停滞的状况。因此,未来7纳米+制程之后也将再次面临一个性能的瓶颈,在这之后的处理器性能提升将会越来越困难,只能寄希望于功耗的降低。

因此,Mark Papermaste的说法,是否是对用户暗示未来Zen 3架构,甚至更新架构的处理器都只会有较大幅度的能耗提升,而效能提升将不会太明显?这部分就有待日后在持续观察。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20154

    浏览量

    247481
  • amd
    amd
    +关注

    关注

    25

    文章

    5652

    浏览量

    139059
  • 摩尔定律
    +关注

    关注

    4

    文章

    640

    浏览量

    80629
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    【「AI芯片:科技探索与AGI愿景」阅读体验】+工艺创新将继续维持着摩尔神话

    。那该如何延续摩尔神话呢? 工艺创新将是其途径之一,芯片中的晶体管结构正沿着摩尔定律指出的方向一代代演进,本段加速半导体的微型化和进一步集成,以满足AI技术及高性能计算飞速发展的需求。 CMOS工艺从
    发表于 09-06 10:37

    芯片封装的功能、等级以及分类

    摩尔定律趋近物理极限、功率器件制程仍停留在百纳米节点的背景下,芯片“尺寸缩小”与“性能提升”之间的矛盾愈发尖锐。
    的头像 发表于 08-28 13:50 1664次阅读

    晶心科技:摩尔定律放缓,RISC-V在高性能计算的重要性突显

    运算还是快速高频处理计算数据,或是超级电脑,只要设计或计算系统符合三项之一即可称之为HPC。 摩尔定律走过数十年,从1970年代开始,世界领导厂商建立晶圆厂、提供制程工艺,在28nm之前取得非常大的成功。然而28nm之后
    的头像 发表于 07-18 11:13 4037次阅读
    晶心科技:<b class='flag-5'>摩尔定律</b>放缓,RISC-V在高性能计算的重要性突显

    物联网未来发展趋势如何?

    近年来,物联网行业以其惊人的增长速度和无限的潜力成为了全球科技界的焦点。它正在改变我们的生活方式、商业模式和社会运转方式。那么,物联网行业的未来发展趋势将会是怎样的呢?让我们一同探寻其中的奥秘
    发表于 06-09 15:25

    电力电子中的“摩尔定律”(2)

    04平面磁集成技术的发展在此基础上,平面磁集成技术开始广泛应用于高功率密度场景,通过将变压的绕组(winding)设计在pcb电路板上从而代替利兹线,从而极大降低了变压的高度。然而pcb的铜带厚度并不大,一般不会超过4oz(
    的头像 发表于 05-17 08:33 539次阅读
    电力电子中的“<b class='flag-5'>摩尔定律</b>”(2)

    跨越摩尔定律,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    。 然而,随着摩尔定律逼近物理极限,传统掩模设计方法面临巨大挑战,以2nm制程为例,掩膜版上的每个图形特征尺寸仅为头发丝直径的五万分之一,任何微小误差都可能导致芯片失效。对此,新思科技(Synopsys)推出制造解决方案,尤其是
    的头像 发表于 05-16 09:36 5465次阅读
    跨越<b class='flag-5'>摩尔定律</b>,新思科技掩膜方案凭何改写3nm以下芯片游戏规则

    电力电子中的“摩尔定律”(1)

    本文是第二届电力电子科普征文大赛的获奖作品,来自上海科技大学刘赜源的投稿。著名的摩尔定律中指出,集成电路每过一定时间就会性能翻倍,成本减半。那么电力电子当中是否也存在着摩尔定律呢?1965年,英特尔
    的头像 发表于 05-10 08:32 692次阅读
    电力电子中的“<b class='flag-5'>摩尔定律</b>”(1)

    玻璃基板在芯片封装中的应用

    自集成电路诞生以来,摩尔定律一直是其发展的核心驱动力。根据摩尔定律,集成电路单位面积上的晶体管数量每18到24个月翻一番,性能也随之提升。然而,随着晶体管尺寸的不断缩小,制造工艺的复杂
    的头像 发表于 04-23 11:53 2481次阅读
    玻璃基板在芯片封装中的应用

    瑞沃微先进封装:突破摩尔定律枷锁,助力半导体新飞跃

    在半导体行业的发展历程中,技术创新始终是推动行业前进的核心动力。深圳瑞沃微半导体凭借其先进封装技术,用强大的实力和创新理念,立志将半导体行业迈向新的高度。 回溯半导体行业的发展轨迹,摩尔定律无疑是一个重要的里程碑
    的头像 发表于 03-17 11:33 719次阅读
    瑞沃微先进封装:突破<b class='flag-5'>摩尔定律</b>枷锁,助力半导体新飞跃

    AI正在对硬件互连提出“过分”要求 | Samtec于Keysight开放日深度分享

    摘要/前言 硬件加速,可能总会是新的难点和挑战。面对信息速率和密度不断提升的AI,技术进步也会遵循摩尔定律,那硬件互连准备好了吗? Samtec China Sr. FAE Manager 胡亚捷
    发表于 02-26 11:09 938次阅读
    AI<b class='flag-5'>正在</b>对硬件互连提出“过分”要求 | Samtec于Keysight开放日深度分享

    混合键合中的铜连接:或成摩尔定律救星

    将两块或多块芯片叠放在同一个封装中。这使芯片制造商能够增加处理器和内存中的晶体管数量,虽然晶体管的缩小速度已普遍放缓,但这曾推动摩尔定律发展。2024年5月,在美国丹佛举行的IEEE电子器件与技术大会(ECTC)上,来自世界各地
    的头像 发表于 02-09 09:21 1139次阅读
    混合键合中的铜连接:或成<b class='flag-5'>摩尔定律</b>救星

    使用安森美图像传感优化视觉系统设计

    现代图像传感在工厂自动化、视频会议、监控、智能门铃和增强现实等众多应用中实现了越来越多的强大视觉系统功能。摩尔定律及其推论推动了更节省空间、性能更好的 CMOS 图像传感处理器
    的头像 发表于 02-07 10:06 968次阅读
    使用安森美图像传感<b class='flag-5'>器</b>优化视觉系统设计

    石墨烯互连技术:延续摩尔定律的新希望

    半导体行业长期秉持的摩尔定律(该定律规定芯片上的晶体管密度大约每两年应翻一番)越来越难以维持。缩小晶体管及其间互连的能力正遭遇一些基本的物理限制。特别是,当铜互连按比例缩小时,其电阻率急剧上升,这会
    的头像 发表于 01-09 11:34 883次阅读

    摩尔定律是什么 影响了我们哪些方面

    摩尔定律是由英特尔公司创始人戈登·摩尔提出的,它揭示了集成电路上可容纳的晶体管数量大约每18-24个月增加一倍的趋势。该定律不仅推动了计算机硬件的快速发展,也对多个领域产生了深远影响。
    的头像 发表于 01-07 18:31 2964次阅读