0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

ESD器件的工作原理?CMOS I/O上的内部ESD保护实现

冬至配饺子 来源:网络整理 作者:网络整理 2024-02-17 16:01 次阅读

ESD器件的工作原理

静电保护器件(ESD) 是由一个或多个 TVS 晶粒采用不同的电路拓扑制成具有特定功能的多路或单路 ESD 保护器件。ESD反向并联于电路中,当电路正常工作时,ESD处于截止状态(高阻态),不影响电路正常工作。

当电路出现异常过电压并达到 ESD 的击穿电压时,ESD迅速由高阻态变为低阻态,泄放由异常过电压导致的瞬时过电流到地,同时把异常过电压钳制在一个安全水平之内,从而保护后级电路免遭异常过电压的损坏。

图 ESD保护原理

ESD的电路符号和极性

ESD的电路符号和TVS可以画成一样的,因为用的最多的ESD都是硅材质的,电路符号如下:

单向TVS

图片

双向TVS

图片

ESD器件的参数说明

图片

*VRWM(Reverse stand-off voltage):反向截止电压

即允许施加的最大工作电压,在该电压下ESD 处于截止状态,ESD 的漏电流很小,为几微安甚至更低。

*VBR(Reverse breakdown voltage):反向击穿电压

ESD 要开始动作(雪崩击穿)的电压,一般在规定的电流下测量,通常在大小为1mA 的电流下测量。

*IR(Reverse leakage current):反向漏电流

即在ESD 器件两端施加VRWM 电压下测得ESD 的漏电流。

*IPP(Peak pulse current):峰值脉冲电流

ESD 产品一般采用8/20μs 的波形测量。

*VC(Clamping voltage):钳位电压

在给定大小的IPP 下测得ESD 两端的电压。大部分ESD 产品VC 与VBR 及IPP 成正比关系,电流越大,钳位电压也越高。

*C j(Off state junction capacitance):结电容

结电容与芯片面积、工作电压有关系。相同电压下,芯片面积越大结电容越大。相同芯片面积下,工作电压越高结电容越低。

CMOS I/O上的内部ESD保护

内置保护在CMOS I/O引脚上非常常见,这些引脚可能是器件的一部分(从简单的负载开关到中等复杂性的微控制器,再到高复杂性的FPGA)。它们通常为每个 I/O 引脚两个。一个连接在引脚和GND之间,一个连接在引脚和VCC之间。两者在正常工作条件下均为反向偏置(GND<=VI/O<=VCC)。

图片

CMOS数字I/O引脚示意图,突出显示了许多设计中普遍存在的内部保护二极管(即使IC数据手册中没有提到它们)。

它们用于在引脚发生故障时保护敏感的CMOS逻辑。如果VI/O 上的电压高于 VCC(例如,正 ESD 电压尖峰),则顶部二极管导通,将引脚上的电压箝位至不超过VCC+Vf。同样,如果VI/O上的电压降至VGND以下(例如,负ESD电压尖峰),则底部二极管导通,将引脚上的电压箝位至不超过−Vf。

要小心,因为这些二极管通常具有相当低的最大电流。超过此最大电流将吹动ESD二极管,通常导致其开路,从而消除了敏感CMOS电路的保护,然后几乎瞬间被油炸。然后,您的 I/O 引脚将停止工作。如果幸运的话,它只会是一个受影响的引脚。如果没有,整个端口(如果适用),甚至整个设备都会被失效。

无论它们多么有用,它们也会在特定情况下产生设计挑战,因此在进行任何涉及CMOS I/O且存在ESD保护二极管的原理图设计时,都需要仔细考虑。导致问题的两种情况是:为具有多个电压轨的电路上电时。当VI/O上的电压在某些点上可能高于VCC时,由于输入信号的性质。在低功耗设计中,当您有选择地关断为这些IC供电的电压轨时。

常见ESD封装

ESD根据保护信号线的路数,又可以分为:单路保护ESD、两路保护ESD、四路保护ESD等,所以ESD的封装形式也有各种类型。

ESD器件选型考虑事项与步骤

考虑事项:

底层逻辑:在不影响要保护的电路平时正常工作的情况下,还能在异常的过压经过的时候,把电压降下来,达到保护后面的电路或者芯片的目的,同时保护器件本身还不能被打坏。

步骤:

1.计算接口信号幅值的范围来确定ESD器件的工作电压;

2.根据信号类型决定使用单向或者双向ESD器件;

3.根据信号速率决定该接口能承受的最大寄生电容;

4.根据电路系统的最大承受电压冲击,选择适合的钳位电压;

5.确保ESD器件可达到或超过IEC 61000-4-2 level4。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • CMOS
    +关注

    关注

    58

    文章

    5154

    浏览量

    233348
  • ESD保护
    +关注

    关注

    0

    文章

    407

    浏览量

    26798
  • 击穿电压
    +关注

    关注

    1

    文章

    48

    浏览量

    8835
  • 静电保护
    +关注

    关注

    1

    文章

    131

    浏览量

    19076
  • 电路拓扑
    +关注

    关注

    0

    文章

    25

    浏览量

    3766
收藏 人收藏

    评论

    相关推荐

    ESD保护基础知识#电子元器件 #ESD #保护器件 #技术分享 #电子产品

    ESD保护ESDA
    学习电子知识
    发布于 :2023年05月07日 01:11:15

    ESD技术减小芯片的I/O尺寸

    深亚微米CMOS工艺中,I/O单元的实现可以从235微米减小到160微米和138微米。  这种新的设计方法在ESD防护性能和效率
    发表于 12-11 13:39

    ESD设计与综合

    设计中的ESD分析。外围和核心电路的I/O布局及其在ESD和Latchup下的应用。在“自底向上”和“自顶向下”两种方法下进行保护环整合,将
    发表于 09-04 09:17

    USB2.0数据接口ESD保护

    如今的电子系统中越来越多地采用以CMOS工艺制造的低功率逻辑芯片。这些芯片如果遭遇足够高的静电放电(ESD)电压,芯片内部的电介质就会产生电弧,并在门氧化物层烧出显微镜可见的孔洞,造
    发表于 12-27 16:21

    ESD工作原理是什么?ESD的特性参数有哪些?

    ESD工作原理是什么?ESD的特性参数有哪些?
    发表于 03-18 10:19

    浅析ESD 防护与ESD 防护器件

    IC 内部损毁的照片图一一般,ESD 保护一般通过两种途径来实现,第一种方法是避免ESD 的发生;第二种方法则是通过片内或片外集成
    发表于 07-31 14:59

    电子器件ESD静电保护

    可能具有累加效应,因此,如果器件反复操作不当,结果可能导致故障,在实验插座插入和移除IC时,评估期间存储器件时以及在实验板添加或移除外部元件时,军需遵循适当的
    发表于 01-16 14:21

    ESD(静电放电)介绍及ESD保护电路的设计

    身体表面累积的净电荷可达到大约26000伏。 因此,作为主要的ESD危害,所有进入静电保护区域(EPA, electrostatic protected area)的工作人员必须接地,以防止任何电荷累积
    发表于 10-11 16:10

    板级ESD保护器件的关键属性

    目前几乎所有的芯片组都有片ESD保护ESD电路放在芯片的外围和邻近I/O焊垫处,它用于在晶圆
    发表于 05-22 05:01

    I/O接口ESD静电防护方案图

    I/O接口是主机与被控对象进行信息交换的纽带。众所周知,静电释放ESD和雷击会对电子线路造成严重的电力瞬变。TVS二极管、ESD静电保护二极
    发表于 09-24 14:02

    I/O接口ESD静电防护解决方案

    I/O接口是主机与被控对象进行信息交换的纽带。众所周知,静电释放ESD和雷击会对电子线路造成严重的电力瞬变。TVS二极管、ESD静电保护二极
    发表于 10-29 13:43

    I/O电路中ESD保护结构的设计要求

    ESD(静电放电)是CMOS电路中最为严重的失效机理之一,严重的会造成电路自我烧毁。论述了CMOS集成电路ESD保护的必要性,研究了在
    发表于 04-02 06:35

    静电放电(ESD保护器件种类与特点

    和0201)使得它们非常适合于便携式应用(如手机和数码相机等)。  硅保护阵列(ESD/TVS):这类分立和多通道器件设计用于保护数据线和I
    发表于 07-12 17:04

    CMOS工艺中GG2NMOS结构ESD保护电路设计

    CMOS工艺中GG2NMOS结构ESD保护电路设计:采用GG2NMOS 结构的ESD 保护电路的工作原理
    发表于 11-20 14:48 41次下载

    常用的ESD保护器件及原理

    Resistor不单独用于芯片的ESD保护,它往往用于辅助的ESD保护,如芯片Input第一级保护和第二级
    发表于 12-07 09:15 803次阅读
    常用的<b class='flag-5'>ESD</b><b class='flag-5'>保护器件</b>及原理