0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯来科技携手战略伙伴为RISC-V CPU IP提升DFT可测试性设计

芯来科技 来源:芯来科技 2024-01-19 09:12 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

近日,芯来科技携手杭州广立微电子股份有限公司(以下简称“广立微”)及上海亿瑞芯电子科技有限公司(以下简称“亿瑞芯”),共同建立在Design for Test(DFT)可测试性设计领域的战略合作关系,以扩大三方合作的深度和广度,为产业提供有竞争力的多元化设计方案。

强强联合提供更优质解决方案

此次战略合作发挥了三方各自的资源优势,芯来科技的高性能、低功耗的RISC-V处理器IP,联合广立微DFTEXP可测试性设计软件和良率诊断解决方案以及亿瑞芯的DFT流程及设计解决方案,共同为客户提供更优质的芯片设计IP和解决方案。

RISC-V是基于精简指令集的CPU开放指令集架构,其在信息安全、工业控制、边缘计算、自动驾驶等领域,提供了开放、简洁、模块化、可定制、可扩展的技术优势,使得整个产业获得了一条以更低成本更灵活自主方式进行产品设计的路径,所以越来越多的芯片公司以及系统公司加入其应用进程。而IP核在RISC-V芯片研发过程中,则扮演着重要的角色,不仅能提高设计研发效率,使得芯片具备更好的功能和性能。

可测试性设计(DFT)给整个测试领域开拓了一条切实可行的途径,目前国际上大中型IC设计公司基本上都采用了可测性设计的设计流程,DFT已经成为芯片设计过程中的至关重要的一环。DFT可测试性设计的重要工具和流程,已成功用于验证RISC-V IP的其中一个环节。

基于广立微和亿瑞芯共同打造的DFTEXP平台,在芯来NA900RISC-V CPU IP中完成DFT的设计实现,并实现Memory全覆盖,Logic部分覆盖率可达到99.87%达标杆工具水平。未来,三方将通过优势互补, 打造长期、友好、共赢的战略合作伙伴关系, 共拓Design for Test(DFT)可测试性设计领域新蓝图。

23508a58-b667-11ee-8b88-92fbcf53809c.png

芯来900系列处理器内核

本次使用的产品是芯来科技900系列RISC-V处理器内核。芯来900系列处理器内核包括N900(32位)、U900(32位+MMU)、NX900(64位)和UX900(64位+MMU)四个产品系列,其中U900、UX900带MMU可以运行重型操作系统,如Linux等。它非常适合对标ARM Cortex-M7、R5、R52+、R8、A5、A7、M85、R82、A35、A53、A55等内核,可应用于AIoT边缘计算、数据中心、网络设备和基带通信等领域。

235dce70-b667-11ee-8b88-92fbcf53809c.png








审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    20148

    浏览量

    247039
  • 芯片设计
    +关注

    关注

    15

    文章

    1128

    浏览量

    56437
  • DFT设计
    +关注

    关注

    0

    文章

    11

    浏览量

    9059
  • RISC-V
    +关注

    关注

    48

    文章

    2792

    浏览量

    51876
  • 芯来科技
    +关注

    关注

    0

    文章

    78

    浏览量

    3904

原文标题:共谱“芯”篇章⼁芯来科技携手战略伙伴为RISC-V CPU IP提升DFT可测试性设计

文章出处:【微信号:nucleisys,微信公众号:芯来科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    探索RISC-V在机器人领域的潜力

    的帖子,这希望进行底层开发的用户提供了极大的灵活性。 五、 总结与展望 优点: 1. 性能强大: K1 RISC-V CPU性能远超同价位ARM开发板,复杂应用提供了可能。
    发表于 12-03 14:40

    喜讯|昊RISC-V DSP荣获“中国RISC-V生态推广奖

    成果,成功斩获"RISC-V生态推广示范案例"奖项!这是对中科昊坚持自主创新、推动RISC-V产业化、构建开放共赢生态体系的权威认可。技术突破:RISC-V落地
    的头像 发表于 11-18 09:01 1245次阅读
    喜讯|昊<b class='flag-5'>芯</b><b class='flag-5'>RISC-V</b> DSP荣获“中国<b class='flag-5'>芯</b>”<b class='flag-5'>RISC-V</b>生态推广奖

    提高RISC-V在Drystone测试中得分的方法

    Drystone 是一种常用的计算机性能基准测试,主要用来测量整数(非浮点)计算性能。 影响 RISC-V 在 Drystone 测试中得分的因素主要有以下几个: 处理器核心设计:处理器核心
    发表于 10-21 13:58

    公司RISC-V高性能CPU芯片获得权威认可

    近日,智公司自主研发的RISC-V高性能CPU芯片通过工信部直属中国电子技术标准化研究院赛西实验室检测,标志着智公司在RISC-V高性能
    的头像 发表于 06-16 17:32 1326次阅读

    Andes晶心科技携手proteanTecs,RISC-V内核带来性能和可靠监测

    解决方案全球领导者 proteanTecs 于今日宣布建立战略合作伙伴关系。达成此次合作后,两家公司的共同客户能够将 proteanTecs 的单晶片监测 IP 无缝集成至Andes晶心科技的
    的头像 发表于 04-01 10:44 1020次阅读

    科技携手芒科技发布RISC-V CPU系统仿真平台

    专业RISC-V处理器IP及解决方案公司科技与杭州芒科技深入合作,共同研发推出
    的头像 发表于 03-19 14:36 1365次阅读

    公司荣获RISC-V联盟2024年度IP创新奖

    近日,2025年中国RISC-V生态大会在北京举办,智公司作为中国开放指令(RISC-V)联盟会员单位之一受邀出席。会上,智公司RISC-V
    的头像 发表于 03-06 14:57 1239次阅读

    科技亮相RISC-V Day Tokyo 2025

    产品、行业领袖、开发者与生态伙伴。大家共同探索RISC-V架构的技术突破与产业应用,实现相互协作,推动RISC-V生态的开放与繁荣。
    的头像 发表于 03-03 14:07 1016次阅读

    科技邀您相约2025中国RISC-V生态大会

    2月27日至28日,2025中国RISC-V生态大会将在北京隆重举行。科技将出席此次会议并在“RISC-V AI分论坛”及“汽车芯片开源技术和检测认证分论坛”发表主题演讲。
    的头像 发表于 02-24 17:32 1187次阅读

    云集· 锁定北京|2月28日“开放·连接”玄铁 RISC-V 生态大会就等你

    各行业的“”势力伙伴、国内外 RISC-V 生态及社区伙伴参与分享,并带来最新的合作进展及落地创新产品! 同时,全天会议期间,大家将有机会了解玄铁软硬件全栈技术进程、“玄铁优选
    发表于 02-13 15:15

    RISC-V 领军企业 SiFive 成立中国分公司,中文名称定为“伍科技”

    进一步加强 SiFive 的市场推广,与国内合作伙伴携手开创更多可能。中国团队也将秉承 SiFive 的核心价值观,更多中国企业与开发者提供高效、创新的
    发表于 01-24 16:15

    对话科技胡振波:RISC-V车载客户已超过数十家

    基于RISC-V架构的车规级芯片产品。东风汽车代号为DF30,功能安全等级达到ASIL-D,其内核IP便来自于科技NA900系列。在ICCAD-Expo2024期
    的头像 发表于 01-10 17:52 1865次阅读
    对话<b class='flag-5'>芯</b><b class='flag-5'>来</b>科技胡振波:<b class='flag-5'>RISC-V</b>车载客户已超过数十家

    :打造RISC-V IP 2.0模式,加速AI、汽车领域的发展

    的发展以及的产品,独特价值和服务等话题与行业媒体进行了交流。   科技创始人胡振波   RISC-V
    的头像 发表于 01-03 11:32 5075次阅读
    <b class='flag-5'>芯</b><b class='flag-5'>来</b>:打造<b class='flag-5'>RISC-V</b> <b class='flag-5'>IP</b> 2.0模式,加速AI、汽车领域的发展

    首届RISC-V产业发展大会成功举办,赛昉携手产业伙伴共绘RISC-V新蓝图

    12月28日,由中国电子工业标准化技术协会RISC-V工作委员会(以下简称“RISC-V工作委员会”)主办的首届“RISC-V产业发展大会”在北京成功举办。作为推动RISC-V生态发展
    的头像 发表于 12-30 14:14 965次阅读
    首届<b class='flag-5'>RISC-V</b>产业发展大会成功举办,赛昉<b class='flag-5'>携手</b>产业<b class='flag-5'>伙伴</b>共绘<b class='flag-5'>RISC-V</b>新蓝图

    HighTec C/C++编译器套件全面支持RISC-V IP

    德国萨尔布吕肯,2024年12月5日——世界领先的汽车C/C++编译器解决方案提供商HighTec EDV Systeme GmbH宣布全面支持科技的RISC-V IP。HighT
    的头像 发表于 12-23 09:04 1997次阅读
    HighTec C/C++编译器套件全面支持<b class='flag-5'>芯</b><b class='flag-5'>来</b><b class='flag-5'>RISC-V</b> <b class='flag-5'>IP</b>