0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何优化PCB走线来减小回路电感和环路面积?

工程师邓生 来源:未知 作者:刘芹 2023-10-23 09:58 次阅读

如何优化PCB走线来减小回路电感和环路面积?

随着电路设计的复杂性和频率的不断提高,电路中的电感和环路造成的影响也越来越明显。因此,优化PCB走线以减小回路电感和环路面积已经成为了这个领域中的一项重要技术。本文将简要介绍优化PCB走线的技术,包括避免平行走线、追踪厚度匹配和选择合适的走线方式。

1. 避免平行走线

平行走线是造成回路电感和环路面积增加的一个主要原因。因此,一种能够减小平行走线的技术是使用“替换走线”。这种技术通过把平行的走线替换成交叉走线的方式来降低回路电感和环路面积。

如下图所示,假设A和B两条走线之间有一个间隔,如果我们将一条走线的位置微调一下,并让它穿过间隔,就可以使用替换走线的技术。通过这样的修改,我们可以减小回路电感和环路面积。

2. 追踪厚度匹配

追踪厚度不匹配也会成为产生回路电感和环路面积增加的一个原因。当一些通过连接的追踪的厚度不匹配时,会在连接处造成磁通密度的堆积,从而产生回路电感。

要避免这种情况的发生,我们需要做的就是匹配追踪的厚度。同时,我们也需要确保连接处的透镜孔的直径与连接器的引脚直径匹配,以确保匹配的厚度传递到连接器上。

3. 选择合适的走线方式

选择合适的走线方式也是减小回路电感和环路面积的一种重要技术。以下是几种常见的走线方式:

3.1 直角走线

在直角走线中,当两条追踪的路径相交时,它们形成直角。虽然这种方式可以节省空间,但它也会产生回路电感和环路面积增加的情况。

3.2 45度角走线

在45度角走线中,当两条追踪的路径相交时,它们形成一个45度的角。这种方式比直角走线更好,因为它可以减小回路电感和环路面积增加的情况。

3.3 曲线走线

在曲线走线中,通过使用弯曲的路径来连接两个点,可以使追踪更好地匹配,并减小回路电感和环路面积增加的情况。但是,这种方式也会占用更多的空间。

综上所述,优化PCB走线以减小回路电感和环路面积是电路设计的重要技术之一。为了达到最佳效果,我们需要避免平行走线、追踪厚度不匹配,并选择合适的走线方式。这些技术可以降低电路的损耗和干扰,从而提高系统的性能和稳定性。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 连接器
    +关注

    关注

    96

    文章

    12639

    浏览量

    133138
  • PCB走线
    +关注

    关注

    2

    文章

    128

    浏览量

    13820
收藏 人收藏

    评论

    相关推荐

    Buck电路PCB布局与设计要点分析

    回路也需要做到尽可能地占用较小的环路面积,来减少噪声的发射以及回路上的寄生参数。
    发表于 04-05 10:11 268次阅读
    Buck电路<b class='flag-5'>PCB</b>布局与设计要点分析

    AP5193 降压恒流IC LED电源车灯弱强光应用和PCB布线参考

    r=0.3。 ◆PCB 布线参考 1、路径线要粗,铺铜线最佳。 2、大电路回路面积以最短
    发表于 01-20 15:38

    PCB叠层设计优化ESD性能设计

    良好的PCB叠层设计能够为高速信号回流提供完整的路径,缩小信号环路面积,降低信号耦合静电放电噪声干扰的能力。良好的PCB叠层设计可以降低参考地平面寄生电感
    发表于 01-19 10:00 299次阅读
    <b class='flag-5'>PCB</b>叠层设计<b class='flag-5'>优化</b>ESD性能设计

    EMC之PCB设计技巧

    开关信号。如果可能的话,应使用接地信号保护它们。在多层PCB上,模拟线的布线应在一个接地层上,而开关线或高速
    发表于 12-19 09:53

    PCB线不要随便拉

    划重点!PCB线不要随便拉 盲目的拉线,拉了也是白拉! 有些小伙伴在pcb布线时,板子到手就是干,由于前期分析工作做的不足或者没做,导致后期处理时举步维艰。比如 电源
    发表于 12-12 09:23

    什么是环路面积?怎么减小走线的环路电感

    以下一些方法: 1. 缩小环路面积环路电感与电流路径所围成的面积成正比,因此缩小环路面积可以有效减小环
    的头像 发表于 11-09 09:30 1756次阅读

    什么是电路设计中的自感和互感?PCB走线的回路电感环路面积是什么?

    什么是电路设计中的自感和互感?PCB走线的回路电感环路面积是什么? 电路设计中的自感和互感是电磁学中非常重要的两个概念,它们在电路中起着重要的作用。电路中的自感和互感涉及到电流、磁感
    的头像 发表于 10-23 09:58 1033次阅读

    PCB中地线铺铜好还是线好点?

    PCB中地线,铺铜好还是线好点。是回路地,不是机壳地
    发表于 10-16 13:55

    碳化硅器件封装中的3个关键技术指标是什么

    板相结合,利用金属键合线将芯片上表面的连接到 PCB 板,控制换流回路PCB 层间,大大减小了电流回路面积,进而
    发表于 08-14 11:24 319次阅读
    碳化硅器件封装中的3个关键技术指标是什么

    一文搞定PCB元器件的布局布线

    地线回路规则,实际上也是为了尽量减小信号的回路面积,多见于一些比较重要的信号,如时钟信号,同步信号。 10、线闭环检查规则 防止信号
    发表于 06-28 10:05

    如果降低USB通信的辐射发射?

    ,并使用屏蔽罩或金属壳体包围电路,以减少辐射发射和抑制外部电磁干扰。 · 优化布线:优化USB线路的布线,尽量减少导线长度和面积。使用短而直接的导线,
    发表于 06-14 09:30

    如何降低dc to dc电路的辐射发射?

    的导线,减小回路面积环路面积,从而减少辐射发射。 · 使用抑制器件:在电路中使用抑制器件,如电源线抑制器、磁珠、滤波电感器等。这些器件可以帮助抑制高频噪声和辐射发射。 · 良好的接地
    发表于 06-12 14:26

    如何降低dc to dc电路的辐射发射?

    的导线,减小回路面积环路面积,从而减少辐射发射。 · 使用抑制器件:在电路中使用抑制器件,如电源线抑制器、磁珠、滤波电感器等。这些器件可以帮助抑制高频噪声和辐射发射。 · 良好的接地
    发表于 06-06 09:21

    PCB 如何设计防静电?一文带你读懂

    )按照高速电路设计理念进行布线; 4)避免在PCB边缘处理重要的信号线,如时钟、复位信号等; 5)所有PCB板的传导环路,包括电源和地线
    发表于 05-12 12:02

    PCB防静电设计的必要性

    )按照高速电路设计理念进行布线; 4)避免在PCB边缘处理重要的信号线,如时钟、复位信号等; 5)所有PCB板的传导环路,包括电源和地线
    发表于 05-12 11:52