Arm 推出全新 Arm IP Explorer 平台,该平台是一套由 Arm 提供的云平台服务,旨在为基于 Arm 架构设计系统的硬件工程师与 SoC 架构师,加速其 IP 选择和 SoC 设计,为 IP 选择流程带来跃阶式的效率提升,进而有效提高其开发和生产效率。
为了加快产品推向市场,抢占商机,能在 SoC 设计流程的任一环节中提速都至关重要。Arm 全新推出的 Arm IP Explorer 在针对用户选择 IP 的痛点进行流程优化,通过探索、设计和分享三方面的多样功能达到效率提升。
探索:
SoC 架构师及系统集成人员能够轻松且快速地访问所需的 Arm IP 信息,为 IP 选择做出数据驱动型决策。平台可提供不同 IP 之间的关键特性快速并排比较,突出显示不同 IP 的差异,从而大幅节省比较 IP 的时间。此外,Arm IP Explorer 还可以根据自定义工作负载性能模拟不同的配置,通过选择需要模拟的 CPU,设置其参数并上传工作负载,即可开始模拟,帮助架构师更高效地确定性能基准。
设计:
平台可协助用户理解并验证单个 IP 配置和整体 SoC 架构,通过在云端快速配置 Arm IP,灵活创建 SoC 设计框图并检查设计中的 IP 兼容性,从而优化设计质量。
分享:
通过与相关各方合作并输出相关报告,轻松实现从 IP 选择阶段向下一阶段的过渡。凭借 Arm IP Explorer 平台,用户可以设计更高质量的产品,并能更高效地进行项目管理,进而降低成本和缩短上市时间。
Arm IP Explorer 于 2022 年五月推出公开测试版本,该平台服务面向全产业开放,任何对 Arm IP 采用有兴趣的企业都可以提出访问申请。更多关于 Arm IP Explorer 信息,请点击阅读原文。
END
点击“阅读原文”,查看更多Arm IP Explorer信息
原文标题:全新 Arm IP Explorer 平台助力 SoC 架构师与设计厂商加速 IP 选择
文章出处:【微信公众号:安谋科技】欢迎添加关注!文章转载请注明出处。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
原文标题:全新 Arm IP Explorer 平台助力 SoC 架构师与设计厂商加速 IP 选择
文章出处:【微信号:Arm中国,微信公众号:安谋科技】欢迎添加关注!文章转载请注明出处。
相关推荐
IP
jf_62215197
发布于 :2024年04月25日 06:44:36
芯原股份宣布,赛昉科技成功将芯原的先进显示处理器IP DC8200应用于其基于RISC-V架构的量产SoC昉·惊鸿-7110中。JH-7110 SoC以其卓越的性能、低功耗和安全性,为
发表于 03-27 10:02
•206次阅读
IP DV的主要工作是根据IP的spec,提取testplan,搭建验证环境,收敛覆盖率。但是上述的过程多见于新的IP,对于已经成熟的IP,IP
发表于 03-21 10:02
•230次阅读
ARM在美国时间3月13日推出一系列汽车SoC IP,包括比英伟达H100还强的CPU内核架构Neoverse V3AE,
发表于 03-20 16:02
•619次阅读
(Dubhe-90)的高性能RISC-V众核子系统IP平台。
StarLink-700是赛昉科技自研的支持缓存一致性的Interconnect Fabric IP,是国内首款Mesh架构
发表于 11-29 13:37
IP5109移动电源soc
发表于 11-14 16:37
•0次下载
双方的共同客户可获取 Cadence 的全流程系统级设计验证和实现解决方案以及接口 IP,依托 Neoverse CSS 加速开发基于 Arm 的定制 SoC 中国上海,2023 年
发表于 10-25 10:40
•220次阅读
在选择数字IP时,客户的要求是否可以更大胆一些?答案是肯定的。SoC设计人员当然非常希望能够比较数字IP的PPA。然而这在很大程度上是不可能的,因为可用的数字通常不适用于个体用例,这样
发表于 09-15 09:34
•723次阅读
引言 在芯片设计中,IP设计(Intellectual Property design)和SOC设计(System on a Chip design)都是常用的设计方法。这两种设计方法都旨在将多个
发表于 08-24 10:10
•2233次阅读
汽车SoC半导体IP领域的顶级提供商Arasan推出了一个完全集成的解决方案:结合CANsec Acceleration IP的CAN-XL IP(适用于安全CAN总线事务)。 圣何塞
发表于 08-04 11:05
•599次阅读
本文件规定了芯片上系统(SoC)的最低安全要求多个市场。它主要适用于需要遵守各种安全性的芯片组设计者
要求。架构师、设计师和验证工程师可以使用此规范来支持该过程独立实验室的认证。
本
发表于 08-02 10:15
存储器、TCAM和GPIO,可以在各先进节点上提供行业领先的功耗、性能和面积(PPA) 新思科技车规级IP集成到三星的工艺中,有助于确保ADAS、动力总成和雷达SoC的长期运行并提高可靠性 三星工艺中集成了广泛的IP组合,并在新
发表于 07-26 17:40
•283次阅读
面向三星8LPU、SF5 (A)、SF4 (A)和SF3工艺的新思科技接口和基础IP,加速先进SoC设计的成功之路 摘要: 新思科技接口IP适用于USB、PCI Express、112
发表于 06-30 13:40
•357次阅读
开发低至2纳米工艺节点的SoC 新思科技验证系列产品,包括使用Arm快速模型的虚拟原型设计、以及硬件辅助验证和验证IP,可加快软件开发速度 经过流片验证的新思科技接口/安全
发表于 06-07 01:50
•409次阅读
如果没有经过深思熟虑的验证环境,验证团队会浪费大量时间在 SoC 级别重新创建验证环境以实现芯片级验证,因为他们不考虑重用最初开发的环境来验证其块级 IP。即使跨相同的抽象级别,也无法重用相同的验证IP和环境来支持仿真和仿真,也
发表于 05-29 10:13
•364次阅读
评论