0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

ADC噪声:时钟输入和相位噪声,第 2 部分

星星科技指导员 来源:ADI 作者:ADI 2023-06-30 16:59 次阅读

在本例中,我们将研究如何利用低抖动时钟发生器AD9643对双通道14位250 MSPS ADC进行计时。使用这些特定产品的常见时钟频率为9523.245 MHz,因此我们将为AD76使用30.72 MHz基准电压源(外部振荡器),并设置内部寄存器,为AD9523生成低抖动时钟输出。现在让我们回顾一下我们上次看到的抖动方程:

wKgZomSeoI-APCwDAAB4P5y74mk861.png

回想一下,我提到过,我们可以使用近似值来预测时钟源抖动对SNR的影响。我提到宽带相位噪声是最重要的。我们可以使用AD9523从10 MHz偏移到编码带宽(245.76 MHz)的宽带相位噪声来预测ADC的SNR,如图1所示。

wKgaomSeoJSAeZZuAAIifmErti0379.png

图1.编码带宽内的相位噪声近似

我从AD9523复制了在两种条件下产生的相位噪声图。第一个输出时钟频率为122.88 MHz,第二个输出时钟频率为184.32 MHz。现在我将做另一个近似值,尽管在术语上有点宽松。我将使用这两个图中的数据,并执行线性插值,以近似地估算出输出时钟频率为10.245 MHz时76 MHz偏移时的相位噪声。

图3.AD9523 相位噪声,fCLOCK = 184.32 MHz

输出频率为122.88 MHz时,相位噪声在158 MHz偏移时为-3307.10 dBc/Hz。同样,输出频率为184.32 MHz时,相位噪声为-156.2706 dBc/Hz。 执行线性插值时,输出频率为10.245 MHz的76 MHz偏移处的预期相位噪声为-154.21 dBc/Hz(如图1所示)。现在,我们将使用面积近似方程来获得积分相位噪声。

wKgaomSeoKOAOB9WAAC37hCK7-w612.png

现在我们有了我们需要的所有部分,但我们只缺少一个最终的方程式。我们需要计算这种抖动对AD9643SNR的影响。现在让我们看看这个等式是什么样子的,并插入我们所知道的。我们知道时钟频率和均方根抖动。根据AD9643数据手册,我们在71 MHz模拟输入频率下的SNR值为4.140 dBFS。让我们使用等式,看看结果是什么:

wKgaomSeoKiAAtAPAABjbqR5aSI322.png

因此,现在使用AD68为AD763计时,我们的预期SNR值为9643.9523 dBFS。最后的检查是在实验室中实际设置并检查我们的数字。让我们看一下图 4,看看我们是如何进行计算的。

wKgZomSeoK2AWAkuAAIv8gDDBrk220.png

图4.AD9523 时钟频率为AD9643,频率为245.76 MHz,fIN = 140.1 MHz

实验室结果显示 SNR 值为 68.848 dBFS:这是一个相当不错的结果!这告诉我们,我可能对AD9523的预期相位噪声有点悲观,但实际测量结果非常接近68.653 dBFS的预测值。再一次,很高兴看到预测结果和测量结果之间如此一致的结果。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 振荡器
    +关注

    关注

    28

    文章

    3518

    浏览量

    137639
  • adc
    adc
    +关注

    关注

    95

    文章

    5652

    浏览量

    539483
  • 时钟发生器
    +关注

    关注

    1

    文章

    169

    浏览量

    66966
收藏 人收藏

    评论

    相关推荐

    时钟噪声对于高速DAC相位噪声的影响

    在所有器件特性中,噪声可能是一个特别具有挑战性、难以掌握的设计课题。本文主要介绍时钟噪声对于高速DAC相位噪声的影响。
    发表于 07-28 09:35 981次阅读

    噪声?坏噪声?教你认识ADC输入噪声

    所有模数转换器(ADC)都有一定数量的折合到输入端的噪声——它被看作一种与无噪声ADC输入端串
    发表于 07-29 11:40 3.5w次阅读

    电源噪声时钟抖动对高速DAC相位噪声的影响的分析及管理

    接收器噪声)开始占主导地位。图9.相位噪声输入功率的关系最后简单说明一下新采样方案2× NRZ。AD9164 DAC系列器件引入了这种新采
    发表于 05-10 14:39

    DAC相位噪声测量改进以支持超低相位噪声DDS应用

    振荡器的贡献。图4b. 使用互相关方法测量DDS残余相位噪声。图4b显示的是使用互相关相位噪声分析的方法。这种情况下,DDS2和DDS3可以
    发表于 10-17 10:57

    电源噪声时钟抖动对高速DAC相位噪声的影响分析及管理

    归因于信号发生器。这一看法仅在合理范围内有效;在某一特定点,时钟的贡献会变得非常弱,以致于其他因素(如时钟接收器噪声)开始占主导地位。图9.相位噪声
    发表于 10-17 10:22

    什么是相位噪声?常见的相位噪声源有哪些?

    的图形:    步骤2:信号功率密度  所谓的噪声信号功率密度 。从开始到停止的图形的上边带,这称为“单边带”。    步骤3:噪声功率密度  现在,我们可以将单边带的绘制部分称为
    发表于 03-15 14:13

    测量较低时钟频率的相位噪声相位抖动

    衰减器,输入一个25MHz的时钟,并配置它,使我只改变一个(内部)输出分频因子2,以获得从800MHz到50MHz的频率。然后,我使用Agilent(现为是德科技)E5052B测量相位
    发表于 06-24 07:30

    时钟输入来改善ADC噪声

      任何通过时钟电路进入ADC噪声都能直接到达输出端。ADC中此电路的噪声机制可认为是一个混频器。当看到
    发表于 09-14 17:17 8次下载
    <b class='flag-5'>时钟</b><b class='flag-5'>输入</b>来改善<b class='flag-5'>ADC</b>的<b class='flag-5'>噪声</b>

    测量时钟频率的相位噪声相位抖动时出现的问题分析

    如果一个时钟的载波频率下降了N倍,那么我们预计相位噪声会减少20log(N)。例如,每个除以因子2的除法应该导致相位噪声减少20log(2)
    的头像 发表于 09-28 08:14 1w次阅读
    测量<b class='flag-5'>时钟</b>频率的<b class='flag-5'>相位</b><b class='flag-5'>噪声</b>和<b class='flag-5'>相位</b>抖动时出现的问题分析

    MT-004: ADC输入噪声面面观—噪声是利还是弊?

    MT-004: ADC输入噪声面面观—噪声是利还是弊?
    发表于 03-20 10:27 1次下载
    MT-004: <b class='flag-5'>ADC</b><b class='flag-5'>输入</b><b class='flag-5'>噪声</b>面面观—<b class='flag-5'>噪声</b>是利还是弊?

    残余相位噪声测量从外部噪声源中提取DUT噪声

    残余相位噪声测量消除了外部噪声源(如电源或输入时钟)的影响,而绝对相位噪声测量则包括来自这些源的
    的头像 发表于 02-02 11:55 1001次阅读

    ADC输入噪声:没有噪音是好噪音吗?

    所有模数转换器(ADC)都有一定量的输入参考噪声,建模为与无噪声ADC输入串联的
    发表于 02-03 16:08 1397次阅读
    <b class='flag-5'>ADC</b><b class='flag-5'>输入</b><b class='flag-5'>噪声</b>:没有噪音是好噪音吗?

    ADC噪声时钟输入相位噪声,第 1 部分

    这是为数不多的跨越围栏是有利的情况之一。目前市面上的许多时钟产品都指定器件的相位噪声,而不指定抖动。让我们来看看如何从相位噪声变为抖动。然后
    的头像 发表于 06-30 16:58 645次阅读
    <b class='flag-5'>ADC</b><b class='flag-5'>噪声</b>:<b class='flag-5'>时钟</b><b class='flag-5'>输入</b>和<b class='flag-5'>相位</b><b class='flag-5'>噪声</b>,第 1 <b class='flag-5'>部分</b>

    ADC噪声时钟输入如何提供帮助

    通过时钟电路进入ADC的任何噪声都可能直接进入输出。ADC中涉及该电路的噪声机制可以被认为是混频器。在查看
    的头像 发表于 06-30 17:00 557次阅读
    <b class='flag-5'>ADC</b><b class='flag-5'>噪声</b>:<b class='flag-5'>时钟</b><b class='flag-5'>输入</b>如何提供帮助

    相位噪声定义 相位噪声来源 相位噪声对信号的影响

    ,包括电路稳定性不良、时钟补偿误差、温度变化、电磁干扰等。相位噪声对信号有着广泛的影响,包括降低信号的频谱纯度、引起功率泄露、产生频率副瓣、导致系统误码率的提高等。 抖动是指信号的周期性变化,通常表现为时间轴上信号
    的头像 发表于 01-29 13:54 305次阅读