0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计时电容如何摆放?

liuhezhineng 来源:硬件十万个为什么 2023-05-29 10:26 次阅读

电容在高速 PCB 设计中起着重要的作用,通常也是 PCB 上用得最多的器件。在 PCB 中,电容通常分为滤波电容、去耦电容、储能电容等。

1 电源输出电容,滤波电容

我们通常把电源模块输入、输出回路的电容称为滤波电容。简单理解就是,保证输入、输出电源稳定的电容。在电源模块中,滤波电容摆放的原则是“先大后小”。如图2.48.1所示,滤波电容按箭头方向先大后小摆放。

182af95a-fbbf-11ed-90ce-dac502259ad0.png

电源设计时,要注意走线和铜皮足够宽、过孔数量足够多,保证通流能力满足需求。宽度和过孔数量结合电流大小来评估。

电源输入电容

1850c284-fbbf-11ed-90ce-dac502259ad0.png

电源输入电容与开关环路形成一个电流环。这个电流环路的变化幅度大,Iout的幅度。频率是开关频率。DCDC芯片开关过程中产生,这个电流环产生的电流的变化,包含了较快的di/dt。

同步BUCK的方式,续流路径要经过芯片的GND管脚,输入电容要接在芯片的GND和Vin之间,路径竟可能的短粗。

18603ce6-fbbf-11ed-90ce-dac502259ad0.png

这个电流环面积足够的小,这个电流环对外辐射就会越好。

2 去耦电容

高速 IC的电源引脚需要足够多的去耦电容,最好能保证每个引脚有一个。实际设计中,如果没有空间摆放去耦电容,则可以酌情删减。

IC 电源引脚的去耦电容的容值通常会比较小,如 0.1μF、0.01μF 等;对应的封装也比较小,如0402封装、0603封装等。在摆放去耦电容时,应注意以下几点。

(1)尽可能靠近电源引脚放置,否则可能起不到去耦作用。理论上讲,电容有一定的去耦半径范围,所以应严格执行就近原则。

(2)去耦电容到电源引脚引线尽量短,而且引线要加粗,通常线宽为8~15mil(1mil = 0.0254mm)。加粗目的在于减小引线电感,保证电源性能。

(3)去耦电容的电源、地引脚从焊盘引出线后,就近打孔,连接到电源、地平面上。该引线同样要加粗,过孔尽量用大孔,如能用孔径10mil 的孔,就不用8mil的孔。

(4)保证去耦环路尽量小。去耦电容常见的摆放示例如图2.48.2~图2.48.4所示。图2.48.2~图2.48.4所示是SOP封装的IC去耦电容的摆放方式,QFP等封装的与此类似。

1885ad78-fbbf-11ed-90ce-dac502259ad0.png

常见的 BGA封装,其去耦电容通常放在 BGA下面,即背面。由于 BGA 封装引脚密度大,因此去耦电容一般放的不是很多,但应尽量多摆放一些,如图2.48.5所示。

18a6a7d0-fbbf-11ed-90ce-dac502259ad0.png

3、储能电容

储能电容的作用就是保证IC在用电时,能在最短的时间内提供电能。储能电容的容值一般比较大,对应的封装也比较大。在PCB中,储能电容可以离器件远一些,但也不能太远,如图2.48.6所示。常见的储能电容扇孔方式,如图2.48.7所示。

18c8340e-fbbf-11ed-90ce-dac502259ad0.png

电容扇孔、扇线原则如下。

(1)引线尽量短且加粗,这样有较小的寄生电感。

(2)对于储能电容,或者过电流比较大的器件,打孔时应尽量多打几个。

(3)当然,电气性能最好的扇孔是盘中孔。实际需要综合考虑

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4220

    文章

    22472

    浏览量

    385778
  • 滤波电容
    +关注

    关注

    8

    文章

    436

    浏览量

    39766
  • PCB设计
    +关注

    关注

    392

    文章

    4572

    浏览量

    83227
  • 去耦电容
    +关注

    关注

    11

    文章

    307

    浏览量

    22189
  • 储能电容
    +关注

    关注

    0

    文章

    9

    浏览量

    5959

原文标题:PCB设计时电容如何摆放?

文章出处:【微信号:PCB电子电路技术,微信公众号:PCB电子电路技术】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    PCB设计时如何摆放元器件?

    在设计PCB时,设置电路板轮廓后,需要将元器件调用到工作区。将元器件摆放到合适位置后,再进行布线的工作,并伴随着元器件位置的微调。
    发表于 12-06 09:15 2742次阅读

    PCB布线技巧:去耦电容摆放

    为什么设计PCB电容要就近摆放呢,等看了资料后就能了解一些,可是网上的资料很杂散,很少能找到一个很全方面讲解的。下面这些内容是我转载的一篇关于电容去耦半径的讲解,相信你看了之后可以很牛
    发表于 07-26 11:30 5615次阅读

    PCB设计中丝印的要求及摆放

    PCB丝印的方向性要求是什么?通常采用的丝印字符尺寸是多少?带着这两个问题,我们今天讲解的是PCB设计中丝印的要求及摆放。丝印基本要求打开丝印(如下图)步骤:1.Display--color
    发表于 12-01 10:38

    高速PCB设计系列基础知识66 | PCB设计中丝印的要求及摆放

    PCB丝印的方向性要求是什么?通常采用的丝印字符尺寸是多少?带着这两个问题,我们来了解PCB设计中丝印的要求及摆放。丝印基本要求打开丝印(如下图)步骤:1. Display--color
    发表于 12-05 10:25

    PCB设计电容

    1.PCB设计电容的结构和特性给导体加电位,导体就带上电荷。但对于相同的电位,导体容纳电荷的数量却因它本身结构的不同而不同。导体能够容纳电荷的能力称为PCB设计电容。 通常,某导体
    发表于 08-13 10:49

    滤波电路的PCB设计注意事项

    一、电源滤波技术:常用的滤波措施有:去耦电容、电感、磁珠等。常用的滤波场景有:电源滤波、接口滤波等。在进行PCB设计时,滤波器件的摆放位置相当关键,对于电容类去耦的滤波原则是靠近滤波区
    发表于 11-11 08:03

    电容在高速PCB设计中该如何摆放呢?

    输入、输出回路的电容称为滤波电容。简单理解就是,保证输入、输出电源 稳定的电容。在电源模块中,滤波电容摆放的原则是“先大后小”。如图2.48
    发表于 04-20 10:32

    PCB布线技巧之去耦电容摆放

    PCB布线技巧之去耦电容摆放,学习资料,感兴趣的可以看看。
    发表于 10-26 15:28 0次下载

    高速PCB设计电容的应用

    高速PCB设计电容的应用
    发表于 01-28 21:32 0次下载

    PCB设计时应该注意检查什么

    PCB设计时记住148个检查项目,提升你的效率!
    的头像 发表于 08-20 08:42 3218次阅读

    如何进行电源模块的PCB设计

    电源模块PCB设计PCB设计师的入门技能,如何进行电源模块的PCB设计?有以下几个要点: 1、找到输入和输出的功率回路。 (电感按照电流摆放图) 2、以IC为基准,将输出电感按照电流
    的头像 发表于 01-27 12:34 3478次阅读
    如何进行电源模块的<b class='flag-5'>PCB设计</b>?

    ESP WROOM 02 PCB设计和模组摆放指南

    电子发烧友网站提供《ESP WROOM 02 PCB设计和模组摆放指南.pdf》资料免费下载
    发表于 09-23 09:39 2次下载
    ESP WROOM 02 <b class='flag-5'>PCB设计</b>和模组<b class='flag-5'>摆放</b>指南

    PCB设计为什么电容要就近摆放?

    一站式PCBA智造厂家今天为大家讲讲PCB设计时电容如何摆放?PCB设计过程中电容作用及摆放位置
    的头像 发表于 10-20 09:17 602次阅读

    为什么PCB设计时要考虑热设计?

    为什么PCB设计时要考虑热设计? PCB(Printed Circuit Board)设计是指通过软件将电路图转化为PCB布局图,以导出一个能够输出到电路板的文件。在进行电路设计时,我
    的头像 发表于 10-24 09:58 384次阅读

    PCB设计时处理去耦电容和旁路电容的注意事项

    本篇介绍PCB设计时处理去耦电容和旁路电容的注意事项。   去耦电容(另见退耦电容、缓冲电容
    的头像 发表于 11-21 15:33 467次阅读