0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

信号完整性之差分信号(一)

CHANBAEK 来源:从狒狒进化到硬件工程师 作者:李晓晶(Sem.li) 2023-05-06 16:02 次阅读

1什么是差分信号

差分信号是指利用两个输出驱动pin去驱动两根传输线。这两根传输线,一根传输信号,另一根传输它的互补信号。接收端看到的信号是这两条传输线上的信号压差。差分对就是用来传输一对差分信号,并且存在耦合关系的传输线。例如LVDS就是一种常见的低压差差分信号。

差分信号和单端信号比较,有如下特点:

(1)差分信号的总dI/dt比单端信号少,降低EMI噪声和轨道塌陷。

(2)差分信号在一对紧耦合差分传输线上传输,对返回路径的依赖没那么大。

(3)同样的,差分信号在通过连接器、接插件时,对返回路径要求也没那么高。(单端信号通过连接器、接插件时,受制于返回路径的影响,可以看上一篇文章)。

(4)使用差分线可以实现远距离差分信号的传输。

(5)差分信号的缺点是,如果设计不恰当,在差分信号线上有共模信号存在,会带来额外的EMI问题。

(6)传输同样的数据,差分信号需要2根信号线。这意味着电路连接更多、所需PCB面积更大。

下图是一对差分信号。差分线+和GND之间信号电压是V1,差分线-和GND之间信号电压是V2。差分线之间的电压是Vdiff

poYBAGRWCM6AYFJsAACElYhUeFw439.png

差模信号:Vdiff=V1-V2

共模信号:Vcomm=1/2*(V1+V2)

V1=Vcomm+1/2*Vdiff

V2=Vcomm-1/2*diff

这些信号和公式可以用来描述任何一对传输线上的信号,即使它们本身不是同一组差分对信号。

下图是某芯片的LVDS信号定义和其测试波形。

pYYBAGRWCOiACa7-AAF2yy1x3AA772.png

poYBAGRWCPqAImbHAADePmMmRbo189.png

理论上共模信号是恒定的。但实际上,因为PCB设计、线缆的差异等,都会引起共模信号的改变,并且带来两个问题。

(1)当共模信号过高时,负载端差分接收器的输入放大器会饱和,使之不能准确读取差分信号电压值。

(2)当共模信号有变化时,会引起EMI问题。

2差分对

上面提到差分对就是用来传输一对差分信号,并且存在耦合关系的传输线。理论上说,任何两条传输线都可以构成一个差分对。下图是几种差分对。

poYBAGRWCQyAEpWsAAC9JF-jb6Q927.png

虽然任何两条传输线都可以构成一个差分对,但是真正的差分信号,为了确保信号完整性,还是需要仔细设计:

(1)差分对的横截面积需要恒定不变,确保有恒定的阻抗。它们可以保证信号反射和失真最小。

(2)差分信号的长度要一致,目的是确保每根线上的时延相同。如果差分对的长度不同,会造成差分信号有时延和skew问题,进而导致共模噪声出现。

(3)差分对的两条线要完全对称。例如两条线的线宽、两条线到介质层的距离要完全相同。再例如果一条线上有测试焊盘,另一条线上没有测试焊盘,这种不对称就会带来共模信号。

(4)差分对的两条线可以不耦合(这并不常见)。没有耦合的差分线对抗噪声的能力会下降。差分线间的耦合程度越强,差分信号就越不容易受到干扰。

(5)差分对信号的最重要电气特性就是差分阻抗。

3无耦合的差分对阻抗

(一)无耦合的差分对阻抗

差分信号的阻抗是差分信号电压和电流的比值。

什么样的差分对算是无耦合的差分对?为了使差分对的耦合降到最小,需要拉大差分对之间的距离,足够大的距离使差分对之间没有耦合。例如差分对的线间距至少是线宽的2倍,此时它们之间的耦合关系就不大了。

假设差分线中的每根单端线的单端阻抗Z0=50Ω,每根单端线和地平面(返回路径)之间的电压差是Vo,流过每根单端线和返回路径的电流是Io,它们之间的关系是

Io=Vo/Zo

因为差分线上的信号是反向的。针对差分线+,假设它的信号是从0V跳变到1V;同时差分线-上,它的信号是从1V跳变到0V。每根线都有一个电流。

流过差分线+的电流是Io=1V/50Ω=20mA。流过差分线-的电流也是20mA,只是电流方向和前者相反。差分线+和差分线-之间的差分信号压差是1V-(-1V)=2V。差分信号的阻抗是

Zdiff=Vdiff/Io=2V/20mA=100Ω=2*Zo

看起来差分阻抗是单独阻抗的2倍,当然这仅仅针对无耦合关系的差分对。

(二)无耦合的差分对端接

差分信号从源端传输到负载端,如果负载端阻抗很大。差分信号会反射回源端,多次反射就会带来振铃问题,影响信号质量。如下图中U1是一颗SOC,U2是一颗DDR。TL1和TL2是SOC和DDR之间的CLK+和CLK-传输线。

当R3不连接时,由于差分信号在差分传输线上来回反射,会造成信号有振铃。

pYYBAGRWCTCAGun2AAC52-Y5qxA171.png

如下图是U2上的CLK+、CLK-、CLK+和CLK-的差分信号波形。

poYBAGRWCUGAUDQWAACZfqJ4fBo650.png

修改电路和PCB,使R3=Zdiff=100欧姆,并且让R3靠近DDR的时钟pin放置时(图中R3接入网络),信号质量明显变好。

poYBAGRWCVKACEWrAADLBfaXNZA863.png

pYYBAGRWCWGAbXAOAABxuR_-4Rg631.png

再例如TI的串行器DU90UB947。它是一颗接收来自SOC的LVDS信号,再将其转换成FPD-LINK信号,通过同轴电缆或者双绞线传输出的芯片。在汽车中控和仪表显示中,用来连接Head unit和中控屏幕或者仪表屏幕。在947的spec中就提到设计SOC和947之间的LVDS信号时,需要在靠近947那边布置100欧姆匹配电阻

pYYBAGRWCXCAHulWAADIm8jeZf0708.png

pYYBAGRWCXyAJgKpAAFlYkVnE5w253.png

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 连接器
    +关注

    关注

    96

    文章

    12660

    浏览量

    133152
  • 信号完整性
    +关注

    关注

    65

    文章

    1337

    浏览量

    94921
  • 传输线
    +关注

    关注

    0

    文章

    355

    浏览量

    23771
  • 差分信号
    +关注

    关注

    3

    文章

    332

    浏览量

    27280
  • GND
    GND
    +关注

    关注

    2

    文章

    512

    浏览量

    38071
收藏 人收藏

    评论

    相关推荐

    PCB Layout and SI 信号完整性 问答专家解答(经典资料18篇)

    ) 差分信号(Differential Signal)几个常见设计误区 PCB Layout and SI 问答专家解答(经典资料) 信号完整性些基本概念 什么是差
    发表于 12-25 09:49

    信号完整性分析与设计

    信号完整性分析与设计信号完整性设计背景???什什么是信号完整D??信
    发表于 09-12 10:20

    信号完整性分析

    很不错的信号完整性教材。其实EMC、EMI问题最终都是信号完整性问题。
    发表于 12-09 22:49

    高速信号的电源完整性分析

    高速信号的电源完整性分析在电路设计中,设计好个高质量的高速PCB板,应该从信号完整性(SI——Signal Integrity)和电源
    发表于 08-02 22:18

    信号完整性

    做了电路设计有段时间,发现信号完整性不仅需要工作经验,也需要很强的理论指导,坛友能提供信号完整性
    发表于 02-14 14:43

    信号完整性是什么

    本文主要介绍信号完整性是什么,信号完整性包括哪些内容,什么时候需要注意信号完整性问题?
    发表于 01-25 06:51

    信号完整性与电源完整性的相关资料分享

    的1在接收器中看起来就像 1(对0同样如此)。在电源完整性中,重点是确保为驱动器和接收器提供足够的电流以发送和接收1和0。因此,电源完整性可能会被认为是信号完整性
    发表于 11-15 07:37

    信号完整性为什么写电源完整性

    先说下,信号完整性为什么写电源完整性? SI 只是针对高速信号的部分,这样的理解没有问题。如果提高认知,将SI 以大类来看,SI&PI&E
    发表于 11-15 06:32

    详解信号完整性与电源完整性

    完整性中,重点是确保为驱动器和接收器提供足够的电流以发送和接收1和0。因此,电源完整性可能会被认为是信号完整性个组成部分。实际上,它们都
    发表于 11-15 06:31

    何为信号完整性信号完整性包含哪些

    何为信号完整性信号完整性(Signal Integrity,简称SI)是指在信号线上的信号质量
    发表于 12-30 08:15

    信号完整性之差分信号(二)

    PCB上的带状线,它们之间的线距和耦合度关系如下图。可以看出,随着两条信号线之间的距离减小,耦合度会增加。不过即使线间距在1倍线宽的情况下,耦合度也只有15%。而当线间距是3倍线宽时,耦合度只有1%,再往后基本就可以忽略了。
    的头像 发表于 05-06 16:06 3406次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>之差</b><b class='flag-5'>分信号</b>(二)

    信号完整性之差分信号(三)

    之前提到过,在一对差分传输线上有可能出现几种不同的信号状态。如下图。我们把情况二称为传输线的奇模状态,把情况三称为传输线的偶模状态。
    的头像 发表于 05-09 16:44 1892次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>之差</b><b class='flag-5'>分信号</b>(三)

    信号完整性之差分信号(四)

    在差分传输中,所有信息都由差分信号来传送。保证差分信号质量很关键。
    的头像 发表于 05-09 16:45 1276次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b><b class='flag-5'>之差</b><b class='flag-5'>分信号</b>(四)

    信号完整性基础--差分信号(二)

    分信号是共模信号和差模信号的叠加,理想情况下共模信号是恒定的。
    的头像 发表于 06-09 09:08 2199次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>基础--差<b class='flag-5'>分信号</b>(二)

    信号完整性基础--差分信号(一)

    本章我们开始《信号完整性基础》 系列第五章节差分信号相关知识的讲解。随着信号速率的不断提高,传统并行接口的应用挑战越来越大,基于差分信号的S
    的头像 发表于 06-09 10:37 3417次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>完整性</b>基础--差<b class='flag-5'>分信号</b>(一)