0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

因芯片NC引脚线路导致RE测试超标问题案例

svKS_EMCjishufu 来源:深圳市赛盛技术有限公司 2023-04-28 16:39 次阅读

bd8aecac-d824-11ed-bfe3-dac502259ad0.png

bdb36c54-d824-11ed-bfe3-dac502259ad0.png

bdbe4174-d824-11ed-bfe3-dac502259ad0.png

bdcb8d66-d824-11ed-bfe3-dac502259ad0.png

be014460-d824-11ed-bfe3-dac502259ad0.png

be6e2bac-d824-11ed-bfe3-dac502259ad0.png

be8c3e1c-d824-11ed-bfe3-dac502259ad0.png

be982d30-d824-11ed-bfe3-dac502259ad0.png

beee4c92-d824-11ed-bfe3-dac502259ad0.png

bf37a04a-d824-11ed-bfe3-dac502259ad0.png

bf410978-d824-11ed-bfe3-dac502259ad0.png

bf4f8c28-d824-11ed-bfe3-dac502259ad0.png

bff539de-d824-11ed-bfe3-dac502259ad0.png

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    447

    文章

    47819

    浏览量

    409192
  • 测试
    +关注

    关注

    8

    文章

    4455

    浏览量

    125128
  • 线路
    +关注

    关注

    2

    文章

    125

    浏览量

    20755
  • NC
    NC
    +关注

    关注

    0

    文章

    19

    浏览量

    13982
  • 引脚
    +关注

    关注

    16

    文章

    1045

    浏览量

    48970

原文标题:【电磁兼容知识要点分享】因芯片NC引脚线路导致RE测试超标问题案例

文章出处:【微信号:EMCjishufuwu,微信公众号:深圳市赛盛技术有限公司】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    将ADP7102的NC(第4引脚)接地的话会导致没有电压输出吗?

    将ADP7102的NC(第4引脚)接地的话会导致没有电压输出吗?数据手册上标记的是“NO CONNECT.DO NOT CONNECT TO THIS PIN.”而在做板时已经将其接地,现在
    发表于 01-09 07:34

    RE超标如何解决?

    本帖最后由 anflower 于 2016-12-6 17:56 编辑 1、控制电机PWM信号为10KHz现在RE测试还有超标,请各位大神指教!此图为示波器测量图1、紫色为电机两端波形2、黄色为输入电源两端波形3、橙色和蓝
    发表于 12-06 17:51

    请问MCO2引脚设置为输出后电磁兼容性是不是会有谐波超标

    STM32F207 芯片,外接8M晶振,倍频到96M工作,MCO2引脚本来预留得给以太网芯片提供时钟的,但是现在没有接那块电路,,初始化的时候开启了那个引脚的输出,现在
    发表于 11-30 09:51

    LIN芯片低频发射超标如何整改?

    小弟最近做试验(RE)发现,发现低频发射超标,经常排查是LIN通信芯片,在20KHZ时,超标5dB。请问各位有没有思路如何进行整改?
    发表于 01-04 08:55

    RE测试高频谐波超标该如何调整?

    系统主要就是2个网口,RGMII接口,跑100M,所以时钟和信号都是25M,但是FPGA内部时钟是125M。 做RE测试的时候,发现125M的3/5/7次谐波超标。。。 已经改过网口的时钟幅度,能小一点点,但还是超。 调整RGM
    发表于 04-16 10:29

    RE整改实例分析

    我司某款产品做摸底测试时,发现RE超标,主要表现为单频点: 根据RE实验报告来看,根据干扰频点及现象可以怀疑是有时钟等谐振频率造成的,经过查看原理图,网络交换
    发表于 05-21 10:41

    EMC辐射发射超标整改

    产品内部包含一个工作频率为13.56Mhz的RFID模块,在RE测试时,其倍频点135.6M超标,不想问整改,我想问的是135.6M是怎么产生的?有哪些因素会导致频率发生倍频?
    发表于 09-18 21:39

    DC/DC电源模块滤波器进行整机测试RE超标

    求教各位高手,我们给DC/DC电源模块做外围滤波电路,现在把电源安装在客户的负载上进行整机测试RE超标,请各位高手帮忙看看问题在哪。
    发表于 10-29 09:11

    测试布置不规范导致RE102测试FAIL案例

    测试布置不规范导致RE102测试FAIL案例
    的头像 发表于 06-10 16:46 714次阅读
    因<b class='flag-5'>测试</b>布置不规范<b class='flag-5'>导致</b><b class='flag-5'>RE</b>102<b class='flag-5'>测试</b>FAIL案例

    【电磁兼容知识要点分享】因芯片NC引脚线路导致RE测试超标问题案例

    【电磁兼容知识要点分享】因芯片NC引脚线路导致RE测试
    的头像 发表于 04-14 09:29 648次阅读
    【电磁兼容知识要点分享】因<b class='flag-5'>芯片</b><b class='flag-5'>NC</b><b class='flag-5'>引脚</b><b class='flag-5'>线路</b><b class='flag-5'>导致</b><b class='flag-5'>RE</b><b class='flag-5'>测试</b><b class='flag-5'>超标</b>问题案例

    【电磁兼容技术案例分享】因测试布置不规范导致RE102测试FAIL案例

    【电磁兼容技术案例分享】因测试布置不规范导致RE102测试FAIL案例
    的头像 发表于 07-31 16:58 1906次阅读
    【电磁兼容技术案例分享】因<b class='flag-5'>测试</b>布置不规范<b class='flag-5'>导致</b><b class='flag-5'>RE</b>102<b class='flag-5'>测试</b>FAIL案例

    某风机产品因空间耦合导致CE测试超标问题案例

    某风机产品因空间耦合导致CE测试超标问题案例
    的头像 发表于 08-06 10:28 350次阅读
    某风机产品因空间耦合<b class='flag-5'>导致</b>CE<b class='flag-5'>测试</b><b class='flag-5'>超标</b>问题案例

    某风机产品因空间耦合导致CE测试超标问题案例

    某风机产品因空间耦合导致CE测试超标问题案例
    的头像 发表于 08-05 08:20 483次阅读
    某风机产品因空间耦合<b class='flag-5'>导致</b>CE<b class='flag-5'>测试</b><b class='flag-5'>超标</b>问题案例

    为什么晶振布置在PCB边缘时会导致辐射超标

    为什么晶振布置在PCB边缘时会导致辐射超标,而向板内移动后,可以使辐射发射测试通过呢? 晶振是电子产品中十分常见的元件,它的主要作用是提供一种稳定的时钟信号,使得电路能够正常运转。然而,在实际
    的头像 发表于 10-31 10:42 647次阅读

    【电磁兼容技术案例分享】某控制器RE超标问题整改案例

    【电磁兼容技术案例分享】某控制器RE超标问题整改案例
    的头像 发表于 03-06 08:16 598次阅读
    【电磁兼容技术案例分享】某控制器<b class='flag-5'>RE</b><b class='flag-5'>超标</b>问题整改案例