0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何避免PCB设计时出现电磁问题

jf_iZR6mdqV 来源:电子设计联盟 2023-02-06 14:07 次阅读

电磁兼容性(EMC)及关联的电磁干扰(EMI)历来都需要系统设计工程师擦亮眼睛,在当今电路板设计和元器件封装不断缩小、OEM要求更高速系统的情况下,这两大问题尤其令PCB布局和设计工程师头痛。

EMC与电磁能的产生、传播和接收密切相关,PCB设计中不希望出现EMC。电磁能来自多个源头,它们混合在一起,因此必须特别小心,确保不同的电路、走线、过孔和PCB材料协同工作时,各种信号兼容且不会相互干扰。


另一方面,EMI是由EMC或不想要的电磁能产生的一种破坏性影响。在这种电磁环境下,PCB设计人员必须确保减少电磁能的产生,使干扰最小。

避免在PCB设计中出现电磁问题的7个技巧

技巧1:PCB接地

降低EMI的一个重要途径是设计PCB接地层。第一步是使PCB电路板总面积内的接地面积尽可能大,这样可以减少发射、串扰和噪声。将每个元器件连接到接地点或接地层时必须特别小心,如果不这样做,就不能充分利用可靠的接地层的中和效果。

一个特别复杂的PCB设计有几个稳定的电压。理想情况下,每个参考电压都有自己对应的接地层。但是,如果接地层太多会增加PCB的制造成本,使价格过高。折衷的办法是在三到五个不同的位置分别使用接地层,每一个接地层可包含多个接地部分。这样不仅控制了电路板的制造成本,同时也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系统十分重要。在多层PCB中,最好有一个可靠的接地层,而不是一个铜平衡块(copper thieving)或散乱的接地层,因为它具有低阻抗,可提供电流通路,是最佳的反向信号源。

信号返回地面的时长也非常重要。信号往返于信号源的时间必须相当,否则会产生类似天线的现象,使辐射的能量成为EMI的一部分。同样,向/从信号源传输电流的走线应尽可能短,如果源路径和返回路径的长度不相等,则会产生接地反弹,这也会产生EMI。

5fac509a-a556-11ed-bfe3-dac502259ad0.png

如果信号进出信号源的时间不同步,则会产生类似天线的现象,从而辐射能量,引起EMI

技巧2:区分EMI

由于EMI不同,一个很好的EMC设计规则是将模拟电路和数字电路分开。模拟电路的安培数较高或者说电流较大,应远离高速走线或开关信号。如果可能的话,应使用接地信号保护它们。在多层PCB上,模拟走线的布线应在一个接地层上,而开关走线或高速走线应在另一个接地层。因此,不同特性的信号就分开了。

有时可以用一个低通滤波器来消除与周围走线耦合的高频噪声。滤波器可以抑制噪声,返回稳定的电流。将模拟信号和数字信号的接地层分开很重要。由于模拟电路和数字电路有各自独特的特性,将它们分开至关重要。数字信号应该有数字接地,模拟信号应该终止于模拟接地。

在数字电路设计中,有经验的PCB布局和设计工程师会特别注意高速信号和时钟。在高速情况下,信号和时钟应尽可能短并邻近接地层,因为如前所述,接地层可使串扰、噪声和辐射保持在可控制的范围。

数字信号也应远离电源平面。如果距离很近,就会产生噪声或感应,从而削弱信号。

技巧3:串扰走线是重点

走线对确保电流的正常流动特别重要。如果电流来自振荡器或其它类似设备,那么让电流与接地层分开,或者不让电流与另一条走线并行,尤其重要。两个并行的高速信号会产生EMC和EMI,特别是串扰。必须使电阻路径最短,返回电流路径也尽可能短。返回路径走线的长度应与发送走线的长度相同。

对于EMI,一条叫做“侵犯走线”,另一条则是“受害走线”。电感和电容耦合会因为电磁场的存在而影响“受害”走线,从而在“受害走线”上产生正向和反向电流。这样的话,在信号的发送长度和接收长度几乎相等的稳定环境中就会产生纹波。

在一个平衡良好、走线稳定的环境中,感应电流应相互抵消,从而消除串扰。但是,我们身处不完美的世界,这样的事不会发生。因此,我们的目标是必须将所有走线的串扰保持在最小水平。如果使并行走线之间的宽度为走线宽度的两倍,则串扰的影响可降至最低。例如,如果走线宽度为5密耳,则两条并行走线之间的最小距离应为10密耳或更大。

随着新材料和新的元器件不断出现,PCB设计人员还必须继续应对电磁兼容性和干扰问题。

技巧4:去耦电容

去耦电容可减少串扰的不良影响,它们应位于设备的电源引脚和接地引脚之间,这样可以确保交流阻抗较低,减少噪声和串扰。为了在宽频率范围内实现低阻抗,应使用多个去耦电容。

放置去耦电容的一个重要原则是,电容值最小的电容器要尽可能靠近设备,以减少对走线产生电感影响。这一特定的电容器尽可能靠近设备的电源引脚或电源走线,并将电容器的焊盘直接连到过孔或接地层。如果走线较长,请使用多个过孔,使接地阻抗最小。

技巧5:避免90°角

为降低EMI,应避免走线、过孔及其它元器件形成90°角,因为直角会产生辐射。在该角处电容会增加,特性阻抗也会发生变化,导致反射,继而引起EMI。要避免90°角,走线应至少以两个45°角布线到拐角处。

技巧6:谨慎使用过孔

在几乎所有PCB布局中,都必须使用过孔在不同层之间提供导电连接。PCB布局工程师需特别小心,因为过孔会产生电感和电容。在某些情况下,它们还会产生反射,因为在走线中制作过孔时,特性阻抗会发生变化。

同样要记住的是,过孔会增加走线长度,需要进行匹配。如果是差分走线,应尽可能避免过孔。如果不能避免,则应在两条走线中都使用过孔,以补偿信号和返回路径中的延迟。

技巧7:电缆/物理屏蔽

承载数字电路和模拟电流的电缆会产生寄生电容和电感,引起很多EMC相关问题。如果使用双绞线电缆,则会保持较低的耦合水平,消除产生的磁场。对于高频信号,必须使用屏蔽电缆,其正面和背面均接地,消除EMI干扰。

物理屏蔽是用金属封装包住整个或部分系统,防止EMI进入PCB电路。这种屏蔽就像是封闭的接地导电容器,可减小天线环路尺寸并吸收EMI。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 信号
    +关注

    关注

    11

    文章

    2643

    浏览量

    75403
  • PCB设计
    +关注

    关注

    392

    文章

    4572

    浏览量

    83246
  • emc
    emc
    +关注

    关注

    165

    文章

    3647

    浏览量

    181204

原文标题:如何避免PCB设计时出现电磁问题

文章出处:【微信号:电子设计联盟,微信公众号:电子设计联盟】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    经典PCB设计评审规范

    避免PCB设计时出现问题,由PCB设计评审规范制作的检查表。
    发表于 12-11 11:06

    如何在PCB设计避免出现电磁问题

    PCB设计中,电磁兼容性(EMC)及关联的电磁干扰(EMI)历来是让工程师们头疼的两大问题,特别是在当今电路板设计和元器件封装不断缩小、OEM要求更高速系统的情况下。本文给大家分享如何在PC
    发表于 02-01 07:42

    PCB设计需要避免哪些问题?

    PCB设计需要避免得5个问题
    发表于 03-17 07:18

    如何避免PCB设计出现电磁问题

    。另一方面,EMI是由EMC或不想要的电磁能产生的一种破坏性影响。在这种电磁环境下,PCB设计人员必须确保减少电磁能的产生,使干扰最小。避免
    发表于 06-07 15:46

    如何避免高速PCB设计中传输线效应

    如何避免高速PCB设计中传输线效应 1、抑止电磁干扰的方法   很好地解决信号完整性问题将改善PCB板的电磁兼容性(EMC)。其中非常
    发表于 11-20 11:17 810次阅读

    PCB设计时应该注意检查什么

    PCB设计时记住148个检查项目,提升你的效率!
    的头像 发表于 08-20 08:42 3222次阅读

    如何避免PCB设计时出现不必要的错误

    1.在流程上接收到的资料是否齐全(包括:原理图、*.brd文件、料单、PCB设计说明以及PCB设计或更改要求、标准化要求说明、工艺设计说明文件) 2.确认PCB模板是最新的 3. 确认模板的定位器件位置无误 4
    发表于 09-12 14:48 1098次阅读

    如何避免PCB设计时出现电磁问题

    电磁兼容性(EMC)及关联的电磁干扰(EMI)历来都需要系统设计工程师擦亮眼睛,在当今电路板设计和元器件封装不断缩小、OEM要求更高速系统的情况下,这两大问题尤其令PCB布局和设计工程师头痛。
    发表于 10-10 09:51 1003次阅读
    如何<b class='flag-5'>避免</b><b class='flag-5'>PCB设计时</b><b class='flag-5'>出现</b><b class='flag-5'>电磁</b>问题

    如何避免PCB设计时出现各种错误

    在流程上接收到的资料是否齐全(包括:原理图、*.brd文件、料单、PCB设计说明以及PCB设计或更改要求、标准化要求说明、工艺设计说明文件)
    发表于 01-22 17:03 1216次阅读

    PCB设计中如何避免出现电磁问题

    PCB设计中,电磁兼容性(EMC)及关联的电磁干扰(EMI)历来是让工程师们头疼的两大问题,特别是在当今电路板设计和元器件封装不断缩小、OEM要求更高速系统的情况下。本文给大家分享如何在PC
    的头像 发表于 01-20 14:38 400次阅读

    PCB设计中如何避免出现电磁问题?

    PCB设计中,电磁兼容性(EMC)及关联的电磁干扰(EMI)历来是让工程师们头疼的两大问题,特别是在当今电路板设计和元器件封装不断缩小、OEM要求更高速系统的情况下。本文给大家分享如何在PC
    发表于 01-22 09:54 20次下载
    <b class='flag-5'>PCB设计</b>中如何<b class='flag-5'>避免</b><b class='flag-5'>出现</b><b class='flag-5'>电磁</b>问题?

    避免PCB设计出现电磁问题的7个技巧

    EMC与电磁能的产生、传播和接收密切相关,PCB设计中不希望出现EMC。电磁能来自多个源头,它们混合在一起,因此必须特别小心,确保不同的电路、走线、过孔和
    的头像 发表于 07-01 10:16 898次阅读

    避免PCB设计出现电磁问题的7个技巧

    PCB设计中,经常出现电磁问题,如何有效避免呢,有以下七个小技巧。对于高频信号,必须使用屏蔽电缆,其正面和背面均接地,消除EMI干扰。
    的头像 发表于 03-31 17:37 574次阅读
    <b class='flag-5'>避免</b>在<b class='flag-5'>PCB设计</b>中<b class='flag-5'>出现</b><b class='flag-5'>电磁</b>问题的7个技巧

    大神教你30条PCB设计时提升降噪与抗电磁干扰能力的技巧,必看!

    大神教你30条PCB设计时提升降噪与抗电磁干扰能力的技巧,必看!
    的头像 发表于 10-17 15:16 355次阅读

    PCB设计中,如何避免串扰?

    PCB设计中,如何避免串扰? 在PCB设计中,避免串扰是至关重要的,因为串扰可能导致信号失真、噪声干扰及功能故障等问题。 一、了解串扰及其原因 在开始讨论
    的头像 发表于 02-02 15:40 720次阅读