0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

数字下变频器功能的高速ADC的输出频谱研究

星星科技指导员 来源:ADI 作者:David Buchanan 2023-02-01 11:31 次阅读

DDC包括一个抽取滤波器,可以避免传统的输入抗混叠滤波要求,同时以数字方式滤除目标基带信号,同时处理的数据有效载荷净降低。您透露您正在测试频率计划,并希望看到DDC通带和过渡带之外的输入频率确实衰减了>100 dB(见下图)。您在启用抽取滤波器的情况下运行ADC输出数据的FFT,结果发现输出频谱中的杂散仅下降90 dB,而不是预期下降的>100 dB。如果删除输入信号,杂散就会消失。你问它从哪里来?进入阻带的信号怎么会在通带中引起杂散?

poYBAGPZ3Q2AQiaZAABLKGBxOj0727.png?la=en&imgver=1

当您开始考虑ADC的板载DSP选项时,有时很容易停止考虑模数转换器的行为。因此,虽然上图准确地描述了抽取滤波器在基带奈奎斯特区的响应,但它没有涵盖转换器中其他奈奎斯特区的响应。在这种情况下,滤波器的响应将混叠到所有高阶奈奎斯特区。在下图中,您可以看到前五个奈奎斯特区域的响应。还注意到神秘杂散,它是带外输入音的混叠二次谐波。

poYBAGPZ3Q-AQ1zfAABgbED_fww077.png?la=en&imgver=1

您指出,在测试设置中,不存在模拟输入抗混叠滤波器。因此,神秘杂散的根本原因有了答案——数字滤波器无法消除模拟侧的频谱内容。这很有趣地说明了更高的采样速率转换器如何降低模拟输入滤波要求,但您仍然不能忽视采样系统中的混叠规律。高采样速率和DDC允许在前端不使用激进的模拟滤波器来处理fS/4和fS/2之间的阻塞信号,而一个不太激进的滤波器将消除3fS/4及以后的杂散。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 滤波器
    +关注

    关注

    158

    文章

    7327

    浏览量

    174767
  • 变频器
    +关注

    关注

    249

    文章

    5969

    浏览量

    139856
  • adc
    adc
    +关注

    关注

    95

    文章

    5646

    浏览量

    539411
收藏 人收藏

    评论

    相关推荐

    基于fgpa的数字正交下变频

    采用ADC(LTC2208)、FPGA和SDRAM(HY57V561620)设计高速的数据采集及正交下变频系统,其中数据采样速率90MSPS;实现70M中频的数字正交
    发表于 04-01 10:44

    数字下变频器的发展和更新(第一部分)

    。应对这种情况的一种可 行解决方案是使用更多的下变频级,如图1所示。而另一种更 有效的解决方案是使用集成数字下变频器(DDC)的RF ADC, 如图2所示。图1. 带
    发表于 11-01 11:19

    数字上/下变频器:VersaCOMM™白皮书

    数字上/下变频器:VersaCOMM™白皮书
    发表于 07-08 09:33

    宽频ADC中的数字下变频研究

    针对频分复用(FDM) 应用进行额外滤波。高性能GSPS ADC现将数字下变频(DDC)功能在信号链中进一步提升,以使其位于基于赛灵思FPGA的设计解决方案的
    发表于 07-29 07:14

    基于FPGA的高速数字下变频系统该怎么设计?

    基于FPGA设计了一高速数字下变频系统,在设计中利用并行NCO和多相滤波相结合的方法有效的降低了数据的速率,以适合数字信号处理器件的工作频率。
    发表于 09-26 07:06

    简要阐述数字下变频器的发展和更新

    简要阐述数字下变频器的发展和更新
    发表于 05-19 06:22

    基于新型FPGA实现高速数字下变频

    介绍了一种基于新型FPGA的高速数字下变频的实现方法,它充分利用数字下变频的优化算法以及FPGA领域的新技术,去除由于数据速率过高而造成的各
    发表于 07-02 16:49 21次下载

    级联型高压变频器输出谐波研究

    级联型高压变频器输出谐波研究:介船了高压变频器研究的现实意义和注意事项,并在多电压胞圾联型高压变频器
    发表于 08-07 21:37 29次下载

    数字下变频(DDC)中坐标变换模块的ASIC实现

    数字下变频器中坐标变换模块的ASIC实现 1.引言 数字下变频(DDC)技术是软件无线电接收机的核心技术。其基本功能是从输人的宽带
    发表于 08-15 16:32 1265次阅读

    一种基于流水线DA算法的数字下变频器_周云

    一种基于流水线DA算法的数字下变频器_周云
    发表于 01-07 22:14 2次下载

    基于FPGA的数字下变频器的设计与实现

    设计和实现了基于FPGA的可编程数字下变频器(DDC),用于宽带数字中频软件无线电接收机中,主要完成了数字下变频、数据抽取等
    发表于 11-22 09:09 5755次阅读
    基于FPGA的<b class='flag-5'>数字</b><b class='flag-5'>下变频器</b>的设计与实现

    重新思考快速宽频ADC中的数字下变频.pdf

    重新思考快速宽频ADC中的数字下变频
    发表于 04-23 10:41 1次下载
    重新思考快速宽频<b class='flag-5'>ADC</b>中的<b class='flag-5'>数字</b><b class='flag-5'>下变频</b>.pdf

    数字上/下变频器简介:VersaCOMM™可重构数字转换器

    数字上/下变频器简介:VersaCOMM™可重构数字转换器
    发表于 05-12 20:53 0次下载
    <b class='flag-5'>数字</b>上/<b class='flag-5'>下变频器</b>简介:VersaCOMM™可重构<b class='flag-5'>数字</b>转换器

    基于FPGA的数字下变频器(DDC)的设计

    基于FPGA的数字下变频器(DDC)的设计(ups电源技术转让)-基于FPGA的数字下变频器(DDC)的设计.适合新手学习参考
    发表于 09-16 11:43 37次下载
    基于FPGA的<b class='flag-5'>数字</b><b class='flag-5'>下变频器</b>(DDC)的设计

    数字下变频器是怎么回事

    在本文的第一部分“数字下变频器——第1部分”中,我们探讨了行业对更高频率RF频段采样的推动,以及数字下变频器(DDC)如何实现这种类型的无线电架构。讨论了与AD9680系列产品中的DD
    的头像 发表于 01-05 14:28 2187次阅读
    <b class='flag-5'>数字</b><b class='flag-5'>下变频器</b>是怎么回事