DDC包括一个抽取滤波器,可以避免传统的输入抗混叠滤波要求,同时以数字方式滤除目标基带信号,同时处理的数据有效载荷净降低。您透露您正在测试频率计划,并希望看到DDC通带和过渡带之外的输入频率确实衰减了>100 dB(见下图)。您在启用抽取滤波器的情况下运行ADC输出数据的FFT,结果发现输出频谱中的杂散仅下降90 dB,而不是预期下降的>100 dB。如果删除输入信号,杂散就会消失。你问它从哪里来?进入阻带的信号怎么会在通带中引起杂散?
当您开始考虑ADC的板载DSP选项时,有时很容易停止考虑模数转换器的行为。因此,虽然上图准确地描述了抽取滤波器在基带奈奎斯特区的响应,但它没有涵盖转换器中其他奈奎斯特区的响应。在这种情况下,滤波器的响应将混叠到所有高阶奈奎斯特区。在下图中,您可以看到前五个奈奎斯特区域的响应。还注意到神秘杂散,它是带外输入音的混叠二次谐波。
您指出,在测试设置中,不存在模拟输入抗混叠滤波器。因此,神秘杂散的根本原因有了答案——数字滤波器无法消除模拟侧的频谱内容。这很有趣地说明了更高的采样速率转换器如何降低模拟输入滤波要求,但您仍然不能忽视采样系统中的混叠规律。高采样速率和DDC允许在前端不使用激进的模拟滤波器来处理fS/4和fS/2之间的阻塞信号,而一个不太激进的滤波器将消除3fS/4及以后的杂散。
审核编辑:郭婷
-
滤波器
+关注
关注
156文章
5990浏览量
173132 -
变频器
+关注
关注
237文章
4691浏览量
136756 -
adc
+关注
关注
90文章
4665浏览量
536062
发布评论请先 登录
相关推荐
数字下变频器的发展和更新(第一部分)
下变频级,如图1所示。而另一种更 有效的解决方案是使用集成数字下变频器(DDC)的RF ADC, 如图2所示。图1. 带下变频级的典型接收器模拟信号链。将
发表于 11-01 11:19
宽频ADC中的数字下变频研究
ADC现将数字下变频(DDC)功能在信号链中进一步提升,以使其位于基于赛灵思FPGA的设计解决方案的ADC之中。该方案为高速系统架构师提供了多种
发表于 07-29 07:14
变频器有哪些设计方案?
输出电源的电压和频率,根据电机的实际需要来提供其所需要的电源电压,进而达到节能、调速的目的,另外,变频器还有很多的保护功能,如过流、过压、过载保护等等。随着工业自动化程度的不断提高,变频器也得到
发表于 08-28 07:42
级联型高压变频器输出谐波研究
变频器输出谐波研究:介船了高压变频器研究的现实意义和注意事项,并在多电压胞圾联型高压变频器的基础上.仿真分析了不同SPWM控制策略下变频器的波形输出和谐波频
发表于 08-07 21:37
•29次下载
基于FPGA的数字下变频器(DDC)的设计
数字下变频器(DDC)的设计(ups电源技术转让)-基于FPGA的数字下变频器(DDC)的设计.适合新手学习参考
发表于 09-16 11:43
•37次下载

基于FPGA的数字下变频器的设计与实现
数字下变频器(DDC),用于宽带数字中频软件无线电接收机中,主要完成了数字下变频、数据抽取等功能。采用自顶向下的模块化设计方法,将整个下变频器划分为基本单元,实现这些
发表于 11-22 09:09
•5313次阅读

数字下变频器是怎么回事
数字下变频器——第1部分”中,我们探讨了行业对更高频率RF频段采样的推动,以及数字下变频器(DDC)如何实现这种类型的无线电架构。讨论了与AD9680系列产品中的DDC相关的几个技术方面。

评论