0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

为什么DDR绕线等长的要求却越来越低了?

wFVr_Hardware_1 来源:易元互连 2023-01-30 09:42 次阅读

手机上LPDDR5怎么看不到绕线等长设计?频率越来越高,为什么DDR绕线等长的要求却越来越低了?其实从LPDDR3开始,手机上很少有见到夸张的绕线了,都是直接芯片公司提供的DOME板来Copy线的。

最早是做X86架构的电脑主机板的,DDR部分要单独分出一个人力来绕线的。

首先,DDR绕线等长要考虑芯片内部长度(Pin Delay),也就是仅仅保证CPU到DDR的Pin to Pin的长度相等是不行的,要考虑CPU和DDR内部的芯片内部焊接长度Pin Delay,而且CLK线的长度要比Data线长出200mil左右。

c5f5f28e-a03d-11ed-bfe3-dac502259ad0.png

图 1DDR绕线的PCB

元件堆叠装配(PoP, Package on Package), 在底部元器件上面再放置元器件,逻辑+存储通常为2到4层,存储型PoP可达8层。

外形高度会稍微高些,但是装配前各个器件可以单独测试,保障了更高的良品率,总的堆叠装配成本可降至最低。器件的组合可以由终端使用者自由选择, 对于3G移动电话,数码像机等这是优选装配方案。

c5fe9a6a-a03d-11ed-bfe3-dac502259ad0.png

从LPDDR4开始,手机线路板上大多使用POP焊接工艺,直接焊接在CPU的背部焊盘上,很少有见到在PCB板子上的,比如华为的P30,可以看到DDR的空间被一颗EMMC替代,DDR4和CPU已经使用POP工艺立体叠装在同一个地方了。

c6114930-a03d-11ed-bfe3-dac502259ad0.png

图 2CPU与DDR的POP立体贴装工艺 那究竟为什么到DDR5,频率提高了,反而很少绕线了呢?答案是:不是不绕,而是绕了等长也没用。为了解答这个问题,不妨先一起来做一个仿真的习题。 【题目】下图有甲乙两根都是100mil的信号线,如果各有一个高电位信号开始从1传输到2,哪根线的2端先收到信号?

c61fd3e2-a03d-11ed-bfe3-dac502259ad0.png 图 3

【A】甲2先收到 【B】乙2先收到 【C】同时收到

如果把信号线当作一个高速公路,电荷是一辆车(当然电荷移动速度是很慢的),那肯定是直线路况最好,车速最快,应该选A;如果考虑到电流的速度都是按照6mil/ps,那就是虽然有拐弯,但整体路线长度是一样的,到达时间应该也是一样的,应该选C。

那到底是A还是C呢?使用ADS来对这两根信号线进行仿真,下图为仿真结果,蓝色和红色分别是甲和乙的时域波形图,可以看到乙刚开始一直领先的,在上升到0.8的时候,甲开始追上乙,然后提前到达0.9的高度上。至于为什么没有达到1那是另外一个问题,咱们不做考虑,那结果就是甲先到达了吗?当然不是这么简单的,衡量一个信号至高电平,一般下限为70%,也就是高电平是1V,到达0.7V就可以达到置1的效果,就像咱们考试,达到60分就及格了,不一定非要人人100分,信号也是如此的。

c625cbd0-a03d-11ed-bfe3-dac502259ad0.png

那接下来就要看甲和乙谁先到达0.7V的位置了,从上图很明显可以看到红色线首先到达0.7V的位置,那就说明是乙先到的,所以答案不是A,也不是C,而是B,意不意外?

那接下来咱们就分析下为什么答案选B,首先在PCB上的铜箔走线是有宽度的,我们知道信号有个特性,就是会自动寻找最近的路径,比如两点信号总会寻找到最近的回流路径。可以把甲乙两根线看成一个跑道,而电子就是一个个的运动员,如果信号的频率很低,这些电子就可以迈着整齐的步伐跑步了,就像咱们上学时候的早上出操,可以保持队形。

但进入高频以后就不一样了,就像咱们1000米跑步,大家都知道内侧的距离最短,都会争抢着去跑道的内侧,这个时候就无法保持原来整齐的队形了。

电子也是一样的,它就像赛车手一样,很聪明的自动寻找内侧的最短路径,如下图中绿色的路径,这样就造成了实际的路径长度要远远小于100mil, 弯曲的部分越多,实际的路径就越短。

c641ff62-a03d-11ed-bfe3-dac502259ad0.png

但这个问题还没有结束,我们知道PCB上铜箔不仅有宽度,还有厚度,由于蚀刻的原因,铜箔的横截面形成上窄下宽的梯形结构。由于高频中存在趋肤效应,所有的电子都是走在趋肤深度范围内的,如下图所示。阴影部分是电子通过的空间,上部白色部分,实际上是没有作用的,这也就是高频板的铜箔为什么都是很薄的,因为厚了也没什么效果,反而会浪费钱,就像路修的再宽,也没有车子通过一样的道理。

c649f60e-a03d-11ed-bfe3-dac502259ad0.png

这是趋肤深度的计算公式,可以看到趋肤深度和频率是反比关系。

c652bb86-a03d-11ed-bfe3-dac502259ad0.png

频率越高,趋肤深度就越小,电子回流路径就越贴近PCB板。

了解了趋肤深度和频率的关系,我们再回头看图6,趋肤深度越小,就意味着铜箔的宽度越宽,因为梯形结构,越往下宽度越大。

线路越宽,也就代表着走内侧的路径就会更短,这个应该可以想象出来的,如果乙的线宽0.1mm,走内的距离是98mil,那如果线宽是0.12mm,那走内侧的距离可能就是96mil。

所以,最终得出的结论是:频率越高,线路弯曲造成的实际传输距离差异就越大。

绕线做等长,反而没有好处,既然绕线等长没有效果,那如何保证信号同步呢?那这个答案是只有通过仿真。

但很多公司都没有仿真工程师的职位,而且仿真要占据很多的时间。这个时候芯片厂家的 Turn key 服务就很到位,会提供仿真好的CPU和DDR的线路给ODM和品牌商,如下图是MTK公司提供的MT6771的PCB图,而且不同的层数和阶数也会有不同的PCB图提供。

c6588282-a03d-11ed-bfe3-dac502259ad0.pngc6588282-a03d-11ed-bfe3-dac502259ad0.png

MT6771的DDR和CPU走线 有了厂家提供的走线,设计公司只要直接copy过来使用就可以了,包括CPU和DDR的相对位置都要一模一样,所有的DDR线不能做任何更改,包括删掉一个GND孔。

这也就是手机设计中EDA工程师不需要自己走DDR线的原因,当然厂家提供的DDR走线肯定也没有做等长绕线的。










审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4225

    文章

    22484

    浏览量

    385976
  • PCB板
    +关注

    关注

    27

    文章

    1373

    浏览量

    50354
  • DDR
    DDR
    +关注

    关注

    9

    文章

    678

    浏览量

    64269
  • PoP
    PoP
    +关注

    关注

    0

    文章

    31

    浏览量

    15492
  • LPDDR5
    +关注

    关注

    2

    文章

    86

    浏览量

    11773

原文标题:趋肤效应对DDR走线绕等长的影响

文章出处:【微信号:Hardware_10W,微信公众号:硬件十万个为什么】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    IC datasheet为什么越来越薄了?

    刚毕业的时候IC spec动则三四百页甚至一千页,这种设置和使用方法很详尽,但是这几年IC datasheet为什么越来越薄了,还分成了IC功能介绍、code设置、工厂量产等等规格书,很多东西都藏着掖着,想了解个IC什么东西都要发邮件给供应商,大家有知道这事为什么的吗?
    发表于 03-06 13:55

    38 为什么三极管使用频率越来越低了呢?

    三极管元器件
    车同轨,书同文,行同伦
    发布于 :2022年08月03日 19:24:05

    为什么三极管使用频率越来越低了呢? #硬声创作季

    三极管
    学习硬声知识
    发布于 :2022年10月30日 16:34:37

    新人报道,祝论坛越来越

    新人报道,祝论坛越来越旺。
    发表于 04-02 15:12

    为什么红外热像仪越来越受欢迎

    足以说明红外热像仪的应用越来越广泛,热像仪生产厂家为了分享热像仪领域的这块大蛋糕,已加紧布局。为何红外热像仪如此受用户的欢迎呢? 大家知道,红外线测温仪出现后,也受到了市场的青睐,就是在目前,在对一些
    发表于 09-12 15:43

    allegro中 ddr等长设置及绕线的步骤

    allegro中 ddr等长设置及绕线的步骤
    发表于 12-28 22:01

    PCB设计中DDR布线要求及绕等长要求

    线宽或间距进行绕线与线与线之间的相互约束关系6、对于中间有串阻的颗粒DDR,明确前后两端是否有信号线长度限制要求7、参考平面是否确认,注意等长时不要跨参考平面布线8、对于DIMM
    发表于 10-16 15:30

    请问DDR等长绕线会在EMI方面有问题吗?

    有没有兄弟做的板子,采用DDR这类需要绕线等长的设计,经过emc测试的?
    发表于 04-08 23:39

    一个等时不等长DDR

    一款适合你的DDR。但是对于时序方面的控制,理论上只有一个办法——绕等长,速率越高的DDR等长控制严格,从±100mil,到±50mil
    发表于 06-20 09:06

    极光64b66b中S_AXI_TREADY越来越低

    我希望S_AXI_TREADY持续高。但它越来越低。模式是Streaming,64b66b,什么是解决方案?我没有包括时钟comp。如果我也使用,我得到相同的结果。
    发表于 03-31 10:04

    在仿真电路中的INL为什么越来越差?有人知道问题大概在哪里吗

    ,为什么INL越来越差,漂移了一样,看这趋势,后面会越来越脱离斜坡的波形,有人知道问题大概在哪里吗 像是出现了这种增益误差,但是之前仿真没有这种情况啊,前后电路改动不大,是电路问题还是仿真器设置问题啊?
    发表于 06-24 07:04

    全自动绕线机与手工绕线有什么不同呢

    随着行业的发展,马达的应用越来越广泛,市场体量在不断增大,一些没有应用到马达的行业目前也应用上了马达,比如牙刷行业,以前是手动的,现在是通过马达旋转震动来清洁牙齿。其中直流无刷电机的运用越来越广泛
    发表于 09-02 08:47

    MCU和MPU之间的区别变得越来越模糊

    由于内存架构的变化,两者之间的界限正在变得模糊。事实上,可以通过多种方式区分微处理器和微控制器,只是业界尚未对他们的区分标准达成共识。不过已经有一些人得出结论,目前两者之间的准确区分都已经不再重要了。“近年来,MCU和MPU之间的区别变得越来越模糊。”西门子业务部门的嵌入式软件技术专家Co
    发表于 11-01 08:49

    LED展望:光效越来越高 价格越来越低

    LED展望:光效越来越高 价格越来越低   LED照明使用的白色LED发光效率的提高非常明显,最近1~2年的进步尤为显着。虽然数值超过了
    发表于 01-07 09:04 600次阅读

    Allegro中关于绕等长的自动功能

    有了单线的自动等长,那就肯定不会放过板上随处可见的差分了,看大招——Auto-interactive Phase Tune。现在板子的速率越来越高,板上的差分线也就跟着越来越多,对内等长
    的头像 发表于 10-19 15:33 2.6w次阅读