0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

用于优化 ESD RF 前端设计的 SEED 方法(第 3 部分,共 3 部分)

LL-LING宁 2022-12-26 10:16 次阅读

第1部分介绍了 ESD 的基本概念及其与系统设计的关系。

第2部分为 ESD 系统设计提供了战略指导,介绍了用于板载 ESD 保护的工具和组件。

第3部分(本篇博文)将介绍系统高效 ESD 设计 (SEED) 建模技术和 RF 前端 (RFFE) 设计的考虑因素。

综合各种因素

通常,系统设计人员使用反复试验的方法来添加 ESD 保护。那是否存在负面影响呢?仅使用组件级 ESD 规范不足以实现稳健的系统设计。我们的目标是预测最终手机设计的 ESD 性能,以创建一个提供 ESD 保护的万无一失、一次性过关的系统设计。

最佳方法之一是使用模型来仿真IEC 61000-4-2接触放电脉冲,这样您就可以在确定 ESD 性能之后才投入时间和成本,用于实际的原型设计。

为此,我们采用系统高效ESD设计(SEED)方法。如果您有兴趣了解有关 SEED 的更详细信息,可以进一步阅读 ESD 工业委员会白皮书系统级ESD第1部分:常见误区及推荐的基本方法。

SEED 是一种板载和片上ESD保护的协同设计方法,它有助于分析和实现系统级 ESD 稳健性能。该方法要求对 ESD 应力事件期间的外部 ESD 脉冲之间的相互作用、完整的系统级板设计以及设备引脚特性有一个全面的了解。.

板载保护与片上保护
有关一级和二级 ESD 保护的细分以及 RFFE 保护的战略,请参阅本博文系列第2部分。

SEED 建模和仿真的主要步骤

SEED 方法需要对系统的各种组件和轨迹进行建模和仿真。总体来说,使用 SEED 方法的建模和仿真步骤包括:

第 1 步:收集系统信息,例如:

PC 板 Gerber 文件,包括 PC 板材料规格(堆叠文件、传输线规格等)

瞬态电压抑制器(TVS)、电感和电容的器件型号(S‑参数、I-V 特性、ESD 额定值、IV-TLP 特性等)

RF 前端模块 I/O 引脚的片上 ESD 保护模型(IV-TLP 测量、S‑参数、ESD 额定值等)

第 2 步:运行瞬态和 RF 仿真,对 ESD 保护器件在系统级 ESD 应力和正常工作期间的行为进行建模。

建模和仿真工具
当今的 RF 工程师使用多种设计工具。仅举几个例子,包括:

Keysight Technologies高级设计系统(ADS)

National InstrumentsAWR设计环境–Microwave Office

SPICE仿真软件

这些工具均适用于您的 ESD SEED 仿真。

pYYBAGOlKIWABdBwAADsZl8R64Y878.png

具体步骤:如何进行 SEED 仿真

让我们通过一个简单的示例来说明如何使用 SEED 方法来设计 ESD 保护。

首先,您需要确定系统中所需的隔离阻抗,以确保 IC 引脚的峰值 ESD 电流和电压在片上(次级钳位)保护能力的范围内。这通过利用 IEC 应力模型和板载 TVS 组件的传输线脉冲(TLP)数据(初级钳位)和 IC 接口引脚(次级钳位)创建仿真来完成。

最终,您的目标是确认实现系统 ESD 保护所需的组件。为此,需完成以下步骤:

创建 ESD 脉冲。

加载 Gerber 文件。

将所有其他组件加载到建模软件中。

运行仿真以确定 RFFE 引脚处的 IEC 应力水平。

确定实现板载 ESD 保护所需的组件。

将组件添加到模型中。

重新运行仿真以验证添加的组件是否有效。

通过 ESD 测试后,进行最终的 PC 板布局。

让我们对每一步进行详细阐述。

第 1 步:使用 IEC61000-4-2 规范值来创建 ESD 脉冲

将如下所示的RLC(电阻-电感-电容)电路的模型原理图加载到仿真工具中,并验证是否得到如下所示的波形。该模型将仿真 ESD 脉冲。请注意,某些值可能需要调整才能获得精确的波形。

pYYBAGOlKIeAKovLAABqLryb3DU432.png

第 2 步:加载 Gerber 文件

接下来,使用 3D Gerber 布局文件来评估 PC 板的走线。将这些文件放入建模软件中。对布局轨迹进行建模,例如微带线的尺寸。

poYBAGOlKImAVSSOAABogQc25Fc439.png

第 3 步:将所有其他组件加载到建模软件中

这些组件包括:

TLP I/O 器件引脚数据

匹配组件

传输线组件

第 4 步:运行仿真

加载完所有组件后,您希望查看结果如何。此时,您要确定 RFFE 引脚的 IEC 应力水平。如果该水平值超出内部 IC 保护的能力,那么您将需要添加板载 ESD 保护,例如隔直电容、TVS 二极管等。

第 5 步:确定实现板载 ESD 保护所需的组件

我们在本系列博文的第 2 部分中介绍了ESD保护的不同组件和战略。比较可用的各个保护组件,以确定最适合您设计的组件。

例如,假设仿真显示您的系统需要额外的板载保护。下图显示了通过比较 TLP 模型的数据查看的几个组件。橙色线是采用 Qorvo RFFE 模块端口的 TLP 模型。其他三个 TLP 模型是正在评估的 TVS 组件。根据以下 TLP 数据,组件 1 和组件 2 是两个最佳选择。它们都符合我们的系统要求;然而,进一步分析了位移回跳区域后,我们选择组件 1,因为它的触发电压更低。触发电压更低意味着 TVS 不太可能通过削弱系统信号性能影响我们的设计。

poYBAGOlKIuAWIm7AADdx3ZlhOE185.png

我们选择了 TVS 组件后,将其放置在正确的板载位置也非常重要。如下图所示,将 TVS 移近 ESD 入口点可以最大限度地降低 ESD 能量。PC 板的走线可根据 TVS 位置增加和减少第一个峰值电流的幅度。

pYYBAGOlKIyAOlfuAAB6-f99zxw376.png

第 6 步:将组件添加到模型中

一旦选择了 ESD 保护元件(在我们的示例中为 TVS 二极管),您需要将它们添加到仿真中,如下所示。

pYYBAGOlKI-AJnITAADwdWeFirY736.png

第 7 步:重新运行仿真以验证添加的板载 ESD 组件是否有效

现在所有数据都加载到您的仿真中,您可以运行瞬态模拟,分析 RF 路径的电流/电压曲线,并调整内部引脚(例如模块引脚)上的最小残留值以及系统性能。

注意:紧凑型仿真器支持使用 S 参数数据进行瞬态模拟。S 参数数据也可以在需要时转换为集总模型。

最终目标是您的系统设计能通过 IEC 应力测试。不同的应用将需要不同的组件或战略,而在设计阶段初期对它们进行建模将有助于提高通过 IEC 认证的可能性。

第 8 步:进行最终的 PC 板布局

一旦您的设计通过了仿真,您就可以进行最终的系统 PC 板布局。使用 SEED 的不同之处在于,您直到完成板载 ESD 保护仿真与建模之后才进行系统 PC 板布局——而不是在设计阶段的初期。

使用 SEED 提高通过 ESD 认证的可能性

SEED 能够更好地理解系统性能和 IC ESD 设计功能。IV-TLP 曲线提供有关片上、模块内和板载 ESD 功能的所需信息。将瞬态模拟添加到曲线图上,即可评估片上和板载 ESD 保护器件的整体行为,以及它们在系统级 ESD 应力下的协同表现。这样,从硬件开发的初始阶段就能够放心地构建最佳协同设计——最终可提高效率并降低总体设计成本。

审核编辑黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • ESD
    ESD
    +关注

    关注

    46

    文章

    1818

    浏览量

    171178
  • RF
    RF
    +关注

    关注

    65

    文章

    3025

    浏览量

    165654
收藏 人收藏

    评论

    相关推荐

    AFE模拟前端的组成

    AFE模拟前端,即模拟前端电路,是信号处理链中的关键组成部分,位于处理链的最前端,主要对输入的模拟信号进行初步处理。其组成丰富多样,每个部分
    的头像 发表于 03-15 15:53 229次阅读

    web前端开发和前端开发的区别

    Web前端开发和前端开发是两个相似但略有不同的概念。本文将详细讨论这两者之间的区别。 定义和范围: Web前端开发是指开发和维护Web应用程序前端
    的头像 发表于 01-18 09:54 959次阅读

    3片AD7177-212路数据采集CPU怎么处理比较好?

    采样率50Hz,我配置AD7177-2采样率为200Hz。现在发现读取数据的不正常: 1种方式:定时器中断1.667ms,定时器中断中轮流拉低3片AD7177-2的CS信号,用于读取数据,计数器t
    发表于 12-12 08:17

    AD7124-8使用差分输入,ADC和模拟部分需要地吗?

    AD7124-8使用差分输入,ADC和模拟部分需要地吗?
    发表于 12-01 07:29

    用于高频接收器和发射器的锁相环——第2部分

    电子发烧友网站提供《用于高频接收器和发射器的锁相环——第2部分.pdf》资料免费下载
    发表于 11-23 10:31 0次下载
    <b class='flag-5'>用于</b>高频接收器和发射器的锁相环——第2<b class='flag-5'>部分</b>

    看似简单的二极管在ESD保护中会有哪些优化考虑?

    看似简单的二极管在ESD保护中会有哪些优化考虑? 二极管作为一种基本的电子器件,广泛应用于各种电路中,其中之一就是在静电放电 (ESD) 保护中的应用。尽管二极管的原理相对简单,但在
    的头像 发表于 11-07 10:25 424次阅读

    示波器的各个组成部分及其功能

    示波器的各个组成部分及其功能  示波器是一种用于测量、观测、显示电信号波形的仪器,广泛应用于电子工程、通信工程以及各种研究领域。它包括多个组成部分,每个
    的头像 发表于 11-07 10:13 2936次阅读

    AT32F系列PWC PVM部分的使用方法

    演示AT32F系列 PWC PVM部分的使用方法。通常PVM用于电源电压监测,以达到掉电时执行紧急关闭任务等。
    发表于 10-27 08:08

    怎么区别集放大电路

    输入电阻最大、输出电阻最小的电路,并具有电压跟随的特点。常用于电压放大电路的输人级和输出级,在功率放大电路中也常采用射极输出的形式。 3基电路只能放大电压不能放大电流,具有电流跟随的特点;输人电阻
    发表于 09-23 14:40

    采用Zynq UltraScale+ MPSoC满足汽车ESDSEED要求

    电子发烧友网站提供《采用Zynq UltraScale+ MPSoC满足汽车ESDSEED要求.pdf》资料免费下载
    发表于 09-18 09:44 1次下载
    采用Zynq UltraScale+ MPSoC满足汽车<b class='flag-5'>ESD</b>和<b class='flag-5'>SEED</b>要求

    ESP32-S3-MINI-1/ESP32-S3-MINI-1U技术规格书

    ESP32-S3-MINI-1 和 ESP32-S3-MINI-1U 是通用型 Wi-Fi + 低功耗蓝牙 MCU 模组,功能强大,具有丰富的外设接口,体积已经过优化,可用于嵌入式系统
    发表于 09-18 08:48

    一文了解TSMaster中Seed和key的两种处理方法

    在UDS诊断过程中,会涉及到安全访问的问题,也就是常说的Seed&Key。TSMaster中提供了两种Seed&Key的处理方法:第一种是直接加载DLL文件;第二种是直接
    的头像 发表于 08-26 08:23 793次阅读
    一文了解TSMaster中<b class='flag-5'>Seed</b>和key的两种处理<b class='flag-5'>方法</b>

    ESD实时监测报警系统主要包括哪些部分

    等造成潜在的损坏或干扰。 ESD实时监测报警系统通常包括以下几个主要部分: 1.传感器:用于检测环境中的静电放电活动。传感器可以通过测量电场强度、电荷量或电压来判断是否存在静电放电,并将这些数据发送给监测系统。 2.监测系统:负
    的头像 发表于 08-22 09:50 350次阅读
    <b class='flag-5'>ESD</b>实时监测报警系统主要包括哪些<b class='flag-5'>部分</b>

    ESD门禁管理系统的组成部分

    ESD门禁管理系统是一种用于实现门禁控制和管理的系统。这个系统主要通过使用电子身份认证技术,对进入或离开某个区域的人员进行身份验证和控制。ESD门禁管理系统通常包括以下几个主要组成部分
    的头像 发表于 07-26 09:50 459次阅读
    <b class='flag-5'>ESD</b>门禁管理系统的组成<b class='flag-5'>部分</b>

    5G射频前端由哪几部分组成?

    。   3、缩短研发周期。射频前端模组化提升了终端厂商的研发效率,缩 短了产品开发周期,使得后者能更快地推出新产品。Qorvo和Skyworks都推出了把多个 射频器件封装到一起的SiP封装产品
    发表于 05-05 10:42