0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

和寒武纪“师出同门”,中科物栖如何玩转RISC-V?

21克888 来源:电子发烧友网 作者:吴子鹏 2022-08-22 08:15 次阅读

电子发烧友网报道(文/吴子鹏)“我们已经错过了寒武纪,不会再错过‘同门’的中科物栖。”这番话出自赛富基金创始管理合伙人阎焱之口。

他之所以这么说,是因为中科物栖和寒武纪来源于中科院计算所同一个专项——“海云计算” 战略。其中寒武纪面向“云计算”,研究面向服务器的加速芯片;中科物栖面向“海计算”,研究面向海量终端设备的本地加速和互联互通。

对于两家公司当前较为明显的进度差,中科物栖联合创始人&首席执行官张磊表示,“相比寒武纪面向的使用场景更明确和集中,中科物栖面向的是大量碎片化的智能设备,所以我们必须把平台、技术和产品质量标准化之后,才能推向市场,请多给我们一些时间。”

根据此前的采访信息,中科物栖基于RISC-V的端侧智能芯片和人机物空间操作系统,将计算机系统做到拇指大小置于海量设备中,从而实现海量终端设备的低成本智能化和人机物自由互联,已被应用在家居、医疗、运动、健康、融媒体等多种场景。

当然,目前在中科物栖的官网并没有体现这一点,官网介绍资料称,“中科物栖的使命是为IoT (万物智联) 时代提供创新的AI芯片、超微计算机、智能操作系统和设备云服务,我们希望众多的开发者能利用这些新一代的核心技术创造出高效,有趣,五花八门的新产品和新体验。”

作为国内较早一批研究RISC-V的团队,在这条路上,中科物栖跑赢的概率有多大?

目前,中科物栖公开透露的、采用RISC-V架构的芯片有三颗:JX1、JX2和JX3。其中JX1适用于实时嵌入式设备;JX2适用在物体分类、物体检测语音识别、自然语言处理以及内容生成等AI任务;JX3主要面向智能视觉应用领域,配备了丰富的本地算力资源,如多核CPUMCU、NPU。

我们看一下当时JX1芯片的介绍,采用55纳米制程,拥有异构双核RISC-V处理器核心,并融合了可编程的AI专用加速器,可替代现有的ARM Cortex-M系列核心,适用于对计算能力有一定需求的实时嵌入式设备。

能够看出,中科物栖是同时跑在了RISC-V两条热门赛道上,分别是AI和IoT。

在IoT赛道上,目前发展速度更快的是MCU,目前国产厂商在这方面已经初具规模,出现了如泰凌微电子、乐鑫科技、中微半导体、中科蓝讯等众多厂商,并且都已经形成了产品落地。

从发展大趋势来看,席卷物联网是RISC-V发展的第一步,也是关键一步,RISC-V为物联网产业带来了更低的成本,更高的系统自由度,以及更大的创新空间。

如果中科物栖也专注在这条赛道上,着实有点拥挤了,目前国内300多家主要的RISC-V企业,很大一部分企业都在做MCU(产品层面)和物联网(应用层面)的事情。

从中科物栖PreA+轮融资透漏出来的一些信息来看,该公司站的维度更高,主要深耕于人工智能物联网领域。

那么,这分为两个层面,一个是硬件层面突破了传统MCU,在芯片内部加入了AI单元,另一个则是在软件端实现“人机物”分布式智能操作系统。当然,该公司还有一个终端产品是物端超微计算机。

因此,中科物栖的商业版图便清晰可见了。在互联网初期时间,“Intel芯片+Windows操作系统+个人计算机”是主流范本,进入移动互联网时代后,“ARM芯片+安卓操作系统+智能手机”又成为了主流,而中科物栖则希望在物联网时代打造“通用芯片+操作系统+整机”的新范本。

在芯片方面,我们看到中科物栖的JX系列芯片已经从传统替代ARM核心的MCU级别一点点突破到了AI芯片。不过,为了解决软件适配和AI核心等方面的问题,JX3芯片选择了采用RISC-V + Arm混合架构,并采用2.5D/3D封装技术将存储、通信系统进行裸片级整合。为了实现产品的即插即用,接口方面选择PWM、I2CUART、GPIO、USBSDIO、SPI、MIPI 等标准的可插拔接口方式。

并且,为了能够实现软硬件解耦,中科物栖还推出了自己的操作系统——物栖OS。

那么,在中科物栖的商业版图下,软硬件双轨推进,加上赋予连接智能化,因此对于硬件核心而言,RISC-V一些并不致命的缺陷便会被放大,并且借助ARM架构在某种层面上又可能会失去硬件系统的灵活性,使得通用性降低。而这些都是中科物栖在实现愿景之前必须要经历的过程,正如张磊所言,他们需要更多的时间。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 寒武纪
    +关注

    关注

    11

    文章

    182

    浏览量

    73728
收藏 人收藏

    评论

    相关推荐

    国产RISC-V MCU推荐

    ESP32-C3很好,联网小产品首选,单芯片搞定Wi-Fi和蓝牙,够用好用,现在已经用到产品中了。 ESP32-C3系列芯片搭载低功耗RISC-V 32位单核处理器,四级流水线架构,支持 160 MHz
    发表于 04-17 11:00

    RISC-V 基础学习:RISC-V 基础介绍

    是芯片工程根据需求自定义。 所以 RISC-V 采用的是模块化的指令集,易于扩展、组装。它适用于不同的应用场景,可以降低 CPU 实现成本。 9.4 RISC-V 寄存器 指令的操作数来源于寄存器
    发表于 03-12 10:25

    RISC-V开放架构设计之道|阅读体验】+ 阅读初体验

    这本书确实不是简单的书,两位作者都曾参与RISC-V的研发设计,而几位译者及审校者则都与中科院计算技术研究所相关,可见这本书的质量肯定不低! 看到书中说,最好是了解过至少一款指令集,否则建议先阅读
    发表于 03-05 20:54

    什么是RISC-V

    siFive搞RISC-V 赛昉搞RISC-V 香山搞RISC-V 到底什么是RISC-V? 先不问有什么用,RISC-V目前的能力来说,工
    发表于 02-02 10:41

    RISC-V开放架构设计之道|阅读体验】RISC-V基础整数指令集

    第2章 RV32I:RISC-V基础整数指令集 本章重点讲解构成RISC-V基础整数指令集的基本指令和指令格式。主要包含寄存器间操作的R型,用于短立即数和取数操作的I型,用于存数操作的S型,用于条件
    发表于 01-31 21:10

    RISC-V开放架构设计之道|阅读体验】 RISC-V设计必备之案头小册

    有幸参加发烧友电子的论坛评测,这两天收到了这本需要评测的书籍《RISC-V开放架构设计之道》,全书简单讲了RISC-V指令集中目前已经完善的几个指令集部分,并展望了未来可能会在指令集
    发表于 01-22 16:24

    RISC-V强势崛起为芯片架构第三极

    出货量,显示这个新出现的处理器架构旺盛生命力。 平头哥是国内RISC-V产业链的重要玩家之一。在近日推出首个自研RISC-V AI平台时,平头哥生态副总裁杨静甚至说“随着软硬件生态的逐步成熟,创新的形态
    发表于 08-30 13:53

    RISC-V产业论坛召开,专利联盟正式成立

    。 上海市经济信息化委副主任汤文侃表示,指令集是芯片设计的基础,也是集成电路产业发展的基石。凭借开放、精简、灵活的优秀性能,RISC-V有望成为万互联时代的核心处理器架构之一。上海是最早支持RISC-V
    发表于 08-30 10:40

    RISC-V 的未来在中国吗

    2023 年 RISC-V 中国峰会上,倪光南院士表示,“RISC-V 的未来在中国,而中国半导体芯片产业也需要 RISC-V,开源的 RISC-V 已成为中国业界最受欢迎的芯片架构”
    发表于 08-26 14:16

    2023 RISC-V中国峰会:RISC-V深圳技术分享会(同期会议)

    本届峰会将以“RISC-V生态共建”为主题,结合当下全球新形势,把握全球新时机,呈现RISC-V全球新观点、新趋势。 由电子发烧友主办的RISC-V技术分享会(深圳站)将于8月26日在深圳举办
    发表于 08-15 17:27

    两大架构RISC-V 和 ARM 的各种关系

    RISC-V 是一种开源架构,而 ARM 是专有的。 这意味着任何想要在其设计(例如 SoC)中包含 ARM CPU 的设计都必须向 ARM Holdings 支付版税。另一方面,RISC-V 是开源
    发表于 06-21 20:31

    RISC-V,正在摆脱低端

    的玄铁系列在联网芯片市场广受认可,目前已在人工智能、网络通讯、工业控制等30多个行业实现了商业落地,出货量超过30亿颗,是中国RISC-V领域影响力和市占率最大的处理器;中科蓝讯蓝牙SoC芯片累计
    发表于 05-30 14:11

    谈一谈RISC-V架构的优势和特点

    人工智能、移动和工业应用在内的许多应用定制芯片。随着智能互联的到来,RISC-V架构迸发出新的活力,在IoT(联网)、AI等领域探索出了广阔的发展潜力和市场,逐渐与x86、ARM形成了三足鼎立的局面
    发表于 05-14 09:05

    Occamy RISC-V 前景如何

    由欧洲航天局支持,由苏黎世联邦理工学院和博洛尼亚大学的工程开发的 Occamy 处理器现已流片。它使用了两个 216 个 32 位 RISC-V 内核的 chiplet 小芯片、未知数量的 64
    发表于 05-13 08:44

    openEuler RISC-V 成功适配 LicheePi 4A 开发板

    0.7)的算力,使用支持 RVV 0.7 的工具链构建整个操作系统,进行全系统编译,发掘更多性能潜力。为实现这一目标,我们将与中科院软件所 RuyiSDK 团队合作,充分挖掘 RISC-V 领域的潜力
    发表于 05-04 22:22