0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence推出下一代Palladium Z2和Protium X2系统,革命性提升硅前硬件纠错及软件验证速度

西西 来源:厂商供稿 作者:Cadence 2021-04-06 13:48 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

内容提要:

·对比上一代,全新的Palladium Z2和Protium X2系统动力双剑(dynamic duo)组合将容量提高2倍,性能提高1.5倍

·Palladium Z2硬件仿真加速平台基于全新的自定制硬件仿真处理器,可以提供业界最快的编译速度,结果所见即所得,以及最全面的硅前硬件纠错功能

·Protium X2原型验证系统基于最新的Xilinx UltraScale+ VU19P FPGA,为10亿门级别的芯片设计提供硅前软件验证的最高运行速度和最短的初始启动时间

·Cadence拥有最完整的IP与SoC验证、硬件与软件回归测试及早期软件开发的全系列解决方案

中国上海,2021年4月6日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日发布Cadence® Palladium® Z2 Enterprise Emulation企业级硬件仿真加速系统和Protium™ X2 Enterprise Prototyping企业级原型验证系统,用于应对呈指数级上升的系统设计复杂度和上市时间的压力。基于Cadence原有的Pallaidum Z1和Protium X1产品,新一代系统为当前数十亿门规模的片上系统(SoC)设计提供最佳的硅前硬件纠错效率和最高的软件调试吞吐率。此双系统无缝集成统一的编译器和外设接口,双剑合璧,被称为系统动力双剑(dynamic duo)。新一代系统基于下一代硬件仿真核心处理器和Xilinx UltraScale+ VU19P FPGA,将为客户带来2倍容量提升和1.5倍性能提升,以更少的时间为大规模芯片验证完成更多次数的迭代。此外,模块化编译技术也突破性地应用在两个系统中,使得100亿门的SoC编译可以在Palladium Z2 系统10小时内即可完成,Protium X2系统也仅需不到24小时就可以完成。

“我们对高端图形和超大规模设计的每一次升级都意味着复杂性的增加,上市时间也愈发紧张。” NVIDIA公司硬件工程高级总监Narendra Konda表示,“采用结合Cadence Palladium Z2和Protium X2系统的通用前端流程,我们可以优化功能验证(verification)、功能确认(validation)和硅前软件初启的工作负载分布。得益于增加2倍的可用容量、提升50%的吞吐率以及更快的模块化编译循环,我们可以按时完成对最复杂GPU和SoC设计的全面验证。”

Palladium Z2/Protium X2 dynamic duo动力双剑组合被用于应对移动、消费电子和超大规模计算领域最先进应用设计所面临的挑战。基于无缝集成的流程、统一的纠错、通用的虚拟和物理接口以及跨系统的测试平台内容,该动力双剑组合可以实现从硬件仿真到原型验证的快速设计迁移和测试。

AMD成功的重要成果之一,就是加速芯片开发流程并优化AMD的左移战略。”AMD公司全球院士、方法学架构师Alex Star说到,“采用Cadence Palladium Z2 和 Protium X2系统提升性能,在保证硬件仿真和原型验证间功能性一致的基础上,可以提升硅前工作负载的吞吐量。快速初启的能力以及在Palladium Z2硬件仿真与Protium X2原型验证间短时间切换能力,在开发最具挑战的SoC设计时,为我们提供了优化自身的左移策略的机会。通过使用拥有业界领先的第三代AMD EPYC™处理器以及Palladium Z2和Protium X2平台的资格认证的服务器,客户将能够将行业领先的性能计算带入Palladium和Protium生态系统。”

“先进SoC设计的硅前验证需要具备数十亿门处理能力的解决方案,该方案须同时提供最高的性能以及快速可预测的纠错能力。”Cadence公司资深副总裁兼系统与验证事业部总经理Paul Cunningham表示,“我们全新的dynamic duo动力双剑组合通过两个紧密集成的系统满足上述要求,包括针对快速可预测的硬件纠错优化的Palladium Z2硬件仿真加速系统,以及面向高性能数十亿门软件验证优化的Protium X2原型验证系统。客户表达的强烈需求让我们深受鼓舞。Cadence将继续与客户合作,利用新系统实现最高的设计验证吞吐率。”

“业界最佳的硬件仿真器是我们取得成功的关键,Arm在基于Arm的服务器上一直在广泛使用硬件仿真加速器和仿真工具,以实现最高的整体验证吞吐率。”Arm公司设计服务资深总监Tran Nguyen表示,“采用全新的Cadence Palladium Z2系统,我们已经在最新设计上实现了超过50%的性能提升和2倍的容量增加,为我们提供了验证下一代IP和产品所需的强大的硅前验证能力。”

“Xilinx与Cadence紧密合作,确保Cadence的软件前端能与后端的赛灵思Vivado Design Suite设计套件无缝协作。”Xilinx公司关键应用市场资深总监Hanneke Krekels表示, “基于FPGA的Cadence Protium X2 原型验证平台让使用我们Virtex UltraScale+ VU19P设备的用户在十亿门设计上实现数MHz的性能。Cadence与Xilinx前端到后端工作流程的紧密集成让软件工程师在开发最早期即可使用上述平台,将宝贵时间用于设计验证和软件开发,而不是耗时的原型验证初启。”

Cadence验证全流程包括Palladium Z2硬件仿真加速系统、Protium X2原型验证系统、Xcelium™ Logic Simulation逻辑仿真器、JasperGold® Formal Verification Platform形式化验证平台以及Cadence智能验证应用套件,可以提供最经济高效的验证吞吐率。全新的Palladium Z2 和Protium X2系统是Cadence验证套件的组成部分,支持公司的智能系统设计(Intelligent System Design™)战略,助力实现SoC卓越设计。Palladium Z2 和Protium X2系统目前已在一些客户中成功部署,并将在2021年第二季度向业内广泛面世。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • NVIDIA
    +关注

    关注

    14

    文章

    5496

    浏览量

    109102
  • Xilinx
    +关注

    关注

    73

    文章

    2192

    浏览量

    129946
  • Cadence
    +关注

    关注

    68

    文章

    999

    浏览量

    146215
  • 仿真器
    +关注

    关注

    14

    文章

    1048

    浏览量

    86771
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    千台量产!稚晖君团队再出杀器:灵犀X2如何用国产供应链撬动万亿机器人市场?

    电子发烧友网报道(文/莫婷婷)近日,智元机器人正式发布其最新一代双足人形机器人原型机——灵犀X2。作为迭代升级版本,灵犀X2不仅在设计理念上实现了从“功能型”向“通用型”的跨越,更在硬件
    的头像 发表于 03-12 08:58 7728次阅读
    千台量产!稚晖君团队再出杀器:灵犀<b class='flag-5'>X2</b>如何用国产供应链撬动万亿机器人市场?

    无刷吸尘器在吸尘器领域带来了革命性提升,其优势是全方位的【其利天下】

    无刷电机相对于传统有刷电机,在吸尘器领域带来了革命性提升,其优势是全方位的。从研发的角度来剖析无刷电机相对于有刷电机的优势,我们会发现这远不止是性能参数的提升,而是场从“模拟机械”
    发表于 10-28 09:35

    Microchip推出下一代Switchtec Gen 6 PCIe交换芯片

    随着人工智能(AI)工作负载和高性能计算(HPC)应用对数据传输速度与低延迟的需求持续激增,Microchip Technology Inc.(微芯科技公司)宣布推出下一代Switchtec Gen 6 PCIe交换芯片。
    的头像 发表于 10-18 11:12 1136次阅读

    Flex Power Modules将与瑞萨电子合作推出下一代电源管理解决方案

    的CPU、GPU、FPGA、ASIC和加速器卡推出下一代板载电源管理解决方案。 瑞萨电子的性能算力部门副总裁Tom Truman对此表示:"通过将我们最新一代的智能功率级与Flex Power
    的头像 发表于 09-17 22:52 402次阅读

    罗德与施瓦茨携手高通成功验证下一代紧急呼叫系统

    罗德与施瓦茨(以下简称“R&S”)近日宣布携手高通,依据最新标准EN 17240:2024对高通骁龙汽车5G调制解调器及射频系统中的下一代紧急呼叫(NG eCall)功能成功进行验证。此次合作旨在通过先进测试方案
    的头像 发表于 08-07 09:55 1039次阅读

    意法半导体推出下一代非接触式支付卡系统级芯片STPay-Topaz-2

    意法半导体(ST)推出下一代非接触式支付卡系统级芯片(SoC)STPay-Topaz-2,为客户带来更高的设计灵活性,支持更多样化的支付品牌,并简化客户的库存管理。全新的自动调谐功能
    的头像 发表于 07-18 14:46 762次阅读

    爱立信推出革命性OSS/BSS产品组合

    爱立信近日推出革命性OSS/BSS产品组合,赋能运营商在AI意图驱动及自智网络时代实现全方位创新突破!告别传统模式,拥抱敏捷、智能服务的新时代。
    的头像 发表于 06-24 15:13 1.6w次阅读

    下一代高速芯片晶体管解制造问题解决了!

    ,10埃)开始直使用到A7。 从这些外壁叉片晶体管的量产中获得的知识可能有助于下一代互补场效应晶体管(CFET)的生产。 目前,领先的芯片制造商——英特尔、台积电和三星——正在利用其 18A、N
    发表于 06-20 10:40

    Cadence推出HBM4 12.8Gbps IP内存系统解决方案

    近日,Cadence(NASDAQ:CDNS)近日宣布推出业界速度最快的 HBM4 12.8Gbps 内存 IP 解决方案,以满足新一代 AI 训练和 HPC
    的头像 发表于 05-26 10:45 1196次阅读

    光庭信息推出下一代整车操作系统A²OS

    ,正式推出面向中央计算架构、支持人机协同开发的下一代整车操作系统A²OS(AI × Automotive OS),赋能下一代域控软件解决方案
    的头像 发表于 04-29 17:37 1117次阅读
    光庭信息<b class='flag-5'>推出下一代</b>整车操作<b class='flag-5'>系统</b>A²OS

    新思科技推出基于AMD芯片的新一代原型验证系统

    近日,新思科技宣布推出全新基于AMD Versal™ Premium VP1902自适应系统级芯片(SoC)的HAPS®原型验证系统,以此进
    的头像 发表于 02-19 17:12 1153次阅读

    新思科技全新升级业界领先的硬件辅助验证产品组合,助力下一代半导体与设计创新

    和ZeBu®仿真系统,全新升级其业界领先的硬件辅助验证(HAV)产品组合。全新一代HAPS-200原型验证
    发表于 02-18 16:00 472次阅读

    Cadence推出Palladium Z3与Protium X3系统

    楷登电子(Cadence)公司近日宣布,正式推出新一代Cadence® Palladium® Z3 Emulation和
    的头像 发表于 01-07 13:48 1725次阅读

    Cadence推出新一代验证系统

    楷登电子(Cadence)上半年震撼发布了新一代Cadence® Palladium® Z3 Emulation和
    的头像 发表于 12-30 10:37 1052次阅读

    Gerber X2 是什么?

    “  Gerber X2 已经发布了 10 余年了,但仍有板厂不支持 X2。今天就来讲下 Gerber X2 和 Gerber 的主要区别以及 X
    的头像 发表于 12-24 11:15 2196次阅读
    Gerber <b class='flag-5'>X2</b> 是什么?