0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高频电路布线的经验分享

GLeX_murata_eet 来源: 村田中文技术社区 作者: 村田中文技术社区 2021-03-18 09:28 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCBLayout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层来设置屏蔽,更好地实现就近接地,并有效地降低寄生电感和缩短信号的传输长度,同时还能大幅度地降低信号的交叉干扰等,所有这些方法都对高频电路的可靠性有利。

同种材料时,四层板要比双面板的噪声低20dB。但是,同时也存在一个问题,PCB半层数越高,制造工艺越复杂,单位成本也就越高,这就要求在进行PCBLayout时,除了选择合适的层数的PCB板,还需要进行合理的元器件布局规划,并采用正确的布线规则来完成设计。下面总结高频布线的几点经验:

01

高频电路器件管脚间的引线层间交替越少越好

所谓“引线的层间交替越少越好”是指元件连接过程中所用的过孔(Via)越少越好。一个过孔可带来约0.5pF的分布电容,减少过孔数能显着提高速度和减少数据出错的可能性。

02

高频电路器件管脚间的引线越短越好

信号的辐射强度是和信号线的走线长度成正比的,高频的信号引线越长,它就越容易耦合到靠近它的元器件上去,所以对于诸如信号的时钟、晶振、DDR的数据、LVDS线、USB线、HDMI线等高频信号线都是要求尽可能的走线越短越好。

03

高速电子器件管脚间的引线弯折越少越好

高频电路布线的引线最好采用全直线,需要转折,可用45度折线或者圆弧转折,这种要求在低频电路中仅仅用于提高铜箔的固着强度,而在高频电路中,满足这一要求却可以减少高频信号对外的发射和相互间的耦合。

04

注意信号线近距离平行走线引入的“串扰”

高频电路布线要注意信号线近距离平行走线所引入的“串扰”,串扰是指没有直接连接的信号线之间的耦合现象。由于高频信号沿着传输线是以电磁波的形式传输的,信号线会起到天线的作用,电磁场的能量会在传输线的周围发射,信号之间由于电磁场的相互耦合而产生的不期望的噪声信号称为串扰(Crosstalk)。PCB板层的参数、信号线的间距、驱动端和接收端的电气特性以及信号线端接方式对串扰都有一定的影响。所以为了减少高频信号的串扰,在布线的时候要求尽可能的做到以下几点:

(1)在布线空间允许的条件下,在串扰较严重的两条线之间插入一条地线或地平面,可以起到隔离的作用而减少串扰;

(2)当信号线周围的空间本身就存在时变的电磁场时,若无法避免平行分布,可在平行信号线的反面布置大面积“地”来大幅减少干扰;

(3)在布线空间许可的前提下,加大相邻信号线间的间距,减小信号线的平行长度,时钟线尽量与关键信号线垂直而不要平行;

(4)如果同一层内的平行走线几乎无法避免,在相邻两个层,走线的方向务必却为相互垂直;

(5)在数字电路中,通常的时钟信号都是边沿变化快的信号,对外串扰大。所以在设计中,时钟线宜用地线包围起来并多打地线孔来减少分布电容,从而减少串扰;

(6)对高频信号时钟尽量使用低电压差分时钟信号并包地方式,需要注意包地打孔的完整性;

(7)闲置不用的输入端不要悬空,而是将其接地或接电源(电源在高频信号回路中也是地),因为悬空的线有可能等效于发射天线,接地就能抑制发射。实践证明,用这种办法消除串扰有时能立即见效。

05

高频数字信号的地线和模拟信号地线做隔离

模拟地线、数字地线等接往公共地线时要用高频扼流磁珠连接或者直接隔离并选择合适的地方单点互联。高频数字信号的地线的地电位一般是不一致的,两者直接常常存在一定的电压差,而且,高频数字信号的地线还常常带有非常丰富的高频信号的谐波分量,当直接连接数字信号地线和模拟信号地线时,高频信号的谐波就会通过地线耦合的方式对模拟信号进行干扰。所以通常情况下,对高频数字信号的地线和模拟信号的地线是要做隔离的,可以采用在合适位置单点互联的方式,或者采用高频扼流磁珠互联的方式。

06

集成电路块的电源引脚增加高频退藕电容

每个集成电路块的电源引脚就近增一个高频退藕电容。增加电源引脚的高频退藕电容,可以有效地抑制电源引脚上的高频谐波形成干扰。

07

避免走线形成的环路

各类高频信号走线尽量不要形成环路,若无法避免则应使环路面积尽量小。

08

必须保证良好的信号阻抗匹配

信号在传输的过程中,当阻抗不匹配的时候,信号就会在传输通道中发生信号的反射,反射会使合成信号形成过冲,导致信号在逻辑门限附近波动。

消除反射的根本办法是使传输信号的阻抗良好匹配,由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等。同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,必须要遵守以下布线规则:

(1)LVDS布线规则

要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆;

(2)USB布线规则

要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil;

(3)HDMI布线规则

要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil;

(4)DDR布线规则

DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线必须满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以保证信号的阻抗匹配。

责任编辑:lq6

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 集成电路
    +关注

    关注

    5446

    文章

    12465

    浏览量

    372672
  • pcb
    pcb
    +关注

    关注

    4391

    文章

    23742

    浏览量

    420707
  • 电容
    +关注

    关注

    100

    文章

    6437

    浏览量

    158020
  • 双面板
    +关注

    关注

    2

    文章

    56

    浏览量

    19418
  • lvds
    +关注

    关注

    2

    文章

    1216

    浏览量

    69117

原文标题:高频电路布线的几点经验分享

文章出处:【微信号:murata-eetrend,微信公众号:murata-eetrend】欢迎添加关注!文章转载请注明出处。

收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    高频电路设计的“隐形卫士”:谈吸波材料的选型与应用

    高频电路设计的“隐形卫士”:谈吸波材料的选型与应用
    的头像 发表于 12-03 16:53 86次阅读
    <b class='flag-5'>高频</b><b class='flag-5'>电路</b>设计的“隐形卫士”:谈吸波材料的选型与应用

    高频电路对合金电阻的三大性能要求

    在当今高速发展的电子领域,高频电路广泛应用于通信、雷达、卫星等众多关键技术中。对于高频电路而言,合金电阻的性能直接影响其信号传输的准确性与稳定性。深圳市顺海科技有限公司作为合金电阻领域
    的头像 发表于 11-28 15:39 98次阅读
    <b class='flag-5'>高频</b><b class='flag-5'>电路</b>对合金电阻的三大性能要求

    高频PCB布线“避坑指南”:4大核心技巧让信号完整性提升90%

    技巧 一、核心布线原则 多层板设计 高频电路集成度高,采用至少四层板(顶层、底层、电源层、地层),利用中间层设置屏蔽和就近接地,降低寄生电感,缩短信号传输路径,减少交叉干扰。例如,四层板比双面板噪声低20dB。 电源层与地平面相
    的头像 发表于 11-21 09:23 99次阅读
    <b class='flag-5'>高频</b>PCB<b class='flag-5'>布线</b>“避坑指南”:4大核心技巧让信号完整性提升90%

    电子产品生产中的电路布线设计与激光焊锡的关系

    。一、电路布线设计电路布线设计是电子产品硬件开发的核心环节,直接决定了电路性能、可靠性与制造可行性。在高速数字
    的头像 发表于 11-19 16:29 81次阅读
    电子产品生产中的<b class='flag-5'>电路</b>板<b class='flag-5'>布线</b>设计与激光焊锡的关系

    超强超全布线经验教程大全

    电路),而是由数字电路和模拟电路混合构成的。因此在布线 时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。 数字电路的频率高,模拟
    发表于 05-29 14:38

    高频头本振电路

    高频头本振电路
    发表于 05-06 15:41 0次下载

    如何布线才能降低MDDESD风险?PCB布局的抗干扰设计技巧

    在现代电子产品日益集成化、小型化的趋势下,MDDESD(静电二极管)防护设计变得至关重要。除了元器件选型,PCB的布线与布局也是影响ESD抗扰性能的关键因素。作为FAE,本文将结合实战经验,分享一些
    的头像 发表于 04-25 09:43 574次阅读
    如何<b class='flag-5'>布线</b>才能降低MDDESD风险?PCB布局的抗干扰设计技巧

    电子产品生产中的电路布线设计

    电子产品的生产中,电路布线设计和激光焊锡技术是两个关键环节,直接影响产品的性能、可靠性和生产效率。
    的头像 发表于 03-18 14:31 807次阅读
    电子产品生产中的<b class='flag-5'>电路</b>板<b class='flag-5'>布线</b>设计

    如何选择适合高频电路的贴片电容?

    高频电路设计中,选择合适的贴片电容是至关重要的。电容作为电路中的关键元件,不仅影响着电路的性能,还关系到整个系统的稳定性和可靠性。以下是一些关于如何选择适合
    的头像 发表于 03-17 14:34 1043次阅读

    【PCB】PCB 电路布线设计

    电路布线设计数字设计电路布局要达到良好效果,仔细布线是完成电路板设计重要关键。数字与模拟布线
    发表于 03-12 13:36

    电路高频和高速的区别在哪里

    在电子电路领域,“高频” 和 “高速” 是两个经常被提及的术语,它们对于电路的设计、性能以及应用场景有着深远影响。然而,许多人常常混淆这两个概念,实际上它们有着本质的区别。 首先来谈谈高频
    的头像 发表于 02-05 14:27 1220次阅读

    电子工程师的电路设计经验分享

    本文分享了电子工程师在电路设计方面的丰富经验,包括项目开发步骤、电路设计核心思想、元器件选择与优化等内容,旨在帮助初学者快速提升电路设计能力。
    的头像 发表于 01-21 15:13 1211次阅读

    如何判断电路是否为高频电路

    在数字电路中,工程师需要判断该电路是否高频电路,以此确保电路性能稳定、减少信号失真和避免传输线效应,本文将分享如何判断
    的头像 发表于 01-20 10:49 1222次阅读

    104条关于PCB布局布线的小技巧

    在电子产品设计中,PCB布局布线是重要的一步,PCB布局布线的好坏将直接影响电路的性能。 现在,虽然有很多软件可以实现PCB自动布局布线。但是随着信号频率不断提升,很多时候,工程师需要
    的头像 发表于 01-07 09:21 1763次阅读
    104条关于PCB布局<b class='flag-5'>布线</b>的小技巧

    沉金与镀金在高频电路中的应用

    高频电路中,沉金和镀金作为两种重要的表面处理工艺,各自具有独特的优点和适用场景。以下是关于沉金与镀金在高频电路中的应用的详细分析。 沉金在高频
    的头像 发表于 12-27 16:44 1136次阅读