0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

半导体工艺变局将至?

我快闭嘴 来源:TechSugar 作者:立厷 2021-02-23 11:23 次阅读

近日,中芯国际投资90亿美元的国内首条FinFET芯片生产线落户上海,据称可以一直用到5nm工艺。国际上,头部代工厂已在从5nm进入3nm工艺,虽然三星与台积电对采用哪种技术似乎出现了分歧,但该来的终究要来,只是时间问题。

摩尔定律筋疲力尽

1965年到现在,集成电路行业一直遵循摩尔定律,经历了每18到24个月晶体管密度翻一番,芯片功能越来越多的演变。但是,随着每个新工艺节点的到来,成本都会上升,演进的节奏也在放缓。今天,摩尔定律几乎到了筋疲力尽的境地。

尽管英特尔、台积电、三星等公司都在计划从2022或2023年开启3nm和2nm工艺节点的生产,并从今天的FinFET过渡到新的全环绕栅极场效应晶体管(GAA-FET),但用GAA-FET取代FinFET的转变既昂贵又困难,必定是一条充满坎坷之路。

FinFET是英特尔在2011年提出的,当时用在22nm芯片上,后来台积电、三星一起跟进,从14nm/16nm FinFET一直用到现在的5nm。

不可否认,摩尔定律一直是集成电路增长的引擎,但代工厂要每18个月推出一个新工艺确实太难了。在每个节点,工艺成本和复杂性都在飞涨,所以节点缩小的节奏也从18个月延长到2.5年或更长。另外,大多代工厂的客户也承担不了迁移至更先进节点的费用。

问题变得越来越困难和复杂,但行业的共识是:复杂和困难也意味着机会。激进人士认为,摩尔定律可以继续用在任何器件上,希望工艺达到3nm甚至更小,因此有很多选择。

也有人认为,随着芯片规模的扩大,在新节点上生产更小的晶体管越来越困难,研发重点已经转移到其他领域,比如可以利用封装获得更低功耗、速度和更高内存的好处。

FinFET也快走到了尽头

有能力制造先进节点芯片的公司数量随着工艺几何结构的变化而不断减少,每增加一个新节点,成本也越来越高。台积电最先进的300毫米晶圆厂耗资达200亿美元。

在20nm节点,人们首次发现平面晶体管因沟道长度变短导致了所谓短沟道效应。这时,栅下耗尽区电荷不再完全受栅控制,其中有一部分受源极-漏极控制,产生耗尽区电荷共享,并且随着沟道长度的减小,受栅控制的耗尽区电荷不断减少。其影响是阈值电压降低,器件很容易发生载流子速度饱和效应。当然,在22nm及以上节点,平面晶体管仍是主流技术。

FinFET对解决漏电流问题有很大帮助,因为与平面晶体管相比,栅极三面接触的鳍片可以更好地控制鳍片内部形成的沟道。

来到7nm及以下工艺,静态泄漏问题再次变得越来越严重,即使是FinFET,功率和性能优势也开始减弱。过去,代工厂预计晶体管规格扩大0.7倍,在同等功率下,性能将提高40%,面积将减少50%。性能提升目前仅为15%到20%,需要更复杂的工艺、新材料和不同的制造设备才能获得上述结果。

为了降低成本,代工厂已经开始部署比过去更加异构的新架构,而且他们对在最新的工艺节点上生产的产品更加挑剔。虽然并非所有芯片都需要FinFET。模拟RF等都是围绕着更成熟工艺构建的,需求量仍然很大。但数字逻辑仍在不断扩展,3nm及以后新的晶体管结构正在研发。

不过,对于领先工艺,还有几个障碍需要克服。当鳍片宽度达到5nm(相当于3nm节点)时,FinFET已接近其实际极限。一旦FinFET进展乏力,代工厂将转向3nm/2nm甚至更高的纳米片(nanosheet)FET(下面将介绍)。

技术进步的最大问题在于,有多少公司会继续资助这种不断缩小的节点,同时这些先进节点芯片如何有效地与同一个封装或系统中更成熟的工艺集成。这其实是规模经济的问题,在先进节点,晶圆成本是天文数字,因此很少有客户和应用能够利用昂贵的工艺技术。即使是那些能负担得起成本的客户,他们的一些片芯尺寸也已经超过了最大分刻线尺寸,这会带来量产方面的挑战。

芯片行业存在的一个分歧是,深度学习及其他应用的超级计算正推动着人们对3nm、2nm及更高计算能力的需求不断增长,与此同时,IoT和其他高容量、低成本的应用将继续使用“过时”的工艺,比如16nm/14nm到3nm FinFET。第一种需要正在使FinFET力不从心,这就是头部代工厂欲转向GAA-FET的理由。

GAA是FinFET进化的必由之路

为了继续缩小芯片尺寸,需要GAA-FET。当FinFET中的鳍片宽度接近5nm时,沟道宽度的变化可能导致不期望的变化和迁移率损失。GAA-FET可以绕过这个问题,是一个很有前途的未来晶体管候选者。GAA-FET基本上是一个硅纳米线(nanowire),其栅极从四面与沟道接触。就静电学而言它被认为是一种终极CMOS器件。在某些情况下,GAA-FET沟道中可能需要InGaAs或其他III-V材料。

GAA-FET具有更好的性能、更低的功率和更低的泄漏,当FinFET精疲力竭时,在3nm以下就需要它了。GAA和FinFET不同,是一种经过改进的晶体管结构,对于晶体管的持续扩展至关重要。在3nm,GAA的一个关键特性是阈值电压可以达到0.3V。与3nm FinFET相比,其开关待机功耗更低。

尽管这些新型晶体管被认为是FinFET的一个进化步骤,而且已经研究了多年,但任何新的晶体管类型或材料对芯片行业来说都是一项艰巨的任务,也涉及到一些成本和上市时间风险。就像从平面到FinFET的转变一样,从FinFET到GAA的转变可能举步维艰。挑战包括:

·3nm GAA的产品设计成本与3nm FET不相上下,但GAA的IP认证成本可能是3nm FinFET的1.5倍。

优化垂直侧壁上的器件很困难。由于要进行约5nm凹蚀,没有视线,也没有蚀刻终止层,控制内隔离层侧壁蚀刻的工艺变化非常困难,相当于无网走钢丝。

蚀刻工艺难度加大,对于平面器件来说,采用各向同性(共形)工艺与各向异性(定向)工艺时比较容易。对于FinFET来说,这有点棘手;对于GAA,这个问题变得非常棘手;在某些地方需要各向同性,比如在纳米线/纳米片下面蚀刻,另一些地方则需要各向异性。

GAA晶体管需要单独的纳米片尺寸控制计量。通过超晶格形成鳍片需要对厚度、成分和硅片的厚度进行单独的层控制。

内隔离层模块是定义最终晶体管特性的关键,而模块的控制对于最小化晶体管的可变性至关重要。在内隔离层成型的每个步骤中,精确控制缩进和最终隔离层凹陷的形状和CD(关键尺寸)对确保正确的器件性能至关重要。

纳米片FET应运而生

研发中的GAA架构有几种类型,供应商主要关注的是纳米片FET。基本上,纳米片FET是一个侧面有栅极包裹的FinFET,能较低的功率实现更高性能的芯片。

纳米片FET是2017年IBM研究院提出的。与横向纳米线FET类似,纳米片FET使用更宽和更厚的线(片)来改进的静电特性和驱动电流。该工艺仍处于研发阶段,但与GAA-FET一样,它也是个位数纳米工艺节点晶体管的竞争者之一。

在纳米片FET中,每个微小的片组成一个沟道。第一代纳米片FET将采用硅基沟道材料,用于pFET和nFET器件。第二代纳米片将使用高迁移率材料来制作pFET,nFET继续使用硅。这些材料使沟道中的电子移动得更快,提高了器件性能。高迁移率沟道并不是新东西,已经在晶体管中用了很多年。但这些材料对纳米片的集成提出了一些挑战。

表面上看,3nm FinFET和纳米片FET之间的扩展优势似乎微乎其微。最初,后者有44nm CPP(接触栅间距)和12nm栅极长度。但纳米片的优点在于:

FinFET器件宽度被量化,而对于纳米片,IC厂商可以改变晶体管中片材的宽度。例如,更宽的纳米片可以提供更大的驱动电流和性能。当然,窄纳米片的驱动电流较小,所占面积也小。

GAA架构改善了短沟道控制,进一步扩展了栅极长度,而叠层纳米片则提高了单位空间的驱动强度。

除了技术上的优势,纳米片FET也给客户提供了更多的选择。
责任编辑:tzh

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    447

    文章

    47838

    浏览量

    409699
  • 集成电路
    +关注

    关注

    5322

    文章

    10750

    浏览量

    353566
  • 三星电子
    +关注

    关注

    34

    文章

    15608

    浏览量

    180141
  • 晶体管
    +关注

    关注

    77

    文章

    9059

    浏览量

    135309
收藏 人收藏

    评论

    相关推荐

    半导体发展的四个时代

    公司是这一历史阶段的先驱。现在,ASIC 供应商向所有人提供了设计基础设施、芯片实施和工艺技术。在这个阶段,半导体行业开始出现分化。有了设计限制,出现了一个更广泛的工程师社区,它们可以设计和构建定制
    发表于 03-27 16:17

    半导体发展的四个时代

    等公司是这一历史阶段的先驱。现在,ASIC 供应商向所有人提供了设计基础设施、芯片实施和工艺技术。在这个阶段,半导体行业开始出现分化。有了设计限制,出现了一个更广泛的工程师社区,它们可以设计和构建定制
    发表于 03-13 16:52

    半导体封装工艺的研究分析

    共读好书 张鎏 苑明星 杨小渝 (重庆市声光电有限公司) 摘 要: 对半导体封装工艺的研究,先探析半导体工艺概述,能对其工作原理有一定的了解与掌握;再考虑
    的头像 发表于 02-25 11:58 487次阅读
    <b class='flag-5'>半导体</b>封装<b class='flag-5'>工艺</b>的研究分析

    半导体清洗工艺介绍

    根据清洗介质的不同,目前半导体清洗技术主要分为湿法清洗和干法清洗两种工艺路线
    的头像 发表于 01-12 23:14 1190次阅读
    <b class='flag-5'>半导体</b>清洗<b class='flag-5'>工艺</b>介绍

    全球半导体设备五强酝酿大变局

    也在悄然生变。2023年上半年,全球半导体设备厂商市场规模排名出现调整,CINNO Research 最新统计数据显示,2023年第三季度,ASML营收继续保持全球设备商第一名的位置,超过过去长期位居榜首的应用材料。 变局初显端倪 长期以来,
    的头像 发表于 01-02 15:37 170次阅读
    全球<b class='flag-5'>半导体</b>设备五强酝酿大<b class='flag-5'>变局</b>

    靶材的种类及制备工艺 靶材在半导体领域的应用

    选择合适的靶材在半导体工艺中十分重要。
    的头像 发表于 12-28 16:03 467次阅读

    国调基金助力润鹏半导体半导体特色工艺升级

    据悉,润鹏半导体是华润微电子与深圳市合力推出的精于半导体特色工艺的12英寸晶圆制造项目。主要研发方向包括CMOS、BCD、e-Flash等工艺
    的头像 发表于 12-20 14:13 281次阅读

    [半导体前端工艺:第二篇] 半导体制程工艺概览与氧化

    [半导体前端工艺:第二篇] 半导体制程工艺概览与氧化
    的头像 发表于 11-29 15:14 694次阅读
    [<b class='flag-5'>半导体</b>前端<b class='flag-5'>工艺</b>:第二篇] <b class='flag-5'>半导体</b>制程<b class='flag-5'>工艺</b>概览与氧化

    半导体后端工艺:】第一篇了解半导体测试

    半导体后端工艺:】第一篇了解半导体测试
    的头像 发表于 11-24 16:11 607次阅读
    【<b class='flag-5'>半导体</b>后端<b class='flag-5'>工艺</b>:】第一篇了解<b class='flag-5'>半导体</b>测试

    华林科纳PFA管在半导体清洗工艺中的卓越应用

    随着科技的不断发展,半导体技术在全球范围内得到了广泛应用。半导体设备在制造过程中需要经过多个工艺步骤,而每个步骤都需要使用到各种不同的材料和设备。其中,华林科纳的PFA管在半导体清洗
    的头像 发表于 10-16 15:34 315次阅读

    半导体划片机工艺应用

    半导体划片工艺半导体制造过程中的重要步骤之一,主要用于将大尺寸的晶圆切割成小片,以便进行后续的制造和封装过程。以下是一些半导体划片工艺的应
    的头像 发表于 09-18 17:06 466次阅读
    <b class='flag-5'>半导体</b>划片机<b class='flag-5'>工艺</b>应用

    半导体制造工艺之光刻工艺详解

    半导体制造工艺之光刻工艺详解
    的头像 发表于 08-24 10:38 1325次阅读
    <b class='flag-5'>半导体</b>制造<b class='flag-5'>工艺</b>之光刻<b class='flag-5'>工艺</b>详解

    半导体后封装工艺及设备

    半导体后封装工艺及设备介绍
    发表于 07-13 11:43 8次下载

    半导体前端工艺之沉积工艺

    在前几篇文章(点击查看),我们一直在借用饼干烘焙过程来形象地说明半导体制程 。在上一篇我们说到,为制作巧克力夹心,需通过“刻蚀工艺”挖出饼干的中间部分,然后倒入巧克力糖浆,再盖上一层饼干层。“倒入巧克力糖浆”和“盖上饼干层”的过程在半导
    的头像 发表于 06-29 16:56 921次阅读
    <b class='flag-5'>半导体</b>前端<b class='flag-5'>工艺</b>之沉积<b class='flag-5'>工艺</b>

    详解半导体封装测试工艺

    详解半导体封装测试工艺
    的头像 发表于 05-31 09:42 1106次阅读
    详解<b class='flag-5'>半导体</b>封装测试<b class='flag-5'>工艺</b>