0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

碳纳米管晶体管有望取代硅走入现实

如意 来源:半导体行业观察 作者:IEEE 2020-12-15 15:22 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

得益于研究人员的持续推进,碳纳米管器件现在正在越来越接近硅的能力,最新的进展也在最近举办的IEEE电子器件会议IEDM上揭晓。会上,来自台积电,加州大学圣地亚哥分校和斯坦福大学的工程师介绍了一种新的制造工艺,该工艺可以更好地控制碳纳米管晶体管。这种控制对于确保在逻辑电路中充当晶体管的晶体管完全关闭时至关重要。

近年来,人们对碳纳米管晶体管的兴趣有所增加,因为它们有可能比硅晶体管更进一步缩小尺寸,并提供一种生产电路堆叠层的方法比在硅中做起来容易得多。

该团队发明了一种生产更好的栅极电介质(gate dielectric)的工艺。那是栅电极和晶体管沟道区之间的绝缘层。在操作中,栅极处的电压会在沟道区中建立电场,从而切断电流

然而,随着几十年来硅晶体管的规模缩小,由二氧化硅制成的绝缘层必须越来越薄,以便使用较少的电压来控制电流,从而降低了能耗。最终,绝缘屏障非常薄,以至于电荷实际上可以通过它隧穿,从而带来电流泄漏并浪费能量。

大约十多年前,硅半导体工业通过切换到新的介电材料二氧化铪(hafnium dioxide)解决了这个问题。与先前使用的二氧化硅相比,该材料具有较高的介电常数(high-k),这意味着相对较厚的高k介电层在电气上等效于非常薄的氧化硅层。

碳纳米管晶体管还使用HfO 2栅极电介质。碳纳米管的问题在于,它们不允许在控制按比例缩小的设备所需的薄层中形成电介质。

沉积high-k电介质的方法称为原子层沉积。顾名思义,它一次可建造一个原子层的材料。但是,它需要一个开始的地方。在硅中,这是在表面自然形成的原子的原子薄层。

碳纳米管不提供这种立足点来开始沉积。它们不会自然形成氧化物层,毕竟二氧化碳和一氧化碳都是气体。纳米管中任何会导致所需“悬挂键”(dangling bonds)的缺陷都会限制其传导电流的能力。

到目前为止,在碳纳米管上生长一层薄薄的high-k电介质二氧化铪是不可能的。斯坦福大学和台积电的研究人员通过在它们之间添加中间k介电层解决了这一问题。

“形成high-k电介质一直是一个大问题。” 领导这项工作的台积电(TSMC)首席科学家,斯坦福大学教授Philip Wong(黄汉森)说。“因此您必须将比纳米管更厚的氧化物倾倒在纳米管的顶部,而不是在缩小的晶体管中”,黄汉森建议。“要了解为什么这是一个问题,可以想象一下栅极电压的作用,就是试图用脚踩踏来阻止水流过花园软管。如果在脚和软管之间放一堆枕头(类似于厚的门氧化物),则枕头会变得更难”,黄汉森进一步指出。

台积电的Matthias Passlack和UCSD的Andrew Kummel教授提出了一种解决方案,将HfO2的原子层沉积与沉积中间介电常数材料氧化铝的新方法结合在一起。Al2O3是使用UCSD发明的纳米雾工艺沉积的。像水蒸气凝结形成雾一样,Al2O3凝结成簇,覆盖纳米管表面。然后可以使用该界面电介质作为立足点开始HfO2的原子层沉积。

这两种电介质的综合电学特性使该团队能够构建一种器件,该器件的栅极电介质在宽度仅为15纳米的栅极下的厚度小于4纳米。最终的器件具有与硅CMOS器件相似的开/关电流比特性,并且仿真表明,即使具有较小栅极电介质的较小器件也能正常工作。

但是,在碳纳米管器件能够匹配硅晶体管之前,还有很多工作要做。其中一些问题已单独解决,但尚未合并到单个设备中。例如,黄汉森团队设备中的单个纳米管限制了晶体管可以驱动的电流量。他表示,要使多个相同的纳米管完美对齐一直是一个挑战。北京大学彭练矛实验室的研究人员最近成功地使每微米排列250个碳纳米管,这表明解决方案可能很快就会出现。

另一个问题是设备的金属电极和碳纳米管之间的电阻,特别是当这些触点的尺寸缩小到接近当今先进硅芯片所使用的尺寸时。去年,黄汉森的一名学生Greg Pitner(现为台积电研究人员和IEDM研究的主要作者)报告了一种方法,可以将一种接触类型(p型)的电阻提高到两倍以下接触的理论极限仅为10纳米。但是,与碳纳米管的n型接触尚未达到相似的性能水平,而CMOS逻辑则需要两种类型。

最后,需要掺杂碳纳米管以增加栅极两侧的载流子数量。通过用其他元素替换晶格中的一些原子,可以在硅中完成这种掺杂。这在碳纳米管中是行不通的,因为它将破坏结构的电子能力。相反,碳纳米管晶体管使用的是静电掺杂。在此,有意操纵介电层的成分以将电子捐赠给纳米管或将其抽出。黄汉森表示,他的学生Rebecca Park在该层中使用氧化钼取得了良好的效果。

他说:“我们感到非常兴奋,因为我们正在一步一步地将所有这些难题都击倒。” “下一步就是将它们放在一起……如果我们可以将所有这些结合起来,我们将击败硅。”
责编AJX

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    339

    文章

    31236

    浏览量

    266485
  • 晶体管
    +关注

    关注

    78

    文章

    10439

    浏览量

    148587
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    探秘BFU730LX:NPN宽带锗射频晶体管的卓越性能与应用

    探秘BFU730LX:NPN宽带锗射频晶体管的卓越性能与应用 在电子工程师的世界里,高性能的射频晶体管是实现各种无线通信系统的关键组件。今天,我们就来深入了解一下NXP公司推出的BFU730LX
    的头像 发表于 03-17 11:20 333次阅读

    探索BFU520Y:双NPN宽带射频晶体管的卓越性能

    探索BFU520Y:双NPN宽带射频晶体管的卓越性能 在射频晶体管的领域中,NXP的BFU520Y脱颖而出,成为高速、低噪声应用的理想之选。今天,我们就来深入剖析这款双NPN宽带
    的头像 发表于 12-30 17:35 2035次阅读

    探索Broadcom HLPT-B3x0-00000NPN光电晶体管的卓越性能

    探索Broadcom HLPT-B3x0-00000NPN光电晶体管的卓越性能 在电子设备的设计中,选择合适的光电晶体管至关重要。今天,我们来深入了解一下Broadcom
    的头像 发表于 12-30 11:40 899次阅读

    MUN5136数字晶体管技术解析与应用指南

    onsemi MUN5136数字晶体管旨在取代单个器件及其外部电阻偏置网络。这些数字晶体管包含一个晶体管和一个单片偏置网络,单片偏置网络由两个电阻器组成,一个是串联基极电阻器,另一个是
    的头像 发表于 11-24 16:27 949次阅读
    MUN5136数字<b class='flag-5'>晶体管</b>技术解析与应用指南

    电压选择晶体管应用电路第二期

    电压选择晶体管应用电路第二期 以前发表过关于电压选择晶体管的结构和原理的文章,这一期我将介绍一下电压选择晶体管的用法。如图所示: 当输入电压Vin等于电压选择晶体管QS的栅极控制电压时
    发表于 11-17 07:42

    英飞凌功率晶体管的短路耐受性测试

    本文将深入探讨两种备受瞩目的功率晶体管——英飞凌的 CoolGaN(氮化镓高电子迁移率晶体管)和 OptiMOS 6(基场效应晶体管),在极端短路条件下的表现。通过一系列严谨的测试,
    的头像 发表于 10-07 11:55 3409次阅读
    英飞凌功率<b class='flag-5'>晶体管</b>的短路耐受性测试

    多值电场型电压选择晶体管结构

    多值电场型电压选择晶体管结构 为满足多进制逻辑运算的需要,设计了一款多值电场型电压选择晶体管。控制二进制电路通断需要二进制逻辑门电路,实际上是对电压的一种选择,而传统二进制逻辑门电路通常比较复杂
    发表于 09-15 15:31

    深圳市万优通电子科技有限公司对 S8050 晶体管全系列封装与功能的详细解读

    科技有限公司深耕电子元器件领域多年,对 S8050 晶体管有着深入的研究与丰富的应用经验,下面将为您带来 S8050 晶体管全系列封装与功能的详细解读。 一、S8050 晶体管基础认知 S8050 属于 NPN 型
    的头像 发表于 08-06 16:27 1929次阅读

    晶体管架构的演变过程

    芯片制程从微米级进入2纳米时代,晶体管架构经历了从 Planar FET 到 MBCFET的四次关键演变。这不仅仅是形状的变化,更是一次次对物理极限的挑战。从平面晶体管到MBCFET,每一次架构演进到底解决了哪些物理瓶颈呢?
    的头像 发表于 07-08 16:28 2508次阅读
    <b class='flag-5'>晶体管</b>架构的演变过程

    下一代高速芯片晶体管解制造问题解决了!

    先进的晶体管架构,是纳米晶体管(Nanosheet FET)的延伸和发展,主要用于实现更小的晶体管尺寸和更高的集成密度,以满足未来半导体工艺中对微缩的需求。叉片
    发表于 06-20 10:40

    薄膜晶体管技术架构与主流工艺路线

    导语薄膜晶体管(TFT)作为平板显示技术的核心驱动元件,通过材料创新与工艺优化,实现了从传统非晶向氧化物半导体、柔性电子的技术跨越。本文将聚焦于薄膜晶体管制造技术与前沿发展。
    的头像 发表于 05-27 09:51 3259次阅读
    薄膜<b class='flag-5'>晶体管</b>技术架构与主流工艺路线

    什么是晶体管?你了解多少?知道怎样工作的吗?

    是关于晶体管的详细解析: 一、核心定义与历史背景 ‌定义‌: 晶体管利用半导体材料(如、锗)的特性,通过输入信号(电流或电压)控制输出电流,实现信号放大或电路通断。 ‌发明‌: 1947年由‌贝尔实验室‌的肖克利(Shockl
    的头像 发表于 05-16 10:02 5256次阅读

    ZSKY-D882-SOT-89-3L NPN功率晶体管规格书

    电子发烧友网站提供《ZSKY-D882-SOT-89-3L NPN功率晶体管规格书.pdf》资料免费下载
    发表于 05-14 17:21 0次下载

    ZSKY -DTA114YE PNP外延平面数字晶体管规格书

    电子发烧友网站提供《ZSKY -DTA114YE PNP外延平面数字晶体管规格书.pdf》资料免费下载
    发表于 05-13 17:03 0次下载