0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AMD ZEN3架构设计阶段完成,时钟IPC增加了21%

汽车玩家 来源:中关村在线 作者:中关村在线 2019-11-26 14:58 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

AMD在SC19大会上做了一次演讲。AMD在开发以及IPC增长方面对ZEN 3和Epyc发表了一些有趣的评论。首先,AMD提到ZEN 3架构设计阶段已经完成。如今可以将AMD的设计和发布阶段视为发布时间表。在这里,您可能会期望ZEN2的迭代更新。就是说,应该将ZEN3视为一种新架构,这很有趣。我们知道ZEN3是基于前一分享的以下路线图的基于7nm +的产品。

Zen 1与Zen 2相比,时钟IPC增加了21%,AMD暗示ZEN 3的IPC再增加15%。拥有更多核心的必要性还没有结束,未来的设计路径将基于更多核心和更高的计算密度,以及对内存带宽和I / O连接的关注。

AMD通过指出Zen 2所提供的IPC增益要比演进式升级所获得的正常水平更高来证明上述观点。AMD表示其平均水平约为15%。还断言Zen 3将带来性能上的提升,完全符合用户对全新架构的期望。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • amd
    amd
    +关注

    关注

    25

    文章

    5647

    浏览量

    139028
  • 内存
    +关注

    关注

    9

    文章

    3173

    浏览量

    76118
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    那么龙芯CPU性能如何呢?

    · ‌ 3A6000 ‌:采用LA464架构,4核8线程设计,实测单核性能与英特尔10代酷睿i3-10100F持平,多核性能提升60%以上其每GHz性能表现甚至超越AMD
    的头像 发表于 12-03 13:42 96次阅读

    时钟周期和指令周期的区别是什么

    Cortex-M3)采用流水线技术,将指令执行拆分为多个阶段。虽然单条指令仍需多个时钟周期完成,但多条指令可以并行处理,提高吞吐量。
    发表于 11-21 07:01

    基于蜂鸟E203架构的指令集K扩展

    扩展指令集架构(RISC-V ISA)的K扩展。 K扩展是一种可选的指令集扩展,它增加了一些向量和矩阵操作的指令。这些指令可以利用硬件并行性,高效地处理大量数据。K扩展的指令集包括几个向量寄存器和一些
    发表于 10-21 09:38

    深圳 11月21-22日《产品EMC正向设计与检视》公开课火热报名中!

    课程名称:《产品EMC正向设计与检视》讲师:吴老师时间地点:深圳11月21-22日主办单位:赛盛技术课程背景在产品系统设计阶段,如何在结构方面考虑电磁兼容设计?在产品PCB设计阶段,哪些地方要进行
    的头像 发表于 10-15 14:44 212次阅读
    深圳 11月<b class='flag-5'>21</b>-22日《产品EMC正向设计与检视》公开课火热报名中!

    TensorRT-LLM的大规模专家并行架构设

    之前文章已介绍引入大规模 EP 的初衷,本篇将继续深入介绍 TensorRT-LLM 的大规模专家并行架构设计与创新实现。
    的头像 发表于 09-23 14:42 697次阅读
    TensorRT-LLM的大规模专家并行<b class='flag-5'>架构设</b>计

    江波龙企业级DDR5 RDIMM率先完成AMD Threadripper PRO 9000WX系列兼容性认证

    2025年7月23日,AMD(超威半导体)正式发布了基于全新Zen5架构的锐龙线程撕裂者Threadripper9000系列处理器,包括面向专业工作站的撕裂者
    的头像 发表于 07-23 21:04 784次阅读
    江波龙企业级DDR5 RDIMM率先<b class='flag-5'>完成</b><b class='flag-5'>AMD</b> Threadripper PRO 9000WX系列兼容性认证

    AMD Power Design Manager 2025.1现已推出

    AMD Power Design Manager 2025.1 版(PDM)现已推出——增加了对第二代 AMD Versal AI Edge 和 第二代 Versal Prime 系列的支持,并支持已量产的
    的头像 发表于 07-09 14:33 873次阅读

    上海 6月20日-21日《产品EMC正向设计与检视》公开课火热报名中!

    课程名称:《产品EMC正向设计与检视》讲师:吴老师时间地点:上海6月20-21日主办单位:赛盛技术课程背景在产品系统设计阶段,如何在结构方面考虑电磁兼容设计?在产品PCB设计阶段,哪些地方要进行
    的头像 发表于 05-15 15:38 352次阅读
    上海 6月20日-<b class='flag-5'>21</b>日《产品EMC正向设计与检视》公开课火热报名中!

    PanDao:光学设计阶段透镜系统的可生产性分析

    器件的生产过程,并增加了其成本。 在光学系统的生成过程中,随后涉及三个不同的实体: 1)最初,光学系统设计人员将性能参数转换为光学系统参数,如使用的玻璃类型,透镜几何形状,表面形状精度,粗糙度和中频误差
    发表于 05-09 08:51

    Xilinx Ultrascale系列FPGA的时钟资源与架构解析

    。Ultrascale+采用16ns,有3个系列:Artix,Kintex,Virtex。不仅是工艺制程方面,在其他方面也存在较大改进,如时钟资源与架构,本文将重点介绍Ultrascale的
    的头像 发表于 04-24 11:29 2096次阅读
    Xilinx Ultrascale系列FPGA的<b class='flag-5'>时钟</b>资源与<b class='flag-5'>架构</b>解析

    东风岚图发布L3级智能架构天元智

    近日,东风岚图在北京正式发布L3级智能架构天元智,并首发两大核心智能化技术集群——青云L3级智能安全行驶平台和鲲鹏L3级智能安全驾驶系统,
    的头像 发表于 04-18 15:36 616次阅读

    在 NXP i.MX 8M Plus EVK上比较Yocto 4.0和Yocto 5.0时,空闲模式下的功耗增加了 20%,为什么?

    模式下的功耗增加了 20%。 具体来说,在 idle 模式下测得的功耗如下: [/td][td]Yocto 4.0(kernel 5.15.71-2.2.2)Yocto 5.0(kernel
    发表于 03-26 07:15

    芯片架构设计的关键要素

    芯片架构设计的目标是达到功能、性能、功耗、面积(FPA)的平衡。好的芯片架构能有效提升系统的整体性能,优化功耗,并确保在成本和时间的限制下完成设计任务。
    的头像 发表于 03-01 16:23 1415次阅读

    AMD发布Ryzen Master软件2.14.1.3286版本

    启用EXPO配置文件,无需重启系统即可体验到性能提升的效果。 新版Ryzen Master软件增加了多项新功能,例如为额定功率为65W和120W的AMD Ryzen 9000系列CPU提供了105W
    的头像 发表于 12-13 16:14 1728次阅读

    AMD Zen 4处理器悄然禁用循环缓冲区

    近日,AMD在更新BIOS后,对Zen 4架构的处理器进行了一项未公开说明的更改:禁用了循环缓冲区(Loop Buffer)功能。这一变化引发了业界和用户的广泛关注。 循环缓冲区作为CPU前端的一个
    的头像 发表于 12-11 13:46 831次阅读