0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB差分信号设计中有什么常见的误区

PCB线路板打样 来源:pcb论坛网 作者:pcb论坛网 2020-01-03 17:32 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

差分信号PCB差分信号设计中几个常见的误区

差分信号(DifferenTIal Signal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设计,什么令它这么倍受青睐呢?在PCB设计中又如何能保证其良好的性能呢?带着这两个问题,我们进行下一部分的讨论。 何为差分信号?通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。而承载差分信号的那一对走线就称为差分走线。

差分信号和普通的单端信号走线相比,最明显的优势体现在以下三个方面:

1.抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完全抵消。

2.能有效抑制 EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。

3.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。目前流行的 LVDS(low voltage differenTIal signaling)就是指这种小振幅差分信号技术。

对于PCB工程师来说,最关注的还是如何确保在实际走线中能完全发挥差分走线的这些优势。也许只要是接触过Layout的人都会了解差分走线的一般要求,那就是“等长、等距”。等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距则主要是为了保证两者差分阻抗一致,减少反射。“尽量靠近原则”有时候也是差分走线的要求之一。但所有这些规则都不是用来生搬硬套的,不少工程师似乎还不了解高速差分信号传输的本质。

下面重点讨论一下PCB差分信号设计中几个常见的误区。

误区一:认为差分信号不需要地平面作为回流路径,或者认为差分走线彼此为对方提供回流途径。造成这种误区的原因是被表面现象迷惑,或者对高速信号传输的机理认识还不够深入。差分电路对于类似地弹以及其它可能存在于电源和地平面上的噪音信号是不敏感的。地平面的部分回流抵消并不代表差分电路就不以参考平面作为信号返回路径,其实在信号回流分析上,差分走线和普通的单端走线的机理是一致的,即高频信号总是沿着电感最小的回路进行回流,最大的区别在于差分线除了有对地的耦合之外,还存在相互之间的耦合,哪一种耦合强,哪一种就成为主要的回流通路。在PCB电路设计中,一般差分走线之间的耦合较小,往往只占10~20%的耦合度,更多的还是对地的耦合,所以差分走线的主要回流路径还是存在于地平面。当地平面发生不连续的时候,无参考平面的区域,差分走线之间的耦合才会提供主要的回流通路,尽管参考平面的不连续对差分走线的影响没有对普通的单端走线来的严重,但还是会降低差分信号的质量,增加 EMI,要尽量避免。也有些设计人员认为,可以去掉差分走线下方的参考平面,以抑制差分传输中的部分共模信号,但从理论上看这种做法是不可取的,阻抗如何控制?不给共模信号提供地阻抗回路,势必会造成EMI辐射,这种做法弊大于利。

误区二: 认为保持等间距比匹配线长更重要。在实际的 PCB 布线中,往往不能同时满足差分设计的要求。由于管脚分布,过孔,以及走线空间等因素存在,必须通过适当的绕线才能达到线长匹配的目的,但带来的结果必然是差分对的部分区域无法平行。PCB差分走线的设计中最重要的规则就是匹配线长,其它的规则都可以根据设计要求和实际应用进行灵活处理。

误区三:认为差分走线一定要靠的很近。让差分走线靠近无非是为了增强他们的耦合,既可以提高对噪声的免疫力,还能充分利用磁场的相反极性来抵消对外界的电磁干扰。虽说这种做法在大多数情况下是非常有利的,但不是绝对的,如果能保证让它们得到充分的屏蔽,不受外界干扰,那么我们也就不需要再让通过彼此的强耦合达到抗干扰和抑制 EMI 的目的了。如何才能保证差分走线具有良好的隔离和屏蔽呢?增大与其它信号走线的间距是最基本的途径之一,电磁场能量是随着距离呈平方关系递减的,一般线间距超过4倍线宽时,它们之间的干扰就极其微弱了,基本可以忽略。此外,通过地平面的隔离也可以起到很好的屏蔽作用,这种结构在高频的(10G以上)IC封装PCB设计中经常会用采用,被称为 CPW 结构,可以保证严格的差分阻抗控制(2Z0)。

差分走线也可以走在不同的信号层中,但一般不建议这种走法,因为不同的层产生的诸如阻抗、过孔的差别会破坏差模传输的效果,引入共模噪声。此外,如果相邻两层耦合不够紧密的话,会降低差分走线抵抗噪声的能力,但如果能保持和周围走线适当的间距,串扰就不是个问题。在一般频率(GHz 以下),EMI也不会是很严重的问题,实验表明,相距500Mils的差分走线,在3米之外的辐射能量衰减已经达到 60dB,足以满足FCC的电磁辐射标准,所以设计者根本不用过分担心差分线耦合不够而造成电磁不兼容问题。

责任编辑:ct


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4417

    文章

    23961

    浏览量

    426063
  • 差分信号
    +关注

    关注

    4

    文章

    410

    浏览量

    29075
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    44706
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    R&S®ZNL 矢量网络分析仪在分信号S参数测量中的应用

    随着高速数字通信与高频射频系统的发展,分信号传输技术因其优异的抗干扰能力与信号完整性,被广泛应用于现代通信接口(如USB、HDMI、PCIe等)及射频模块设计中。为准确评估差分器件的性能,
    的头像 发表于 02-09 16:29 829次阅读
    R&amp;S®ZNL 矢量网络分析仪在<b class='flag-5'>差</b><b class='flag-5'>分信号</b>S参数测量中的应用

    分信号负端接地:滤波截止频率怎么确定?附步骤+ 案例​

    在电子电路设计中,分信号负端接地是很常见的兼容改造或简化方案,但这么做会让信号分模式变成单端-地参考模式,原本的共模抑制能力直接丧失,
    的头像 发表于 01-27 09:04 405次阅读
    <b class='flag-5'>差</b><b class='flag-5'>分信号</b>负端接地:滤波截止频率怎么确定?附步骤+ 案例​

    【「玩转高速电路:基于ANSYS HFSS的无源仿真实例」阅读体验】+分信号

    书籍本章开始讲解差分信号的影响因素 一、不同宽度的分微带线 分信号微带线特性阻抗随着线宽的增大而减小。
    发表于 01-19 08:55

    高带宽双路 SPDT 分信号开关 TS3DS26227 详解

    高带宽双路 SPDT 分信号开关 TS3DS26227 详解 在电子设计领域,开关器件的性能对整个系统的信号传输和处理起着关键作用。今天我们要详细探讨的是德州仪器(TI)的 TS3DS26227
    的头像 发表于 01-14 16:10 367次阅读

    TDK TCM0403T薄膜共模滤波器:高速分信号的EMC解决方案

    TDK TCM0403T薄膜共模滤波器:高速分信号的EMC解决方案 在当今的电子设备中,高速分信号的应用越来越广泛,如USB、HDMI等接口。然而,这些高速
    的头像 发表于 12-26 11:00 444次阅读

    TMUXHS4512:高速分信号处理的理想之选

    TMUXHS4512:高速分信号处理的理想之选 在当今高速数据传输的时代,对于高速、可靠的多路复用器和多路信号分离器的需求日益增长。德州仪器(TI)的TMUXHS4512 1.8V 6通道
    的头像 发表于 12-15 16:15 933次阅读

    TMUXHS4612:高速分信号处理的理想之选

    TMUXHS4612:高速分信号处理的理想之选 在高速分接口领域,德州仪器(TI)推出的TMUXHS4612 3.3V 6通道20Gbps分2:1多路复用器/1:2多路
    的头像 发表于 12-15 16:10 756次阅读

    单片机的分信号到底是什么?

    分信号到底是什么?通俗来讲,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。 分信号
    发表于 11-12 06:44

    USB 分信号线 PCB 布线指南

    “  本文介绍了在 PCB 上正确布局 USB 分数据线的关键原则和实践。主要目标是实现 USB 规范中规定的 90 欧姆阻抗匹配。且应考虑 ESD 保护及完整的地平面。 ” USB 速度等级
    的头像 发表于 09-18 12:03 6745次阅读
    USB <b class='flag-5'>差</b><b class='flag-5'>分信号</b>线 <b class='flag-5'>PCB</b> 布线指南

    M12电缆接头针脚定义:分信号引脚配置里的 “传输密码”

    M12 电缆接头的分信号针脚配置,不是 “死板的图纸定义”,而是 “贴合场景的传输解决方案”。从 D 编码的以太网适配,到 X 编码的高速传输,每一组引脚的配置,都是为了让数据在工业现场的复杂环境
    的头像 发表于 09-18 10:10 2561次阅读
    M12电缆接头针脚定义:<b class='flag-5'>差</b><b class='flag-5'>分信号</b>引脚配置里的 “传输密码”

    分信号转换成单端信号需要哪些元件?

    分信号转换为单端信号的核心目标是提取分信号中的共模抑制特性,同时保留所需的模成分,最终输
    发表于 08-14 09:10

    分探头能测那些信号呢?

    分探头是一种专门用于测量差分信号的仪器,其核心特点是通过抑制共模信号、放大差模信号,来精准捕捉两个信号之间的电位差。它能测量的
    的头像 发表于 08-05 13:02 1073次阅读

    品致示波器高压分探头的了解及常见测量方法

    很多工程师对分探头的理解不是很深刻,市场上分探头生产厂家也不少,性能指标各不相同,甚至相差甚远,造成测出的波形也不尽相同,工程师无法看到正确波形。本文将主要讲述什么是分信号
    的头像 发表于 06-26 09:00 940次阅读
    品致示波器高压<b class='flag-5'>差</b>分探头的了解及<b class='flag-5'>常见</b>测量方法

    分信号与单端信号接线时要注意什么?

    本文介绍了输出单端信号分信号的设备与采集设备之间应该怎样接线。
    的头像 发表于 06-17 15:50 2425次阅读
    <b class='flag-5'>差</b><b class='flag-5'>分信号</b>与单端<b class='flag-5'>信号</b>接线时要注意什么?

    Allegro Skill布线功能-添加分过孔禁布区

    在高速PCB设计中,分过孔之间设置禁止布线区域具有重要意义。首先它能有效减少其他信号线对分信号的串扰,保持
    发表于 05-28 15:19 1169次阅读
    Allegro Skill布线功能-添加<b class='flag-5'>差</b>分过孔禁布区