0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

不同的走线层,一样的STUB

PCB线路板打样 来源:pcb论坛网 作者:pcb论坛网 2020-01-13 17:36 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

N年的宝贵经验告诉我们,遇到过孔stub时,最好办法就是器件在表层走线靠下层,器件在底层走线就靠上层,这样能把stub降到最低。但是,有没有这样一种情况,你们觉得无论走哪一层都觉得不能把stub降得很低的情况呢?

恩,还真有这么一种操作,而且其实我们还见得不少。在比较理想的器件布局下,我们喜欢把高速信号的收发芯片都放在同一面,要么都是表层,要么都是底层。原因很简单,这样的话我们从表层的pin打孔到内层走线时,只要我们走到了靠下的层(以器件放表层说明,如果是放底层则相反哈),这样两个过孔就都会是比较短的过孔stub,有利于提高信号传输质量。而且不要老是动不动就提要背钻这事嘛,能保证质量的同时又可以简单快捷的省成本和加工流程这种好事,相信谁都不会拒绝吧?

但是,有的高速信号却不能做到两个器件都放在正面,看起来好像显得我们不重视这些高速走线似的。大家是不是觉得只要我们想优先保证它们的传输的话,就肯定轻松的做到先把它们都放在表层是吧?有的东西连臣妾都不能保证啊,更何况PCB工程师呢?例如,其中一个器件是双面都有高速走线的pin……

其实这样的器件是有的,而且应用很广泛,其中一种就是我们今天的主人公,PCIE金手指。在我们很多PCIE子卡设计中,都会遇到它。它的封装就是双面的焊盘结构。这样的PCIE信号我们最近接触非常多,主要就是应用在现在很火的人工智能领域上。

像上图高亮的TX链路(怎么分的TX还是RX?看看电容呗)是在底层,而我们的主芯片放在表层,那我们的内线走线好像走到哪一层就是不能达到放同一面时的效果,无论是放在靠上层还是靠下层,都会有其中一个过孔有很长的stub。这时能够想象PCB工程师的心情就好像下图的情况一样矛盾……

在说完了前面的铺垫之后,再说说本文想描述的案例。该信号走的是PCIE3.0的协议(8Gbps),板厚是2.0mm。在第一版中,客户为了省成本,问我们能不能不背钻处理,然后我们高速先生也不是动不动就叫客户背钻的,因为经过验证之后,认为把走线走到靠下层时,长过孔的stub大概在60mil左右,对于8Gbps的信号仍在可以接受的范围。客户也怀着将信将疑的心态投了板,不过还好没等多久,回板之后客户进行了PCIE的测试(子卡插到base进行测试),发现真的是OK的哦,传输没有问题。

一切都没什么问题之后,后面客户又开始了第二版,其他走线有一些改动,PCIE这部分原理图没有改动。本来按说PCIE直接copy就好了,但是由于靠下面的走线需要让给更高速的信号,因此无法继续按照上一版靠底层走线。这时PCB工程师想到反正都会有一个长的过孔stub,影响应该是一样的,因此就把走线放在和下层对称的上层去走,于是就第二版的链路变成了这样(由于后面要对比两者的区别,因此我们用同一条链路不同走线层来对比会更有说服力)。

这就是前面说到,无论靠上还是靠下都会有一个长的过孔stub无法避免。其实乍一看,感觉应该是一样的,因为还是有一个长的和一个短的过孔stub的影响。事实上是这样吗?

我们把两种情况进行仿真对比一下,他们的传输损耗有非常惊人的结论,那就是真的就是一样的。如下所示:高速先生们再三确认后。确定真的是有两根曲线,真的一模一样哈。红的曲线被绿的覆盖了……

后面想了一下,其实一样也是对的。对于这种线性时不变系统而言。事实上他们就应该是一样的。理论不想过多解释哈,对于这种名词大家感兴趣再去搜搜哈。简单来说就是从最后接收来看,首先时间是一样的,然后stub一样的情况下是不care长stub和短stub的顺序,能量经过振荡传输到接收端的时候就是一样的。那看起来这种case下走靠上还是靠下层真没有影响?

很多时候当你有一个认为正确的结论时,往往需要经得住很多人的敲打。例如有同事就提出,要不给他们赋了收发模型看看眼图是不是也一样?好,这个主意非常好,因为对于很多人来说,S参数远没有时域的波形或者眼图直观,于是我们加入收发模型进行仿真后,就立马把这个结论推翻了……

突然发现原有差距会那么大,眼高居然差了50多mV。两者看起来波形都不错,但是在PCIE链路中,这个只是子卡部分,插上base板后接收裕量就肯定很小了,所以这个已经是一个很大的差距了。

在惊讶之余我们再回头看看这两条链路的回波损耗,终于发现了不一样的地方。

从回波损耗来看,版本一的结果的确会比版本二要好。这就是导致眼图有差异的原因了。所以对于这种始终会存在过孔stub的情况下,我们走线层的选择其实会影响很大,不能再按照传统的单纯靠下层或者靠上层来走了,这时候必须具体问题具体分析哈。

责任编辑:ct

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4392

    文章

    23754

    浏览量

    421116
  • 华强pcb线路板打样

    关注

    5

    文章

    14629

    浏览量

    44409
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    机房布线,上线、下走线,哪个好?

    在数据中心布线系统线方式时,很多朋友比较关心的是上线好,还是下走线好?这个问题直都有讨论,
    的头像 发表于 12-15 11:21 99次阅读
    机房布线,上<b class='flag-5'>走</b><b class='flag-5'>线</b>、下走<b class='flag-5'>线</b>,哪个好?

    PCB板双面布局的DDR表底线居然不一样

    所示: 客户设计的版本已经考虑到了表底层这段分支的影响,把这段表底层线尽量做短,而且还严格的对称,stub线长做到了才77mil,表底层长度也一样。 客户觉得这个设计是很不错的,
    发表于 12-11 10:43

    到底DDR线能不能参考电源啊?

    。就像下面这个3D仿真模型展示的一样。 要不。。。我们还是首先来看看如果是L3的这根地址信号上下都是地平面的常规情况的结果吧,也就是把上面的电源平面也换成地平面,这样L3线上下
    发表于 11-11 17:46

    到底DDR线能不能参考电源啊?

    虽然我看到过DDR的线参考电源平面也能调试成功的案例,但是依然不妨碍我还想问:到底DDR线能不能参考电源啊?
    的头像 发表于 11-11 17:44 543次阅读
    到底DDR<b class='flag-5'>走</b><b class='flag-5'>线</b>能不能参考电源<b class='flag-5'>层</b>啊?

    高速PCB板DDR5数据信号的长STUB要背钻吗?

    红色L14线的眼图看起来眼高更高,jitter也小点,对应的斜率也大点,说明长stub对数据信号在2400Mbps的速率下基本没什么影
    发表于 09-28 11:25

    PCB过孔STUB对DDRX地址信号的影响

    2 数率3200Mbps时第个颗粒处地址信号眼图 可以看到速率上升后整体的眼高反而变好了,同时趋势还是一样,比较长的stub孔 L14
    发表于 09-04 10:50

    PCB为啥现在行业越来越流行“浅背钻”了?

    ,那还背钻个啥,又省钱又不会为难板厂,举两得! 那问题来了,如果真的只有10mil的stub的话,到底值不值得背钻呢?那我们把上面那个模型的线
    发表于 08-18 16:30

    屏蔽网线与非屏蔽网线线径粗细一样

    屏蔽网线与非屏蔽网线在相同规格和用途下,线径粗细通常是一样的,但实际线径可能因屏蔽设计、导体规格及制造工艺差异而略有不同。以下为具体分析:
    的头像 发表于 06-30 17:10 592次阅读

    别蒙我,PCB板上这几对高速线怎么看我都觉得一样

    工程师,你们觉得下面两对表层的高速线,长度完全一样,性能会有区别吗? 没有过孔,就是表层的差分走线,乍看,还真没什么不
    发表于 06-09 14:34

    allegro软件线命令下参数不显示如何解决

    在PCB设计中,线命令是频繁使用的功能之。执行走线命令后,通常会在Options面板中显示线宽、、角度等设置选项,用于调整
    的头像 发表于 06-05 09:30 1556次阅读
    allegro软件<b class='flag-5'>走</b><b class='flag-5'>线</b>命令下参数不显示如何解决

    机柜配线架的线方式

    机柜配线架的线方式是网络布线工程中的关键环节,直接影响机房管理效率、设备散热性能和后期维护便利性。合理的线设计需要兼顾功能性、美观性和可扩展性,以下从规划原则、
    的头像 发表于 04-28 10:44 1523次阅读
    机柜配线架的<b class='flag-5'>走</b><b class='flag-5'>线</b>方式

    PCB线,盲目拉线,拉了也是白拉!

    是: i. 加大平行布线的间距,遵循3W规则; ii. 在平行线间插入接地的隔离线 iii. 减小布线与地平面的距离。 3、 布线的般规则要求 a) 相邻平面线方向成正交结构。避
    发表于 03-06 13:53

    揭秘PCB线设计黑洞:仿真视角下挑战,工程师与PCB设计师必看!

    问题,那么5dB的设计和10dB的设计我们可以认为都是一样的。但是射频信号则不是,射频线测试出来衰减是2dB,那它就是比测出来2.5dB要好。衰减大了,对射频信号的接收就是会变差。因此射频信号不存在
    发表于 02-17 14:41

    PCB设计中的Stub天线对信号传输的影响

    在PCB设计中,Stub(也称为短桩线或残桩线)对信号传输有以下几个主要影响:1.容性效应导致的阻抗偏低:Stub会导致容性效应,使得阻抗偏低,影响信道的阻抗
    的头像 发表于 12-24 17:21 1941次阅读
    PCB设计中的<b class='flag-5'>Stub</b>天线对信号传输的影响

    PCB设计中的Stub对信号传输的影响

    PCB设计中应尽量减少Stub的存在,或者在无法完全避免Stub的情况下,通过优化Stub的长度和几何形状来降低它们对信号的影响。
    的头像 发表于 12-20 18:28 215次阅读
    PCB设计中的<b class='flag-5'>Stub</b>对信号传输的影响