电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>PCB设计>如何降低串扰对PCB板的影响

如何降低串扰对PCB板的影响

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

RF产品设计过程中降低信号耦合的PCB布线技巧

RF产品设计过程中降低信号耦合的PCB布线技巧 一轮蓝牙设备、无绳电话和蜂窝电话需求高潮正促使中国电子工程师越来越关注RF电路设计技
2009-03-25 11:56:14557

怎么才能降低汽车用PCB的缺陷率

在当今PCB重点应用对象中,汽车用PCB就占据重要位置。但由于汽车的特殊工作环境、安全性和大电流等要求特点,其对PCB的可靠性、环境适应性等要求较高,涉及的PCB技术类型也较
2010-07-20 09:03:12632

PCB布局布线的基本准则及设计考量

采用晶圆级封装(wafer-level package;WLP)可降低解决方案的整体尺寸及成本。然而当你使用晶圆级封装IC时,印刷电路板(PCB)将变得较为复杂,而且若未仔细规划,则将导致不稳定
2017-12-08 09:11:312073

如何在RF产品设计过程中降低信号耦合的PCB布线技巧说明

 一轮蓝牙设备、无绳电话和蜂窝电话需求高潮正促使中国电子工程师越来越关注RF电路设计技巧。RF电路板的设计是最令设计工程师感到头疼的部分,如想一次获得成功,仔细规划和注重细节是必须加以高度重视的两大关键设计规则。
2020-01-18 17:24:002322

PCB上的高速信号需要进行仿真吗?

PCB上的高速信号需要进行仿真吗?
2023-04-07 17:33:31

PCB不同频率间模拟信号的

不同频率的模拟部分共地时,只有一个频率的返回信号可以非常接近于以不同频率运行的电路传播,从而引起。最后,为了降低感应信号的强度,应该在尽可能短的距离内布线模拟信号线。虽然将分线放置在地平面中以便
2019-05-15 09:13:05

PCB设计与-真实世界的(上)

作者:一博科技SI工程师陈德恒摘要:随着电子设计领域的高速发展,产品越来越小,速率越来越高,信号完整性越来越成为一个硬件工程师需要考虑的问题。,阻抗匹配等词汇也成为了硬件工程师的口头禅。电路
2014-10-21 09:53:31

PCB设计与-真实世界的(下)

作者:一博科技SI工程师陈德恒3. 仿真实例在ADS软件中构建如下电路: 图2图2为微带线的近端仿真图,经过Allegro中的Transmission line Calculators软件对其叠
2014-10-21 09:52:58

PCB设计中如何处理问题

PCB设计中如何处理问题        变化的信号(例如阶跃信号)沿
2009-03-20 14:04:47

PCB设计中避免的方法

  变化的信号(例如阶跃信号)沿传输线由A到B传播,传输线C-D上会产生耦合信号,变化的信号一旦结束也就是信号恢复到稳定的直流电平时,耦合信号也就不存在了,因此仅发生在信号跳变的过程当中,并且
2018-08-29 10:28:17

PCB设计中,如何避免

变化的信号(例如阶跃信号)沿传输线由A到B传播,传输线C-D上会产生耦合信号,变化的信号一旦结束也就是信号恢复到稳定的直流电平时,耦合信号也就不存在了,因此仅发生在信号跳变的过程当中,并且信号
2020-06-13 11:59:57

之耦合的方式

是信号完整性中最基本的现象之一,在上走线密度很高时的影响尤其严重。我们知道,线性无缘系统满足叠加定理,如果受害线上有信号的传输,引起的噪声会叠加在受害线上的信号,从而使其信号产生畸变
2019-05-31 06:03:14

介绍

。两根线(也包括PCB的薄膜布线)独立的情况下,相互间应该不会有电气信号和噪声等的影响,但尤其是两根线平行的情况下,会因存在于线间的杂散(寄生)电容和互感而引发干扰。所以,也可以理解为感应噪声
2018-11-29 14:29:12

形成的根源在于耦合 - 容性耦合和感性耦合

是信号完整性中最基本的现象之一,在上走线密度很高时的影响尤其严重。我们知道,线性无缘系统满足叠加定理,如果受害线上有信号的传输,引起的噪声会叠加在受害线上的信号,从而使其信号产生畸变
2018-12-24 11:56:24

是什么原理?

的基本原理
2021-03-18 06:26:37

溯源是什么?

所谓,是指有害信号从一个传输线耦合到毗邻传输线的现象,噪声源(攻击信号)所在的信号网络称为动态线,***的信号网络称为静态线。产生的过程,从电路的角度分析,是由相邻传输线之间的电场(容性)耦合和磁场(感性)耦合引起,需要注意的是不仅仅存在于信号路径,还与返回路径密切相关。
2019-08-02 08:28:35

的来源途径和测试方式

在选择模数转换器时,是否应该考虑问题?ADI高级系统应用工程师Rob Reeder:“当然,这是必须考虑的”。可能来自几种途径从印刷电路(PCB)的一条信号链到另一条信号链,从IC中的一个
2019-02-28 13:32:18

ADC电路中造成串的原因?如何消除

是ADI的SAR型 18位单通道全差分输入的ADC。ADC的后端是MCU,MCU将数字信号处理之后再画到显示屏上显示实时波形。 调试发现显示的信号有,表现为某一路信号悬空之后,相邻的那一路信号
2023-12-18 08:27:39

ADC电路显示信号有

是ADI的SAR型 18位单通道全差分输入的ADC。ADC的后端是MCU,MCU将数字信号处理之后再画到显示屏上显示实时波形。 调试发现显示的信号有,表现为某一路信号悬空之后,相邻的那一路信号上
2018-09-06 14:32:00

EMC的是什么?

是由于线路之间的耦合引发的信号和噪声等的传播,也称为“串音干扰”。特别是“串音”在模拟通讯时代是字如其意、一目了然的表达。两根线(也包括PCB的薄膜布线)独立的情况下,相互间应该不会有电气信号
2019-08-08 06:21:47

“一秒”读懂对信号传输时延的影响

的传输时延快了约7.1ps。从上述仿真结果可知,对于相邻的微带线,拉开走线间距,可以减弱走线间电场和磁场的耦合,从而降低在***信号上产生的远端噪声,减小走线之间因造成的时延差异;而减小走线
2023-01-10 14:13:01

【连载笔记】信号完整性-和轨道塌陷

的途径:容性耦合和感性耦合。发生在两种不同情况:互连性为均匀传输线(电路上大多数线)非均匀线(接插件和封装)近端远端各不同。返回路径是均匀平面时是实现最低的结构。通常发生这种
2017-11-27 09:02:56

不得不知道的EMC机理--

是信号完整性中最基本的现象之一,在上走线密度很高时的影响尤其严重。我们知道,线性无缘系统满足叠加定理,如果受害线上有信号的传输,引起的噪声会叠加在受害线上的信号,从而使其信号产生畸变
2019-04-18 09:30:40

为什么CC1101信道出现现象?

为什么CC1101信道出现现象?各位大神,我在使用CC1101的时候,遇到如下问题,我购买的是模块,并非自己设计,所有参数,使用smart rf生成,参数如下:base frequency
2016-03-11 10:01:10

互相产生的原因?

多了,这样我想有个问题就是,在正常采集时,这几个通道间会不会有互相的问题。谢谢。 另外我想知道互相产生原因,如果能成放大器内部解释更好
2023-11-21 08:15:40

什么是

。两根线(也包括PCB的薄膜布线)独立的情况下,相互间应该不会有电气信号和噪声等的影响,但尤其是两根线平行的情况下,会因存在于线间的杂散(寄生)电容和互感而引发干扰。所以,也可以理解为感应噪声
2019-03-21 06:20:15

什么是

的概念是什么?到底什么是
2021-03-05 07:54:17

什么是

什么是?互感和互容电感和电容矩阵引起的噪声
2021-02-05 07:18:27

什么是天线模拟?

航空通信系统变得日益复杂,我们通常需要在同一架飞机上安装多条天线,这样可能会在天线间造成串,或称同址干扰,影响飞机运行。在本教程模型中,我们利用COMSOL Multiphysics 5.1 版本模拟了飞机机身上两个完全相同的天线之间的干扰,其中一个负责发射,另一个负责接收,以此来分析的影响。
2019-08-26 06:36:54

什么是小间距QFN封装PCB设计抑制?

一、引言随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的问题也随着传输速率的升高而越来越突出
2019-07-30 08:03:48

优化PCB布线减少的解决方案

一、序言如今,各种便携式计算设备都应用了密集的印刷电路(PCB)设计,并使用了多个高速数字通信协议,例如 PCIe、USB 和 SATA,这些高速数字协议支持高达 Gb 的数据吞吐速率并具有
2019-05-28 08:00:02

使用AD9910内部的PLL发现有信号

的PLL引起的。后来借来一块AD9912的评估,发现同样问题。请问有办法消除这种吗?谢谢!附件generatorV4_1 012.jpg209.3 KB
2018-11-19 09:46:32

信号在PCB走线中关于 , 奇偶模式的传输时延

时设计转变,在对时序或者等长要求高的设计尤其需要注意,绕线方式,不同层走线,过孔时延等方面对时序的影响。丰富的SI(信号完整性)知识和正确的仿真方法可以帮助设计去评估PCB上的传输时延,从而提高设计的质量。
2015-01-05 11:02:57

包地与

面对,包地是万能的吗?请看不一样的解答
2016-12-30 16:29:07

原创|SI问题之

相互作用时就会产生。在数字电路系统中,现象相当普遍,可以发生在芯片内核、芯片的封装、PCB上、接插件上、以及连接线缆上,只要有临近的铜互连链路,就存在信号间的电磁场相互作用,从而产生现象
2016-10-10 18:00:41

在设计fpga的pcb时可以减少的方法有哪些呢?

在设计fpga的pcb时可以减少的方法有哪些呢?求大神指教
2023-04-11 17:27:02

基于S参数的PCB描述

如果您给某个传输线的一端输入信号,该信号的一部分会出现在相邻传输线上,即使它们之间没有任何连接。信号通过周边电磁场相互耦合会产生噪声,这就是的来源,它将引起数字系统的误码。一旦这种噪声在相邻
2019-07-08 08:19:27

基于高速PCB分析及其最小化

变小,布线密度加大等都使得在高速PCB设计中的影响显著增加。问题是客观存在,但超过一定的界限可能引起电路的误触发,导致系统无法正常工作。设计者必须了解产生的机理,并且在设计中应用恰当的方法
2018-09-11 15:07:52

如何降低嵌入式系统的影响?

在嵌入式系统硬件设计中,是硬件工程师必须面对的问题。特别是在高速数字电路中,由于信号沿时间短、布线密度大、信号完整性差,的问题也就更为突出。设计者必须了解产生的原理,并且在设计时应用恰当的方法,使产生的负面影响降到最小。
2019-11-05 08:07:57

如何减小SRAM读写操作时的

静态存储器SRAM是一款不需要刷新电路即能保存它内部存储数据的存储器。在SRAM 存储阵列的设计中,经常会出现问题发生。那么要如何减小如何减小SRAM读写操作时的,以及提高SRAM的可靠性呢
2020-05-20 15:24:34

小间距QFN封装PCB设计抑制问题分析与优化

一、引言随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的问题也随着传输速率的升高而越来越突出
2018-09-11 11:50:13

怎么抑制PCB小间距QFN封装引入的

随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的问题也随着传输速率的升高而越来越突出。对于
2021-03-01 11:45:56

消除的方法

消除的方法合理的PCB布局-将敏感的模拟部分与易产生干扰的数字部分尽量隔离,使易产生干扰的数字信号走线上尽量靠近交流地,使高频信号获得较好的回流路径。尽量减小信号回路的面积,降低地线的阻抗,采用多点接地的方法。使用多层将电源与地作为独立的一层来处理。合理的走线拓朴结构-尽量采用菊花轮式走线 
2009-06-18 07:52:34

用于PCB品质验证的时域测量法分析

  本文讨论了的组成,并向读者展示了如何利用泰克的TDS8000B系列采样示波器或CSA8000B系列通信信号分析仪来测量单面PCB上的。  随着通信、视频、网络和计算机技术领域中数字系统
2018-11-27 10:00:09

电路

最近做了一块板子,测试的时候发现临近的3条线上的信号是一样的,应该是问题,不知道哪位大神能不能给个解决方案!愿意帮忙的,可以回帖然后我把设计文件发给你,十分感谢!
2013-04-11 18:11:01

综合布线测试的重要参数——

双绞线的性能在一直不断的提高,但有一个参数一直伴随着双绞线,并且伴随着双绞线的发展,这个参数也越来越重要,它就是 (Crosstalk)。是影响数据传输最严重的因素之一。它是一个信号对另外一个
2018-01-19 11:15:04

解决PCB设计消除的办法

PCB电路设计中有很多知识技巧,之前我们讲过高速PCB如何布局,以及电路设计最常用的软件等问题,本文我们讲一下关于怎么解决PCB设计中消除的问题,快跟随小编一起赶紧学习下。 是指在一根
2020-11-02 09:19:31

请问ADC电路的原因是什么?

是SAR型 18位单通道全差分输入的ADC。ADC的后端是MCU,MCU将数字信号处理之后再画到显示屏上显示实时波形。 调试发现显示的信号有,表现为某一路信号悬空之后,相邻的那一路信号上就会出现噪声。将采样的时间延长也无法消除。想请教一下各路专家,造成串的原因和如何消除,谢谢。
2019-05-14 14:17:00

针对PCB设计中由小间距QFN封装引入的抑制方法

一、引言随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的问题也随着传输速率的升高而越来越突出
2022-11-21 06:14:06

高速PCB设计中的问题和抑制方法

信号完整性问题。因此,在进行高速级设计的时候就必须考虑到信号完整性问题,掌握信号完整性理论,进而指导和验证高速PCB的设计。在所有的信号完整性问题中,现象是非常普遍的。可能出现在芯片内部,也
2018-08-28 11:58:32

高速PCB布局的分析及其最小化

变高,边沿变陡,印刷电路的尺寸变小,布线密度加大等都使得在高速PCB设计中的影响显著增加。问题是客观存在,但超过一定的界限可能引起电路的误触发,导致系统无法正常工作。设计者必须了解产生
2009-03-20 13:56:06

高速互连信号的分析及优化

高速数字设计领域里,信号完整性已经成了一个关键的问题,给设计工程师带来越来越严峻的考验。信号完整性问题主要为反射、、延迟、振铃和同步开关噪声等。本文基于高速电路设计的信号完整性基本理论,通过近端
2010-05-13 09:10:07

高速差分过孔之间的分析及优化

和解决方法。高速差分过孔间的对于厚较厚的PCB来说,厚有可能达到2.4mm或者3mm。以3mm的单板为例,此时一个通孔在PCB上Z方向的长度可以达到将近118mil。如果PCB上有0.8mm
2018-09-04 14:48:28

高速差分过孔产生的情况仿真分析

方向的间距时,就要考虑高速信号差分过孔之间的问题。顺便提一下,高速PCB设计的时候应该尽可能最小化过孔stub的长度,以减少对信号的影响。如下图所1示,靠近Bottom层走线这样Stub会比较短。或者
2020-08-04 10:16:49

高速数字系统的问题怎么解决?

问题产生的机理是什么高速数字系统的问题怎么解决?
2021-04-25 08:56:13

高速电路设计中反射和的形成原因是什么

高速PCB设计中的信号完整性概念以及破坏信号完整性的原因高速电路设计中反射和的形成原因
2021-04-27 06:57:21

近端&远端

前端
信号完整性学习之路发布于 2022-03-02 11:41:28

#硬声创作季 高级PCB设计视频教程 :7-22 SI仿真及优化

PCB设计
Mr_haohao发布于 2022-09-25 08:08:07

六大方法降低汽车用PCB缺陷率

六大方法降低汽车用PCB缺陷率 前言 :汽车电子市场是继电脑、通讯之后PCB的第三大应用领域。随着汽车从传统意义上的机械产品,逐步演化、发展成为
2009-11-16 08:57:23490

六大方法降低汽车用PCB缺陷率

前言       汽车电子市场是继电脑、通讯之后PCB的第三大应用领域。随着汽车从传统意义上
2011-01-10 17:28:13269

六大方法降低汽车电子PCB缺陷率

汽车用PCB特别强调高可靠性和低DPPM,那么,我们的企业是否在高可靠性制造方面拥有技术和经验的积累?是否与今后的产品发展方向一致?在制程控制上,是否能很好地按照TS16949的要求做?是否已经做到了低的DPPM?这些都要做仔细的评估,光看到这块诱人的蛋糕而盲目进入,将会对企业本身带来伤害。
2018-03-08 15:03:325336

PCB镀覆废液在综合利用上投资,能够节约资金降低成本

从长远来看,PCB镀覆废液在综合利用上投资,能够节约资金降低成本。 PCB镀覆使用多种化学产品。这些化学产品产生的废弃液经综合利用处理对化工生产均为有用材料,而一旦由生产过程中排出就成为最有害的物质。
2018-03-20 11:31:204201

如何利用PCB孔来减少EMI?为什么接地连接非常重要?

顾名思义,PCB安装孔有助于将PCB固定到外壳上。不过这是它的物理机械用途,此外,在电磁功能方面,PCB安装孔还可用于降低电磁干扰(EMI)。对EMI敏感的PCB通常放置在金属外壳中。为了有效降低EMI,电镀PCB安装孔需要连接到地面。这样接地屏蔽之后,任何电磁干扰将从金属外壳被导向到地面。
2018-08-08 18:04:158345

Maxim推出1mmx1mm的D类放大器MAX98304,有效的降低PCB的生产成本

增强的输出功率即使在电池电压下降的情况下仍可保证最大的音量,低噪声性能允许使用灵敏度更高的扬声器。此外,放大器的9焊球(0.3mm焊球间距)晶片级封装(WLP)具有一个未连接的中间焊球,降低PCB设计复杂度,允许使用单层PCB降低生产成本。
2018-08-31 15:30:003121

降低RF-PCB电路布局寄生信号的8条规则

RF-PCB电路布局要想降低寄生信号,需要RF工程师发挥创造性。记住以下这八条规则,不但有助于加速产品上市进程,而且还可提高工作日程的可预见性。
2018-09-10 15:34:254024

助焊剂的分类及所具备的性能分析

助焊剂是一种混合物,主要成分是松香,主要作用是“去氧化物”和“降低被焊接PCB表面张力”;成分组合主要有松香、联氨、聚丁烯、丙三醇、乙二醇、石蜡等。
2019-06-10 14:12:335469

PCB线路板电镀废液贵重金属的回收技术

如果站在长远的方向来看的话,PCB镀覆废液在综合利用上投资,能够节约资金降低成本。 PCB镀覆使用多种化学产品。这些化学产品产生的废弃液经综合利用处理对化工生产均为有用材料,而一旦由生产过程中排出就成为最有害的物质。
2019-08-16 16:24:001575

如何降低车用PCB缺陷率

随着汽车从传统意义上的机械产品,逐步演化、发展成为智能化、信息化、机电一体化的高技术产品,电子技术在汽车上的应用已十分广泛,无论是发动机系统,还是底盘系统、安全系统、信息系统、车内环境系统等都无一例外地采用了电子产品。
2019-08-16 15:33:00528

怎样降低车用PCB缺陷率

随着汽车从传统意义上的机械产品,逐步演化、发展成为智能化、信息化、机电一体化的高技术产品,电子技术在汽车上的应用已十分广泛,无论是发动机系统,还是底盘系统、安全系统、信息系统、车内环境系统等都无一例外地采用了电子产品。
2019-08-15 16:28:00515

降低信号耦合的PCB布线技巧是怎样的

尽可能地把高功率RF放大器(HPA)和低噪音放大器(LNA)隔离开来,简单地说,就是让高功率RF发射电路远离低功率RF接收电路。
2020-04-01 17:46:152325

如何降低AC和DC引起的PCB噪声的方法

对于电子工程师来说,电磁干扰(EMI)是再熟悉不过事,比如在同一板上使用交流和直流组件可能会导致EMI问题。英锐恩单片机开发工程师表示,这种情况可以通过隔离交流和直流系统来解决这些问题,常用的有几种简单的解决方案可帮助解决AC和DC电路之间的干扰:屏蔽组件、分隔系统、专用电源、良好的接地并且不桥接绝缘。
2020-06-29 09:31:361496

六大方法降低汽车用PCB缺陷率

由于汽车的特殊工作环境、安全性和大电流等要求特点,其对PCB的可靠性、环境适应性等要求较高,涉及的PCB技术类型也较广,这对于PCB企业来说,是一个挑战;而对于想开拓汽车PCB市场的厂商来说,需要对该新型市场做更多的了解和分析。
2021-02-03 06:50:403

利用TC3P-MTP降低定制PCB设计固有的复杂性

  Unex 还提供 V2Xcast 软件开发工具包 (SDK),使开发人员能够更轻松地利用模块上可用的功能和协议。当客户获得他们的工具时,他们还会获得对 API 的示例调用,因此他们可以开始编写他们的应用程序,以利用 Telemaco3P 的传感器融合功能或执行 V2X 操作等。
2022-05-15 17:08:45974

防止PCB过回焊炉发生板弯及板翘的6个放置方法

PCB板子过回焊炉容易发生板弯及板翘,大家都知道,那么如何防止PCB板子过回焊炉发生板弯及板翘,下面就为大家阐述下: 1.降低温度对PCB板子应力的影响 既然「温度」是板子应力的主要来源,所以
2022-05-27 17:19:210

PCB设计之有效地EMC整改措施

PCB上的地与金属外壳连接可以有效降低PCB中的高频信号传递到外部线束而产生的辐射,PCB与金属外壳因为电势差产生的共模电流本来是会在PCB板上通过的改变成从外接金属地通过,从而降低产品PCB内部产生的共模噪声从线束发射出去。
2022-11-08 20:52:18897

PMIC简化汽车TFT-LCD显示屏设计

在此设计解决方案中,我们首先回顾典型电源管理TFT-LCD显示器的挑战。随后,我们将介绍一种高度集成的解决方案,可大大降低电源管理PCB尺寸和BOM。
2022-12-20 16:05:591220

RF设计过程中降低信号耦合的PCB布线技巧

射频(RF)电路板设计由于在理论上还有很多不确定性,因此常被形容为一种“黑色艺术”,但这个观点只有部分正确,RF电路板设计也有许多可以遵循的准则和不应该被忽视的法则。
2023-07-20 14:47:17355

基于有限元的PCB板上关键元件热可靠性分析

电子设备的持续小型化使得PCB板的布局越来越紧凑,然而不合理的PCB板布局严重影响了板上电子元器件的热传递通路,从而导致电子元器件的可靠性因温度升高而失效,也即系统可靠性大大降低。这也使得PCB板的温升问题上升到一定的高度。
2023-08-01 14:20:08415

降低EMI的最佳PCB设计指南

)。对于许多 PCBA设计,尤其是高速电路板,控制 EMI 量是必须充分管理的首要考虑因素。对于带有散热器分类组件的电路板,常见的方法是实施EMI 滤波器设计。 尽管滤波器是有效的,但作为电路板设计师,了解用于降低 EMI 的其他 PCB 设计指南是您可能必须经常使用的工具。
2023-10-15 15:04:13492

降低车用PCB缺陷率的6大方法

 在当今PCB重点应用对象中,汽车用PCB就占据重要位置。但由于汽车的特殊工作环境、安全性和大电流等要求特点,其对PCB的可靠性、环境适应性等要求较高,涉及的PCB技术类型也较广,这对于PCB企业来说,是一个挑战;而对于想开拓汽车PCB市场的厂商来说,需要对该新型市场做更多的了解和分析。
2023-12-05 14:42:1199

使用PCB孔来减少EMI的教程

 顾名思义,PCB安装孔有助于将PCB固定到外壳上。不过这是它的物理机械用途,此外,在电磁功能方面,PCB安装孔还可用于降低电磁干扰(EMI)。对EMI敏感的PCB通常放置在金属外壳中。为了有效降低EMI,电镀PCB安装孔需要连接到地面。
2023-12-27 16:22:46133

已全部加载完成