0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AD9574以太网 千兆以太网时钟发生器技术手册

要长高 2025-04-10 10:43 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

概述
AD9574具有多路输出时钟发生器功能,内置专用锁相环(PLL)内核,针对以太网和千兆以太网线路卡应用进行了优化。 整数N PLL设计基于ADI公司成熟的高性能、低抖动频率合成器产品系列,确保实现高的网络性能。 AD9574还适合要求低相位噪声和抖动性能的其他应用。
数据表:*附件:AD9574以太网 千兆以太网时钟发生器技术手册.pdf

配置AD9574以用于特定应用时,只需将外部上拉或下拉电阻连接到适当的引脚编程读取器引脚(PPRx)即可。 通过这些引脚可以控制内部分频器,以建立所需的频率转换、时钟输出功能和输入参考功能。 将外部19.44 MHz或25 MHz振荡器连接到参考输入REF0_P/REF0_N和REF1_P/REF1_N或其中之一时,便可得到PPRx引脚规定的一组输出频率。 将稳定的时钟源(8 kHz/10 MHz/19.44 MHz/25 MHz/38.88 MHz)连接到监控器时钟输入时,可选监控器电路便可提供REF0或REF1的服务质量(QoS)状态。

PLL部分由低噪声鉴频鉴相器(PFD)、精密电荷泵(CP)、部分集成环路滤波器(LF)、低相位噪声电压控制振荡器(VCO)、反馈分频器和输出分频器组成。 分频器值取决于PPRx引脚。 集成环路滤波器只要求将单个外部电容连接到LF引脚。

AD9574采用48引脚7 mm × 7 mm LFCSP封装,只需3.3 V单电源, 工作温度范围为−40°C至+85°C。

应用

  • 以太网线路卡、交换机和路由器
  • SATA 和 PCI Express
  • 低抖动、低相位噪声时钟产生

特性

  • 冗余输入参考时钟功能
  • 参考监控功能
  • 全集成式VCO/PLL内核
  • 抖动(rms)
    0.234 ps rms抖动(10 kHz至10 MHz,156.25 MHz时)
    0.243 ps rms抖动(12 kHz至20 MHz,156.25 MHz时)
  • 输入频率: 19.44 MHz或25 MHz
  • 预设频率转换
    • 采用19.44 MHz输入参考
      19.44 MHz、38.88 MHz、77.76 MHz、155.52 MHz
    • 采用25 MHz输入参考
      25 MHz、33.33 MHz、50 MHz、66.67 MHz、80 MHz、100 MHz、125 MHz、133.3 MHz、156.25 MHz、160 MHz、312.5 MHz

框图
image.png

引脚配置描述
image.png

image.png

image.png

典型性能特征
image.png

操作理论
image.png

图20展示了AD9574的框图。AD9574可接收19.44 MHz或25 MHz的参考时钟(REF0_x和/或REF1_x输入)。它还支持0.08 MHz、10 MHz、19.44 MHz、25 MHz或38.88 MHz的监控器时钟输入(MCLK_x输入)。监控器时钟作为器件内部参考频率的稳定频率参考。输入接收器可提供差分或单端输入配置。

AD9574可提供多达六个输出通道时钟(OUT0至OUT6)。OUT0和OUT1通道提供REF0或REF1通道频率的复制,或通过OUT2至OUT6通道实现频率加倍。OUT2至OUT6通道通过集成锁相环(PLL)和分频器链提供各种输出频率。输出时钟驱动器可提供多种模式,包括LVDS、HSTL、HCSL、1.8 V CMOS和3.3 V CMOS,不过并非所有模式在每个输出上都可用。

集成锁相环可实现必要的频率转换。锁相环输入端的分频器模块由一个×2乘法器、一个二分频器和一个乘法器组成,配置为实现图20中可能的分频值(1/2、1、1/5、2或5)。

PPRx引脚

AD9574利用七个PPRx引脚对器件进行配置。内部电路会扫描PPRx引脚,以确定电阻终端情况,并相应地配置器件。PPRx引脚扫描会在加电或复位序列(即POWER_ON_RESET (POR)部分)期间自动进行,或在RESET引脚置位后进行。

每个PPRx引脚可控制特定功能或功能模块内的器件(见图19)。功能模块的配置取决于相应PPRx引脚的扫描状态。扫描基于外部上拉或下拉电阻(最大10%容差)设置的七个可能状态之一。
image.png

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 以太网
    +关注

    关注

    41

    文章

    5923

    浏览量

    179471
  • pll
    pll
    +关注

    关注

    6

    文章

    976

    浏览量

    137568
  • 时钟发生器
    +关注

    关注

    1

    文章

    268

    浏览量

    69876
  • ad9574
    +关注

    关注

    0

    文章

    4

    浏览量

    4053
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    基于Xilinx FPGA的千兆以太网控制的开发

    千兆以太网利用了原以太网标准所规定的全部技术规范,其中包括CSMA/CD协议、以太网帧、全双工、流量控制以及IEEE 802.3标准中所定义
    发表于 01-23 11:13 3.1w次阅读
    基于Xilinx FPGA的<b class='flag-5'>千兆</b><b class='flag-5'>以太网</b>控制<b class='flag-5'>器</b>的开发

    简谈基于FPGA的千兆以太网

    各种以吉比特每秒速率进行以太网帧传输技术的术语,由IEEE 802.3-2005标准定义。该标准允许通过集线器连接的半双工千兆连接,但是在市场上利用交换机的全双工连接所达到的速度才真正符合标准。当今
    发表于 02-03 15:11

    简谈基于FPGA的千兆以太网设计

    以太网是一个描述各种以吉比特每秒速率进行以太网帧传输技术的术语,由IEEE 802.3-2005标准定义。该标准允许通过集线器连接的半双工千兆连接,但是在市场上利用交换机的全双工连接所
    发表于 06-01 18:39

    基于VxWorks的以太网流量发生器的实现

    基于VxWorks的以太网流量发生器的实现
    发表于 03-29 12:28 23次下载

    ATM与千兆以太网的区别

    ATM与千兆以太网的区别 1.快速以太网挡住了ATM向桌面扩张在OSI网络体系结构的七层模式中,ATM和千兆以太网只涉及低二层,而第
    发表于 05-25 08:48 5555次阅读

    以太网千兆以太网时钟发生器ad9574数据表

    The AD9574 provides a multiple output clock generator function comprising a dedicated phase-locked
    发表于 10-19 15:15 17次下载
    <b class='flag-5'>以太网</b><b class='flag-5'>千兆</b><b class='flag-5'>以太网</b><b class='flag-5'>时钟发生器</b><b class='flag-5'>ad9574</b>数据表

    AD9574 以太网/千兆以太网时钟发生器

    电子发烧友为你提供(adi)AD9574相关数据表资料,例如:AD9574的引脚图、接线图、封装手册、中文资料、英文资料,AD9574真值
    发表于 02-15 18:39
    <b class='flag-5'>AD9574</b> <b class='flag-5'>以太网</b>/<b class='flag-5'>千兆</b><b class='flag-5'>以太网</b><b class='flag-5'>时钟发生器</b>

    以太网的传播速率_以太网的传输介质

    本文首先介绍了以太网的传播速率,其次介绍了千兆以太网的传输速度,最后介绍了以太网的传输介质。
    发表于 03-20 10:12 8171次阅读

    千兆以太网发展现状_千兆以太网前景

    千兆以太网是建立在基础以太网标准之上的技术千兆以太网和大量使用的
    发表于 04-20 11:07 2523次阅读

    千兆以太网发展现状 千兆以太网技术优势

    以太网其实是我们日常生活中都会用到的,比如大家小区里的千兆以太网等。为增进大家对以太网的了解,本文讲对千兆
    的头像 发表于 03-21 11:30 8481次阅读
    <b class='flag-5'>千兆</b><b class='flag-5'>以太网</b>发展现状 <b class='flag-5'>千兆</b><b class='flag-5'>以太网技术</b>优势

    AD9571:以太网时钟发生器,10个时钟输出

    AD9571:以太网时钟发生器,10个时钟输出
    发表于 04-16 10:21 3次下载
    AD9571:<b class='flag-5'>以太网</b><b class='flag-5'>时钟发生器</b>,10个<b class='flag-5'>时钟</b>输出

    AD9574以太网/Gigabit Ethernet Clock数据Sheet

    AD9574以太网/Gigabit Ethernet Clock数据Sheet
    发表于 05-12 18:41 4次下载
    <b class='flag-5'>AD9574</b>:<b class='flag-5'>以太网</b>/Gigabit Ethernet Clock数据Sheet

    如何快速分辨以太网千兆以太网

    本文解释并比较了两种类型的以太网:快速以太网千兆以太网。快速以太网千兆
    的头像 发表于 05-06 16:35 5697次阅读
    如何快速分辨<b class='flag-5'>以太网</b>与<b class='flag-5'>千兆</b><b class='flag-5'>以太网</b>

    FPGA如何为以太网千兆以太网解决低功耗问题

    探索新的中档 FPGA 如何为以太网千兆以太网 (GbE) 链路执行桥接功能,同时解决低功耗问题。
    的头像 发表于 05-07 16:54 5372次阅读
    FPGA如何为<b class='flag-5'>以太网</b>和<b class='flag-5'>千兆</b><b class='flag-5'>以太网</b>解决低功耗问题

    千兆以太网发展现状 千兆以太网技术优势

    以太网其实是我们日常生活中都会用到的,比如大家小区里的千兆以太网等。为增进大家对以太网的了解,本文讲对千兆
    的头像 发表于 12-08 16:40 2008次阅读