0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

请问在Cadence中钻孔重叠如何检查呢?

冬至子 来源:易元互连 作者:易元互连工作室 2023-09-22 10:45 次阅读

使用Cadence Allegro进行PCB设计时,经常用到Subdrawing功能进行走线和孔的复用,Subdrawing的孔和线避免不了与原用的线和孔进行重叠。

线重叠比较容易解决,但孔重叠就比较麻烦。

小易今天就碰到了这个麻烦,小易的规则是这样设置的,首先把Same Net Spacing的检查打开,如下图所示;

图片

接着把Same Net Spacing的所有间距设置为0,如下图所示;

图片

这样,同网络的VIA相交时,就会有DRC产生,如下左图所示;但如果两个VIA相交的更狠些,直到两个Hole相交后,如下右图所示,发现DRC就没有了,这个就很奇怪了。

图片

究其原因,Allegro在15.2版本之前,没有做槽孔的功能,当时槽孔的做法就是把N个通孔通过Hole交叉叠加的方式来做出来的,如上右图,板厂会将两个Hole交叉的地方做成一个槽孔,这在Allegro的认知中,就认为这种做法是做成一个槽孔,所以就不会有DRC产生了。

Cadencen Allegro发展到现在的2022版,已经不需要通过叠孔的方式来做槽孔了,如下图所示,专门有做槽孔的选项。钻孔重叠在PCB设计

图片

中就不能允许存在了。但Cadence Allegro软件本身又无法查出这种Hole相交的叠孔,也不知道Cadence公司为什么不更新这个检测功能,有同仁知道的可以在文章后面帮忙发出来,在这里先谢了。

不过钻孔重叠对DFM来说,却是非常简单的一个事,下面就用华秋DFM软件来说明下检查的方法。

第一步,不用出GERBER资料,直接硬干,打开PCB文件,就是这么强大;华秋DFM可以直接打开PCB文件,不需要每次都要繁琐的反复出GERBER文件或ODB++文件;

图片

第二步,打开PCB文件后,直接点击“一键DFM分析”按钮,如下图所示;

图片

第三步,PCB的分析结果出现在右侧,如下图所示,孔到孔的间距出现红色,间距0mil;

图片

第四步,点击右侧红色“查看”按钮,就出现了一个检查孔到孔的对话,点击右侧分析结果,会自动跳到相应的孔重叠的地方,如下图所示;

图片

第五步,根据检查的结果,在PCB里进行更改,删除多余的重叠孔。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • Cadence
    +关注

    关注

    62

    文章

    881

    浏览量

    140798
  • PCB设计
    +关注

    关注

    392

    文章

    4572

    浏览量

    83240
  • DRC
    DRC
    +关注

    关注

    2

    文章

    143

    浏览量

    35773
收藏 人收藏

    评论

    相关推荐

    请问LAYOUT可以钻孔,但是转到ROUTER之后,却不能钻孔

    LAYOUT可以钻孔,但是转到ROUTER之后,却不能钻孔,这是为什么?请教各位~~
    发表于 11-22 10:00

    钻孔怎么还是显示底层

    钻孔怎么还是显示底层?那位大神帮忙解决一下!
    发表于 12-26 17:33

    cadence 原理图检查工具

    使用cadence设计原理图时,有时会出现一些连线错误,如单网络,信号互连错误等等,业界有没有专业的针对cadence检查工具,能够设置一些条件,将错误
    发表于 02-09 15:58

    allegro钻孔表数据重叠怎么办??

    allegro钻孔表数据重叠怎么办??如图所示
    发表于 12-22 11:44

    cadence Orcad软件怎么去检查单端网络

    cadence Orcad软件怎么去检查单端网络
    发表于 11-13 17:22

    CAD软件如何删除重叠线?

      CAD删除重叠线是指经常会画重复的线就容易出现重叠线的问题,使用浩辰CAD软件绘制图纸的过程删除CAD
    发表于 07-07 22:21

    请问怎么Altium么输出钻孔符号?

    AD的gerber怎么没有这个图Altium么输出钻孔符号 NCdrill
    发表于 07-09 01:30

    C6748UDP通信例程出现内存重叠问题

    CCS5.5运行创龙官方提供的SYS/BIOS 的UDP例程,出现内存重叠问题,请问该怎么解决?
    发表于 08-19 08:18

    如何在Altium设置让软便不检查丝印和焊盘重叠

    请问如何设置让软便不检查丝印和焊盘重叠啊?
    发表于 09-10 03:07

    为什么安装ASSURA却无法Cadence的菜单显示?

    为什么安装ASSURA之后无法Cadence的菜单显示,是什么原因造成的
    发表于 06-22 08:08

    请问Cadence如何测量MOS电容的伏容特性曲线?

    请问Cadence如何测量MOS电容的伏容特性曲线?
    发表于 06-24 06:53

    怎样用cadence仿真一个电感得到它的自谐振频率

    怎样用cadence仿真一个电感得到它的自谐振频率请问candence软件通过SP仿真得到smith图,但是想把这个smith数据
    发表于 06-25 07:08

    cadence allegro自动生成钻孔

    cadence allegro钻孔图表补充说明 如果在处理钻孔图表的时候,发现没有对不同孔径的钻孔进行标示,可以参考 文章进行调整,也可以利用如下方法, 按照下图设置,就是自动生成
    发表于 04-14 07:03 2422次阅读
    <b class='flag-5'>cadence</b> allegro自动生成<b class='flag-5'>钻孔</b>

    基于Cadence软件DRACULA工具的LVS检查

    基于Cadence软件DRACULA工具的LVS检查(村田电源技术(上海)有限公司深圳分公司)-基于Cadence软件DRACULA工具的LVS检查           
    发表于 09-18 17:40 24次下载
    基于<b class='flag-5'>Cadence</b>软件DRACULA工具的LVS<b class='flag-5'>检查</b>

    基于Cadence软件DRACULA工具的DRC检查

    基于Cadence软件DRACULA工具的DRC检查(ups电源技术维修)-该文档为基于Cadence软件DRACULA工具的DRC检查讲解文档,是一份还算不错的参考文档,感兴趣的可以
    发表于 09-27 15:25 27次下载
    基于<b class='flag-5'>Cadence</b>软件DRACULA工具的DRC<b class='flag-5'>检查</b>