0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

工程师笔记 | 印制电路板射频走线阻抗计算

jf_pJlTbmA9 来源:STM32单片机 作者:STM32单片机 2023-10-16 18:25 次阅读

1、前言

STM32 无线系列产品PCB 设计中,需要对射频部分电路进行阻抗控制,良好的阻抗控制可以减少信号衰减、反射和 EMC 辐射。本篇 LAT 主要介绍印制电路板(PCB)上射频走线阻抗仿真计算工具的使用方法。使用的计算工具为 Altium Designer V21.1.0,其他专业计算工具有 Si9000,AppCAD 等,使用时可参照本文章设置的方法进行仿真。

2. PCB 叠层设计

PCB 的叠层里的 Prepreg 类型、线路层的间距以及铜箔厚度都会影响到阻抗,因此需要按照实际 PCB 叠层进行推导计算射频走线的阻抗。本文选取嘉立创的一个 1.6mm 典型四层板叠层(Prepreg 为 7628)分布为例:

wKgZomUD5fiAYzyuAAJKUii9cVo189.png

3.Altium Designer 阻抗分析

打开一个 PCB 文件,在 “Design”目录里找到“Layer Stack Manager”。点击打开会自

动生成 PCB 文件的 “Stackup”文件。

wKgZomUD5fmAQgyuAAHgRGo-BQo858.png

按照叠层分布图对“Stackup”进行设置,需要设置线路层的厚度、压合 Prepreg 厚度以及 FR4 的介电常数。

wKgaomUD5fuAY1VyAAEMWtMeonM375.png

点击“Impedance”,再点击“Add”增加一个阻抗计算表格。射频走线模型分为单端和差分两种,

还可以根据参考地平面的不同进行选择对应的射频走线阻抗模型。

wKgZomUD5fyAbFe6AAKfxPnM9YE885.png

点选 Top 层,可以更改阻抗线对应的参考层,默认为 L2 GND 层,可以更改为 L3 或者 L4。如果使用

非相邻层作为参考层,则需要将中间各层对应部分挖空处理。图 5 是将参考层更改为 L3 时的线宽参数,可以看到线宽明显变宽了。

wKgaomUD5gGAGBZ_AALEi21c0sg786.png

下面两个范例分别为参考地为相邻层 L2 和参考地为两侧共面加参考层 L2 的仿真结果,仿真的阻抗为单端 50ohm。从结果可以看出增加两侧共面为参考层可以减小阻抗线的宽度。

wKgZomUD5gOAfwQsAAKBl1B43CA616.png

wKgaomUD5gaAMg_PAAMS8S94nJA246.png

下面的范例图 8 为采用 L3 参考层为参考地时的仿真结果,与图 7 相比,结果显示由于参考地距离射

频走线更远,在保持共面地间距不变的情况下需要更宽的走线来达到同样的 50ohm 阻抗。如果觉得阻抗线的宽度不理想可以适当调整阻抗线与两侧 GND 之间的间距。

wKgZomUD5giAAhxhAAMJq07tULk021.png

图 9 为差分 100ohm 阻抗线设置范例,可通过差分线之间的间距,差分线宽度,差分线与两侧 GND间距以及参考平面来调整阻抗。

wKgaomUD5gmAGJwqAAMwu4DUkvo674.png

小结

PCB 板的射频走线阻抗与射频性能息息相关,因此在设计射频电路板时需要根据实际板材的材质、叠层组成以及走线参考地来仿真阻抗。在实际阻抗仿真的过程中,可以通过调节线宽、线间距以及参考面来达到预期的阻抗目标

文档中所用到的工具及版本

Altium Designer V21.1.0

来源: STM32单片机
免责声明:本文为转载文章,转载此文目的在于传递更多信息,版权归原作者所有。本文所用视频、图片、文字如涉及作品版权问题,请联系小编进行处理(

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 射频
    +关注

    关注

    101

    文章

    5361

    浏览量

    165853
  • 印制电路板
    +关注

    关注

    14

    文章

    933

    浏览量

    40257
  • 阻抗
    +关注

    关注

    17

    文章

    893

    浏览量

    45373
收藏 人收藏

    评论

    相关推荐

    印制电路板设计规范

    电子发烧友网站提供《印制电路板设计规范.pdf》资料免费下载
    发表于 01-02 10:37 2次下载

    印制电路板有哪些作用

    印制电路板有哪些作用
    的头像 发表于 12-14 10:28 695次阅读

    印制电路板(PCB)的安装和装配

     在电子产品的元件互连技术中,常用的就是印制电路板(pcb)。在现代电子和机械元器件封装密度不断增加的情况下,印制电路板的需求越来越大。随着印制电路板层数的增多,印制线变得更精细,板子
    发表于 11-16 17:35 367次阅读

    多层印制电路板层数折标系数

    多层印制电路板有哪些优势
    的头像 发表于 10-13 11:21 309次阅读

    信号完整性问题及印制电路板设计

    信号完整性问题和印制电路板设计
    发表于 09-28 06:11

    印制电路板的诞生故事是什么

    每个行业都有开端,I-Connect007有幸采访到Rex Rozario,他分享了印制电路板行业的起步及发展,介绍了他与电路板发明家Paul Eisler博士的结识过程。
    发表于 08-21 11:29 400次阅读

    电路板断线了怎么办?如何修复刚柔结合电路板上断裂的线

      刚柔结合板的刚性和柔性电路由刚性电路板和柔性电路组成。它广泛用于各种电子应用,包括消费电子、医疗、航空航天和可穿戴设备。对于这些广泛的用途,可能一些设计
    发表于 07-31 16:01

    印制电路板工艺设计规范

     规范印制电路板工艺设计,满足印制电路板可制造性设计的要求,为硬件设计人员提供印制电路板工艺设计准则,为工艺人员审核印制电路板可制造性提供工艺审核准则。
    发表于 07-20 14:49 604次阅读

    PCB印制电路板技术水平的标志是什么

    评价印制电路板技术水平的指标很多,但是印制电路板上布线密度的大小成为目前判断产品水平的重要因素。在印制电路板中,2.50mm或2.54mm标准网格交点上的两个焊盘之间,能布设的导线根数将作为定量评价
    发表于 07-14 09:46 413次阅读
    PCB<b class='flag-5'>印制电路板</b>技术水平的标志是什么

    无损耗印制电路板参数仿真和有损耗印制电路板参数仿真

    介电常数与衰减系数是高频印制电路板中最重要的两个参数。其中,介电常数决定了电路的特性阻抗及信号在板级的传播速度,而衰减系数则与信号传输的能量损耗如介电损耗等参数相关。在仿真和测试中常用1/2波长终端耦合串联谐振法或1/4波长开路
    的头像 发表于 07-03 11:39 620次阅读
    无损耗<b class='flag-5'>印制电路板</b>参数仿真和有损耗<b class='flag-5'>印制电路板</b>参数仿真

    电镀对印制PCB电路板的重要性有哪些?

    具有焊接性的金属已经成为为铜印制线提供焊接性保护层的一种标准操作。 在电子设备中各种模块的互连常常需要使用带有弹簧触头的印制电路板(PCB)插头座和与其相匹配设计的带有连接触头的印制电路板
    发表于 06-09 14:19

    射频PCB电路板的抗干扰设计

    印制电路板的抗干扰规划关于减小系统电磁信息辐射具有重要的含义。射频电路板的密度越来越高,射频PCB印制电路板规划的好坏对立干扰影响很大,同一
    发表于 06-08 14:48

    印制电路板设计

    设计印制电路板(PCB)是整个工程设计的目的。原理图设计得再完美,如果电路板设计得不合理则性能将大打折扣,严重时甚至不能正常工作。制板商要参照用户所设计的PCB图来进行电路板的生产。由
    发表于 05-31 16:53 0次下载

    射频印制电路板的设计如何解决信号干扰

    随着电子通信技术的开展,无线射频电路技术运用越来越广,其间的射频电路的功能目标直接影响整个产品的质量,射频
    的头像 发表于 05-16 09:33 548次阅读

    射频印制电路板(PCB)的设计如何解决信号干扰

    射频印制电路板(PCB)的设计如何解决信号干扰 随着电子通信技术的开展,无线射频电路技术运用越来越广,其间的射频
    发表于 05-13 14:23