0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速电路板的叠层建议 完美走线的诀窍

冬至子 来源:李皆宁 作者:LEE 2023-09-06 14:23 次阅读

现在的市面上有着许许多多的自动布线软件可以选择,算法也愈发精准,在部分场合还是可以节省不少时间的。但是在对信号完整性要求极高的场合,自动布线的算法还是存在着许多缺陷,因此我们必须重视人工走线,每一根线都是经过工程师的深思熟虑,合理取舍得出来的结果,把它们看成是艺术的线条也不为过。下面我将继续通过图例的方式来和大家深度解读。

示例1

图片

PCB板内不能出现直角走线,直角走线会导致线路的阻抗不连续,引起信号反射,产生振铃或过冲,形成强烈的EMI辐射。

示例2

图片

PCB走线时总线和时钟线的粗细应该保持一致,走线的粗细不均匀同样会导致线路阻抗不连续,进而引发EMI辐射。

示例3

图片

时钟线的两侧建议包地线,并且保证每隔3000mil接地一次,保证包地线上每个点的电位相等。

示例4

图片

时钟线、总线和射频线等关键信号线与同层之间的平行走线应遵循3W原则,有关3W原则的介绍,可以翻看我之前写的一篇文章。总的来说应用3W的原则是为了避免同层之间不同信号的串扰。当然,3W原则只能保证70%的电场不互相干扰,要想保证98%的电场隔离度,就必须应用到10W的线中心距了。

此外,当电流≥1A的电源所用的贴片保险丝、磁珠、电感和钽电容等的焊盘应不少于两个过孔接到相对应的平面层,目的是为了减小过孔的等效阻抗。如果用到差分信号线,要求同层、等长、平行走线,保持阻抗一致,并且差分线之间没有其它走线,从而保证差分线间的共模阻抗相等,提高其抗干扰能力。

示例5

图片

关键信号走线一定不能跨分割区(包括如过孔、焊盘导致的参考平面间隙),防止信号回路面积的增大。

示例6

图片

单板上的滤波器(滤波电路)下方不要有其它无关信号的走线,避免形成的分布电容削弱滤波器的作用效果。

示例7

图片

滤波器(滤波电路)的输入输出信号线不能相互平行、交叉走线,避免滤波前后的信号线直接耦合噪声。

示例8

图片

关键信号线距离参考平面边沿要求≥3H(之前的文章有详细介绍),为了抑制边缘辐射效应。

示例9

图片

对于金属外壳接地的元件,应在其投影区的顶层敷上接地铜皮,通过金属外壳和接地铜皮间的分布电容来抑制对外辐射与提高抗扰度。

示例10

图片

在单层板或双层板中,布线时应该时刻注意“回路面积最小化”的设计,因为信号回路面积越小,环路对外的辐射就越小,同时提高其抗干扰能力。

示例11

图片

信号线(特别是关键信号线)换层时,应在其换层过孔附近设计过地孔,这样可以有效减小信号回路面积,减小辐射和增强抗扰度。

示例12

图片

之前有讲过,滤波电容的应先经过滤波电容,再到器件管脚,使电源电流先经过滤波电容再给IC供电,并且IC反馈给电源的噪声也会被该滤波电容先滤掉,保证了电源的干净。

示例13

图片

如果电源走线过长,应每隔3000mil对地加去耦电容,电容取值为10uF+1000pF,可以滤除电源线的噪声。

示例14

图片

滤波电容的接地线和接电源线应该尽可能的粗、短,可以减小其串联电感,而等效串联电感会降低电容的谐振频率,削弱其高频滤波效果。

把以上的走线原则与传输线的理论相结合起来,即可设计出一块性能良好的高速PCB,其中一些细微参数的调整则需要大量的经验积累,不同的行业标准都有着自己的一套经验准则,但万变不离其宗,掌握好这些理论基础,将来无论去到哪个设计行业都能胜任。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 钽电容
    +关注

    关注

    7

    文章

    198

    浏览量

    36309
  • 电源电流
    +关注

    关注

    0

    文章

    37

    浏览量

    11006
  • PCB走线
    +关注

    关注

    2

    文章

    128

    浏览量

    13824
  • EMI设计
    +关注

    关注

    0

    文章

    44

    浏览量

    10376
  • 电容滤波器
    +关注

    关注

    1

    文章

    20

    浏览量

    5958
收藏 人收藏

    评论

    相关推荐

    DDR电路与阻抗设计

    厚度建议全部采用1oZ,厚度为1.6mm。 厚推荐如下图(上)所示(8通孔1.6mm厚度推荐
    发表于 12-25 13:46

    DDR电路与阻抗设计!

    厚度建议全部采用1oZ,厚度为1.6mm。 厚推荐如下图(上)所示(8通孔1.6mm厚度推荐
    发表于 12-25 13:48

    印制电路板设计

    PCB的布线规则  多层电路板的电磁兼容分析可以基于克希霍夫定律和法拉第电磁感应定律。 根据克希霍夫定律, 任何时域信号由源到负载的传输都必须有一个最低阻抗的路径。  具有多层的PCB常常用于高速
    发表于 04-23 17:29

    电路板线技巧

    电路板线技巧
    发表于 03-04 14:57

    PCB设计

    地控制了间的阻抗变化,一般只要不出现严重的设计错误,设计者都能较容易地完成高质量的高速电路板设计。如果
    发表于 05-17 22:04

    原创|PCB设计中结构的设计建议

    PCB设计中层叠结构的设计建议:1、PCB方式推荐为Foil法2、尽可能减少PP片和CORE型号及种类在同一层叠中的使用(每层介质不超
    发表于 01-16 11:40

    高速PCB又设计尽量使用多层电路板

      在高速电路中推荐使用多层电路板。首先,多层电路板分配内层专门给电源和地,因此  具有如下优点:  · 电源非常稳定;  · 电路阻抗大幅
    发表于 11-23 16:04

    高速电路印刷电路板的可靠性设计

    设计以对电路板信号线进行阻抗控制。在设计中需要考虑的最基本内容包括电源
    发表于 11-26 16:54

    高速PCB多层设计原则

      多层PCB通常用于高速、高性能的系统,其中一些用于电源或地参考平面,这些平面通常是没有分割的实体平面。无论这些做什么用途,电压为多少,它们将作为与之相邻的信号
    发表于 11-27 15:14

    线路设计之结构改善案例

    电子电路产品信号传输线一般均要做阻抗控制,目前各信号传输一般阻抗控制公差要求10%,随着网络的高速发展,电子电路产品特别是通讯类电子产品,其对信号传输提出了越来越高的要求,PCB
    发表于 05-29 08:11

    仿真小技巧~高速信号如何选择线

    过多损失掉,因此在布线前期就需要规划选择一个合适的线。这里我们通过仿真软件来对比表层线与内层
    发表于 03-09 10:57

    PCB设计高速信号线的准则分享

    硬件工程师做久了自然有自己处理电路板的一套方法,也许不是最好的办法,自己却能理解其中的意义。但是工作中还是要按照最完美的办法进行操作,本期我们就来了解一下关于高速信号
    发表于 10-30 08:33

    一到八电路板设计方式

    本帖最后由 张飞电子学院吕布 于 2021-4-12 16:36 编辑 一到八电路板设计方式 电路板
    发表于 04-12 16:35

    电路板设计的相关资料分享

    电路板设计是对PCB的整个系统设计的基础,设计若有缺陷,将最终影响到整机的EMC性能。
    发表于 11-12 07:59

    你知道高速设计原则有哪些吗

    4x7628pp,滑片2mm厚极限14,1.6mm一般最多12,做14阻抗不易控制高速要求:信号
    发表于 03-02 06:09