0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

什么是串行Nor Flash?串行Nor Flash的结构和参数特性

MEANWELL1982 来源:硬件系统架构师 2023-09-05 10:09 次阅读

Storage-1---串行Nor Flash

引言:串行Nor Flash是一类使用比较多的存储器件,在特殊应用场景中具有不可替代的地位,本节是数字存储器件系列第一节,介绍串行Nor Flash的结构和参数特性。

€1.NorFlash的结构

NorFlash的结构原理图见图1-1,可见每个Bit Line下的基本存储单元是并联的,当某个字节线被选中后,就可以实现对该字节的读取,也就是可以实现位读取(即Random Access),且具有较高的读取速率,图1-1是一个3*8bit的NorFlash的原理结构图(图中Bit位标识错误,实际为Bit0-Bit7)

8ae7d01e-4b90-11ee-a25d-92fbcf53809c.png

图1-1:Nor Flash的单元结构

基本存储单元的并联结构决定了金属导线占用很大的面积,因此Nor Flash的存储密度较低,适合关键代码存储,而不适用于诸如数据存储这样需要大容量存储的应用场合,此外Nor Flash写入速率较低,不适用于频繁擦除/写入场合。

€2.NorFlash的类别

8b11b1ae-4b90-11ee-a25d-92fbcf53809c.png

图1-2:Nor Flash的分类

€3.标准SerialNorFlash的特征属性

1#.Wide Range VCC Flash Serial Nor Flash可节省60%以上的功耗,并具有宽VCC电压特性,支持3V、2.5V和1.8V(1.65V-3.6V)。

2#.PermanentLock

具有永久锁定功能的Nor Flash提供了极端的写保护机制,此安全功能可以将闪存的块或扇区永久设置为只读,可用于保护系统操作免受故意篡改。

3#.Default Lock Protection

默认的锁定保护功能针对参数保护应用程序进行了优化,这些产品利用BP易失性保护位来保护选定的内存启动区域,防止程序被滥用,并擦除受保护区域中的指令。

4#.Standard Serial Interface

在单个3V或2.5V电源电压下提供标准串行接口SPI-X1、SPI-X2、QSPI,频率从33MHZ-166MHZ。

5#.Multi-I/O

Multi-I/O提供两种多输入/输出接口:提供多输入/多输出接口或者提供单输入/多输入接口,并且都可用于Quad I/O操作,使得应用程序的系统读取性能提高了四倍。

6#.Multi-I/ODuplex (DTR)

Multi-I/O Duplex (DTR)提供具有DTR(双传输速率)模式操作的四输入/输出接口,SPI DTR允许在较低时钟频率下运行的同时实现高数据吞吐量。SPI DTR Read模式使用时钟的上升沿和下降沿来驱动输出,从而将输入和输出周期减少一半。

数据传输速率最高可达800MHz,为了扩展Multi-I/O双工类型的I/O选择,还有具有DTR(双传输速率)模式操作的双四路I/O接口,高达1600MHz的数据传输速率,并且还在引导扇区提供独立的块锁定保护。

7#.XIP(片上执行)

Nor Flash存储单元的并联结构决定了其读取和我们常见的SDRAM的读取一样,可独立寻址且读取效率高,因此适用于代码储存,且程序可以直接在Nor Flash中运行,即具有RAM的特性。用户可以直接运行装载在Nor Flash里面的代码,这样可以减少SRAM的容量从而节约了成本,Nor Flash需要较长的时间进行擦写,但它提供完整的寻址与数据总线,并允许随机动态存取器件上的任何区域,使得它可以支持XIP,取代老式的ROM芯片(存储几乎不需更新的代码),例如BIOS

€4.标准SerialNorFlash的结构

8b2991f2-4b90-11ee-a25d-92fbcf53809c.png

图1-3:标准Serial Nor Flash的系统结构

8b42517e-4b90-11ee-a25d-92fbcf53809c.png

图1-4:挂载多片Serial Nor Flash的连接拓扑

€5.标准SerialNorFlash的接口

1#.标准SPI

4线标准SPI接口,由串行数据输入(SI)、串行数据输出(SO)、串行时钟(SCK)和芯片启用(CE#)引脚组成。指令通过SI引脚发送,以在SCK的上升沿对指令、地址或输入数据进行编码。SO引脚用于读取数据或检查设备的状态。该设备支持SPI总线操作模式(0,0)和(1,1)。SPI产品一般以串行的方式读取信息,也就是每次1比特,它要求的连接较少,所以要求的引脚数也较少。这一更低的成本简化了许多嵌入式设计的电路板设计并降低了外形尺寸。总的针脚数从典型的并行Nor Flash上的47个有效引脚降低到了SPI闪存上的8个有效引脚。

8b66b406-4b90-11ee-a25d-92fbcf53809c.png

图1-5:标准SPI波形示例

2#.Multi I/O SPI

除了标准的4线配置之外,多输入/输出操作利用增强的SPI协议,将SPI扩展为包括各种IO标准,包括用于减少引脚数的单路和在标准SPI基础上增加了额外的数据线,用于提高吞吐量的双或四路I/O(若配置为四路,则称为QSPI)。 1#:双输出 2#:双输入和双输出 3#:四输出 4#:四输入和四输出

在3线模式下,MOSI和MISO线合并为一条双向数据线,如图1-6所示,半双工模式支持双向通信,但减少数据线的数量并以半双工模式运行会降低最大可能的吞吐量。

8b798ff4-4b90-11ee-a25d-92fbcf53809c.png

图1-6:单路SPI配置

8b90bbac-4b90-11ee-a25d-92fbcf53809c.png

图1-7:双路SPI配置

当与高速设备通信时,Quad I/O设备可以提供的性能是标准SPI的4倍,图1-8显示了支持Quad IO设备的配置示例。

8ba9f4fa-4b90-11ee-a25d-92fbcf53809c.png

图1-8:四路SPI配置

通过SPI模式执行这些指令将实现READ和PROGRAM操作的传输带宽的两倍或四倍。有了Multi-I/O,器件能够同时传输和接收1bit、2bit或4bit的数据,实现了更快的速度,并且只需要8个引脚或者只需要4个有效引脚就能维持单I/O SPI原来的好处。

提升的性能意味着能够支持更快的XIP代码执行,能够降低采用较慢的SPI解决方案的系统中所需的RAM数量,还能够实现更快的系统启动速度。利用多种I/O模式的组件可以与并行设备的读取速度相媲美,同时可以减少引脚数。

3#.QPI

只有当设备从标准/双路/四路SPI模式切换到QPI模式时,设备才支持四路外围接口(QPI)操作。

QPI(Quad Peripheral Interface,四外设接口)支持2周期指令,进一步减少指令时间。页面可以按4K字节扇区、32K字节块、64K字节块和/或整个芯片的组擦除。统一的扇区和块架构允许高度的灵活性,因此支持QPI器件可以用于需要可靠数据保留的各种应用。

典型的SPI协议要求字节长的指令代码仅通过八个串行时钟中的SI引脚转移到设备中。QPI模式利用所有四个I/O引脚来输入指令代码,因此只需要两个串行时钟,这可以显著减少SPI指令开销并提高系统性能。在任何给定时间,只有QPI模式或SPI/双路/四路模式可以激活。特定指令用于在这两种模式之间切换,而不考虑状态寄存器中的非易失性Quad Enable(QE)位状态,电源重置或软件重置将使设备返回到标准SPI模式。在QPI模式期间,SI和SO引脚变为双向I/O0和I/O1,WP#和HOLD#引脚分别变为I/O2和I/O3。

8bc40cfa-4b90-11ee-a25d-92fbcf53809c.png图1-9:QPI配置波形示例

传输速度和容量:

Serial Nor Flash容量覆盖512Kb至2Gb,即64KB至256MB(1B=1Byte=8b=8bit),支持3V、2.5V和1.8V供电

€6.其它类型SerialNorFlash

1#.SerialNorFlashwith ECC

带ECC校验的串行Nor Flash,其容量均比较大,一般为128Mb和256Mb容量居多,每64位长度的边界会追加1位错误检测和校正(带ECC),速率为50MHZ-166MHZ。

2#.Twin Quad Serial NorFlash (x8 SPI)

图1-10所示,即两片支持X4 SPI的Flash叠封在一起,扩展成为X8接口。例如512Mb=256Mb×2;256Mb=128Mb×2,速率80MHZ/166MHZ。

8be049ce-4b90-11ee-a25d-92fbcf53809c.png

图1-10:两片X4 SPI Nor Flash堆叠实现X8

3#.Security Flash

安全闪存,Security Flash支持RPMC(Replay Protection Monotonic Counter,重放保护单调计数器)功能作为额外的安全措施,可以检测硬件攻击,另外还有易失HMAC密钥寄存器、非易失性根密钥寄存器、四个32位单调计数器,同样,带安全保护机制的串行Nor Flash,其容量均做的比较大,一般128Mb起步至2Gb,速率80M-166MHZ。






审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 存储器
    +关注

    关注

    38

    文章

    7148

    浏览量

    161986
  • 电源电压
    +关注

    关注

    2

    文章

    892

    浏览量

    23604
  • Vcc
    Vcc
    +关注

    关注

    2

    文章

    288

    浏览量

    34923
  • DTR
    DTR
    +关注

    关注

    0

    文章

    13

    浏览量

    10602
  • NOR flash
    +关注

    关注

    2

    文章

    83

    浏览量

    22862

原文标题:Digital series-Storage-1:什么是串行Nor Flash?

文章出处:【微信号:南山扫地僧,微信公众号:南山扫地僧】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    串行Nor Flash结构参数特性(1)

    引言:串行Nor Flash是一类使用比较多的存储器件,在特殊应用场景中具有不可替代的地位,本节是数字存储器件系列第一节,介绍串行Nor
    发表于 08-11 15:44 1316次阅读
    <b class='flag-5'>串行</b><b class='flag-5'>Nor</b> <b class='flag-5'>Flash</b>的<b class='flag-5'>结构</b>和<b class='flag-5'>参数</b><b class='flag-5'>特性</b>(1)

    串行Nor Flash结构参数特性(2)

    )接口提高了系统性能,简化了设计,并降低了系统成本。Serial Nor Flash的最新八进制系列产品包括:八进制(xSPI)Flash、八进制RAM和八进制MCP。OctaBus Memory将闪存和RAM存储器集成到同一数
    发表于 08-11 15:45 1040次阅读
    <b class='flag-5'>串行</b><b class='flag-5'>Nor</b> <b class='flag-5'>Flash</b>的<b class='flag-5'>结构</b>和<b class='flag-5'>参数</b><b class='flag-5'>特性</b>(2)

    NOR FLASH结构特性及原理图

    与NAND Flash相比,NOR Flash具有较低的存储密度和较高的成本,但具有较快的读取速度、较低的读取延迟和较好的随机访问性能。
    的头像 发表于 02-19 11:45 1137次阅读
    <b class='flag-5'>NOR</b> <b class='flag-5'>FLASH</b>的<b class='flag-5'>结构</b>和<b class='flag-5'>特性</b>及原理图

    IAR开发环境下i.MXRT的串行NOR Flash下载算法设计

      大家好,我是痞子衡,是正经搞技术的痞子。今天痞子衡给大家介绍的是IAR开发环境下i.MXRT的串行NOR Flash下载算法设计。  在i.MXRT硬件那些事系列之《在串行
    发表于 01-26 07:46

    旺宏并行串行NOR Flash对比参考指南

    并行NOR Flash每次传输多个bit位的数据,而串行NOR Flash每次传输一个bit位的数据。并行
    发表于 03-09 16:06 49次下载

    旺宏串行NOR Flash简介

    串行NOR Flash介绍,串行NOR Flash分类、串行
    发表于 03-10 14:52 30次下载

    TinyM0配套教程 串行NOR Flash存储方案

    串行NOR Flash是用串口进行连续数据存取的小尺寸、低功耗Flash存储器;相对于并行Flash,它用更少的引脚传送数据,这降低了系统空
    发表于 11-17 17:37 72次下载

    LPC1110 串行NOR Flash存储方案

    LPC1110 串行NOR Flash存储方案
    发表于 09-29 19:03 11次下载
    LPC1110 <b class='flag-5'>串行</b><b class='flag-5'>NOR</b> <b class='flag-5'>Flash</b>存储方案

    基于LPC1110 串行NOR Flash存储方案

    基于LPC1110 串行NOR Flash存储方案
    发表于 10-09 09:22 13次下载
    基于LPC1110 <b class='flag-5'>串行</b><b class='flag-5'>NOR</b> <b class='flag-5'>Flash</b>存储方案

    利用QuadSPI外扩串行NOR Flash的实现

    利用QuadSPI外扩串行NOR Flash的实现(嵌入式开发软件学习)-STM32提供了灵活多样的外扩存储器访问实现。本文中,介绍如何利用QSPI (QuadSPI) 外扩串行
    发表于 07-30 11:02 16次下载
    利用QuadSPI外扩<b class='flag-5'>串行</b><b class='flag-5'>NOR</b> <b class='flag-5'>Flash</b>的实现

    痞子衡嵌入式:恩智浦i.MX RT1xxx系列MCU硬件那些事(2.5)- 串行NOR Flash下载算法(IAR EWARM篇)...

      大家好,我是痞子衡,是正经搞技术的痞子。今天痞子衡给大家介绍的是IAR开发环境下i.MXRT的串行NOR Flash下载算法设计。  在i.MXRT硬件那些事系列之《在串行
    发表于 12-02 09:06 7次下载
    痞子衡嵌入式:恩智浦i.MX RT1xxx系列MCU硬件那些事(2.5)- <b class='flag-5'>串行</b><b class='flag-5'>NOR</b> <b class='flag-5'>Flash</b>下载算法(IAR EWARM篇)...

    i.MXRT1170上串行NOR Flash双程序可交替启动设计

    与 i.MXRT10xx 一样,这里要聊的还是在一片挂载在 FlexSPI 上的串行 NOR Flash 里做冗余/双程序设计,就是下图中的 image L 和 image H,不涉及 LPSPI 接口
    的头像 发表于 04-29 15:23 860次阅读

    一文了解SPI NAND Flash和SPI NOR Flash的区别

    的并行口NOR Flash不能硬件上兼容(数据线和地址线的数量不一样),并且封装大,占用PCB板的位置较大,逐渐被SPI(串行接口)的 NOR Fl
    的头像 发表于 03-06 09:49 5141次阅读

    深入i.MXRT1050系列ROM中串行NOR Flash启动初始化流程

    我们知道外部串行NOR Flash是接到i.MXRT的FlexSPI外设引脚上,有时串行NOR Flas
    的头像 发表于 06-02 17:43 1012次阅读
    深入i.MXRT1050系列ROM中<b class='flag-5'>串行</b><b class='flag-5'>NOR</b> <b class='flag-5'>Flash</b>启动初始化流程

    Nor Flash的基本概念 Nor Flash的内部结构解析

    Nor Flash是一种非易失性存储技术,用于存储数据和代码。它是一种闪存存储器,类似于NAND Flash,但具有不同的特性和应用场景。
    的头像 发表于 12-05 13:57 1052次阅读